最新课件
15
图 6116引脚和功能框图
最新课件
16
3.标准的静态RAM集成电路 典型的静态SRAM集成电路芯片如下所示:
SRAM 密度/位 组成/(单元数x位数) SRAM 密度/位 组成/(单元数x位数)
6116 6264 81C81
16K 64K 256K
2K×8 8K×8 256K×1
81C84 62256 628128
最新课件
10
4.可靠性 微型计算机要正确地运行,要求存储器系统具有很高的
可靠性,因为内存的任何错误都可能使计算机无法工作。而 存储器的可靠性直接与构成它的芯片有关。
存储器的可靠性用平均无故障时间MTBF来表征,它表示 两次故障之间的平均时间间隔,MTBF越长,其可靠性越高。 目前所用的半导体存储器芯片平均无故障时间MTBF大概为 5×106~1×108小时。
12
图 六管静态RAM基本存最储新课电件路
图中T1T2是放大管 ,T3T4是负载管,T1 ~T4管组成双稳态 触发器。T5T6是控 制管,T7T8也是控 制管,它们为同一 列线上的存储单元 共用。
若T1截止,则A点为高 电平,使T2导通,于是 B点为低电平,保证 T1截止。反之,T1导 通而T2截止,这是另 一个稳定状态。因此 ,可用T1管的两种状 态表示“1”或“0” 。可见,SRAM保存信 息的特点是与这个双 稳态触发器的稳定状 态密切相关的。
A0-A7:地址信号的输入引脚,分
16 VSS 时接收CPU送来的8位行、列地址;
15 14 13
CAS DOUT A6
RAS :行地址选通信号输入引脚,
低电平有效,兼作芯片选择信号。
CAS :列地址选通信号输入引脚, 低电平有效,表明当前正在接收的