《数字电子技术》试题库1.docx
- 格式:docx
- 大小:154.41 KB
- 文档页数:15
第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)B.(127)C.(FF)D.(255)1016 10 106.与十进制数(53.5)等值的数或代码为。
10 A.(0101 0011.0101) B.(35.8) C.(110101.1) D.(65.4)8 8421BCD1627.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期:数为)等值的7.与八进制数(438.8 B.(27.6) C.(27.011)3 ) D. (100111.11).A. (1001112162169. 常用的BCD码有。
码三 D.余421码格 B.雷码 C.8偶A.奇校验码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)比十进制数(18)小。
()108)(。
1为应值上位验校的码验校奇1248在,时5数制进十送传当.6.7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t / T,则周期T越大占空比q越小。
()w9.十进制数(9)比十六进制数(9)小。
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
《数字电子电路》(本)模拟试卷1总分:100分时间:90分钟一、选择题(每小题3分,共36分)1.下列四个数屮与十进制数(163) 不相等的是__________ o(1)(A3) io (2) (10100011) 2(3) (000101100011 ) 8421BCD (4) (100100011) 82.将TTL与非门作非门使用,则多余输入端应做_____ 处理。
(1)全部接高电平(2)部分接高电平,部分接地(3)全部接地(4)部分接地,部分悬空3.由或非门构成的基本RS触发器,输入S、R的约束条件是______ c(1) SR二0 (2) SR二1 (3) S+R二0 (4) S+R二14.T触发器,在T二1时,加上时钟脉冲,则触发器_____ 。
(1)保持原态(2)置0 (3)置1 (4)翻转5.要使边沿触发型JK触发器具有Qn+】=页的功能,其输入信号必须满足( ) (1) J=K=0 (2) J=K=1 (3) J=l,K=0 ⑷ J=0,K=l6.用三个触发器构成一个五进制计数器,无效状态的个数为( )(1) 1 个(2) 2 个(3) 3 个(4) 4 个7.工作中既可以读出信息,又可写入信息的存储器称为____ o(1) ROM (2) RAM (3) PLA (4) EPROM8.一个ROM共有10根地址线,8根位线(数据输出线),则其存储容量为_。
(1) 10X8 (2) 102X8 (3) 10X82(4) 2l0X89.rtl 555定时器构成的单稳态触发器,其输出脉冲宽度取决于_____ 。
(1)电源电压(2)触发信号幅度(3)触发信号宽度(4)外接R、C的数值10.逻辑函数F (ABC) =A+AC+BC的最简与或表达式为( )(1) F=A+C (2) F=A+B (3) F=A+B (4) F=A + C11.逻辑函数F=AC + BC的最小项表达式为( )(1) F(ABC)=》m(l,3, 6, 7) (2). F(ABC)=Xm(2, 3, 6, 7)(3) F(ABC)=》m(l,2, 6, 7) (4) F(ABC)=£m(h 4, 5, 6)12.触发器电路如图所示,当输入A=1时,次态等于( )二、(12分)下列逻辑电路能否实现所规定的逻辑功能?能实现者在括号内写“Y”,错的写 “N”。
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,以下接收端收到的校验码中,〔 A 〕是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是〔B〕A、逻辑函数的最简及或式B、逻辑函数的最小项之和C、逻辑函数的最简或及式D、逻辑函数的最大项之和3、在以下逻辑电路中,不是组合逻辑电路的是〔D〕A、译码器B、编码器C、全加器D、存放器4、以下触发器中没有约束条件的是〔D〕A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器〔A〕优先编码功能,因而〔C〕多个输入端同时为1。
A、有B、无C、允许D、不允许7、〔D〕触发器可以构成移位存放器。
A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是〔A〕电路A、并行比拟型B、串行比拟型C、并-串行比拟型D、逐次比拟型9、某触发器的状态转换图如下图,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.〔电子专业作〕对于VHDL以下几种说法错误的选项是〔A 〕A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明局部、实体和构造体等三局部构成C VHDL程序中的实体局部是对元件和外部电路之间的接口进展的描述,可以看成是定义元件的引脚D 构造体是描述元件内部的构造和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------〔 A 〕2、十进制数6在8421BCD码中表示为-------------------------------------------------〔 B 〕A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------〔 A 〕A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------〔 D 〕A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------〔 C 〕A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、输入A、B和输出Y的波形如以下图所示,则对应的逻辑门电路是-------〔 D 〕A. 及门B. 及非门C. 或非门D. 异或门7、以下电路中属于时序逻辑电路的是------------------------------------------------------〔 B 〕A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争及冒险,这是由于信号的---------〔 A 〕A. 延迟B. 超前C. 突变D. 放大9、以下哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------〔 C 〕A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如以下图,正确输出的波形是-----------------------------------------------〔 A 〕A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。