数字电子技术基础试题
- 格式:doc
- 大小:3.95 MB
- 文档页数:8
《数字电子技术基础》试题1.考试时间为90分钟。
2.试卷满分100分。
试卷提交分两部分,一部分(70分)在此提交;另一部分(30分)是计算和画图题,在作业处提交。
1. 日常生活中的语音信号属于() [单选题] *A、模拟信号(正确答案)B、数字信号C、电子信号D、语言信号2. 组合逻辑电路通常由()组成 [单选题] *A、门电路(正确答案)B、编码器C、译码器D、数据选择器3. 数字电路中机器识别和常用的数制是()。
[单选题] *A、二进制(正确答案)B、八进制C、十进制D、十六进制4. 一块数据选择器有三个选择输入(地址输入)端,则它的数据输入端有()个。
[单选题] *A、 3B、 6C、 8(正确答案)D、 15. 触发器输出的状态取决于()。
[单选题] *A、输入信号B、电路的原始状态C、输入信号和电路的原始状态(正确答案)D、外界的信号干扰6. 优先编码器同时有两个或两个以上信号输入时,是按()给输入信号编码。
[单选题] *A、高电平B、低电平C、高频率D、高优先级(正确答案)7. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是()。
[单选题] *A、 111B、 010C、 000(正确答案)D、 1018. 时序逻辑电路的特点是输出状态()。
[单选题] *A、只和电路这一时刻的输入有关B、只和电路原来的状态有关C、不仅和电路这一时刻的输入有关,而且和电路原来的状态有关(正确答案)D、和输入和原来状态都无关9. 在RD=SD=“1”时,基本RS触发器()。
[单选题] *A、置“0”B、置“1”C、保持原状态(正确答案)D、反转10. 下列几种逻辑门,能做反相器的是()。
[单选题] *A、与非门(正确答案)B、与门C、或门D、或非门11. 对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是()。
[单选题] *A、 5B、 6(正确答案)C、 8D、 4312. 寄存器与计数器的主要区别是()。
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
数字电子技术基础试卷试题1一、单项选择题(每小题1分,共15分)1.一位十六进制数可以用多少位二进制数来表示?( C )A. 1B. 2C. 4D. 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ; 二、多项选择题(每小题1分,共5分)16.以下代码中,为无权码的是( C )( D )A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )A.F =D B A +B.F =D B A )(+C.F =))((D B D A ++D.F =))((D B D A ++19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )( B )( D )A.J =K =0B.J =Q ,K =QC.J =Q ,K =QD.J =Q ,K =0 20.关于PROM 和PAL 的结构,以下叙述正确的是( A )( D )A.P R O M 的与阵列固定,不可编程B.P R O M 与阵列、或阵列均不可编程C.P A L 与阵列、或阵列均可编程D.P A L 的与阵列可编程 三、判断改错题(每小题2分,共10分)21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. =(AB )。
12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
数电试题及答案# 数字电子技术基础试题及答案## 一、选择题1. 题目:数字电路中最基本的逻辑关系是()。
- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案:AC2. 题目:在数字电路中,以下哪个不是逻辑门的类型? - A. AND门- B. OR门- C. NOT门- D. ADD门答案:D3. 题目:以下哪个是组合逻辑电路的特点?- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案:B## 二、填空题1. 题目:在数字电路中,一个基本的逻辑门至少需要____个输入端。
答案:22. 题目:触发器是一种具有______功能的逻辑电路。
答案:记忆3. 题目:在数字电路设计中,使用______可以减少噪声对电路的影响。
答案:滤波器## 三、简答题1. 题目:请简述什么是二进制数,并给出一个二进制数到十进制数的转换例子。
答案:二进制数是一种数制系统,它只使用两个数字:0和1。
在二进制数中,每一位的权重是2的幂次方,从右到左依次增加。
例如,二进制数1011转换为十进制数的过程如下:- 1 * 2^3 = 8- 0 * 2^2 = 0- 1 * 2^1 = 2- 1 * 2^0 = 1- 8 + 0 + 2 + 1 = 112. 题目:解释什么是同步时序逻辑电路,并简述其特点。
答案:同步时序逻辑电路是一种在统一时钟信号控制下工作的数字电路。
其特点是电路的状态转换完全依赖于时钟信号的上升沿或下降沿,这保证了电路的同步操作,减少了由于时钟偏差引起的不确定性。
## 四、计算题1. 题目:给定一个逻辑表达式 Y = A'B + AB',求当 A = 1, B = 0时,Y 的值。
答案:首先,根据给定的 A 和 B 的值,我们可以计算 A' 和 B': - A' = NOT A = NOT 1 = 0- B' = NOT B = NOT 0 = 1然后,将这些值代入逻辑表达式 Y:- Y = A'B + AB' = 0 * 0 + 1 * 1 = 0 + 1 = 1## 五、应用题1. 题目:设计一个简单的数字电路,实现一个四人投票系统,其中每个人可以投赞成票(1)或反对票(0)。
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
第 1 页 共 8 页一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。
2.将2004个“1”异或起来得到的结果是( )。
3.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入( )电平。
5.基本逻辑运算有: ( )、( )和( )运算。
6.采用四位比较器对两个四位数比较时,先比较( )位。
7.触发器按动作特点可分为基本型、( )、( )和边沿型; 8.如果要把一宽脉冲变换为窄脉冲应采用 ( ) 触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。
10.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。
11.数字系统按组成方式可分为 、 两种; 12.两二进制数相加时,不考虑低位的进位信号是 ( ) 加器。
13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。
15.计数器按CP 脉冲的输入方式可分为___________和___________。
16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。
18.4. 一个 JK 触发器有 个稳态,它可存储 位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。
20. 把JK 触发器改成T 触发器的方法是 。
21.N 个触发器组成的计数器最多可以组成 进制的计数器。
22.基本RS 触发器的约束条件是 。
23.对于JK 触发器,若K J =,则可完成 T 触发器的逻辑功能;若K J =,则可完成 D 触发器的逻辑功能。
四.画图题:(5分)1.试画出下列触发器的输出波形 (设触发器的初态为0)。
(12分)1.2.3.2.已知输入信号X ,Y ,Z 的波形如图3所示,试画出ZY X YZ X Z Y X XYZ F ⋅++⋅+=的波形。
图3 波形图五.分析题(30分)1、分析如图所示组合逻辑电路的功能。
2.试分析如图3所示的组合逻辑电路。
(15分) 1). 写出输出逻辑表达式;2). 化为最简与或式; 3). 列出真值表;4). 说明逻辑功能。
3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。
(20)A B CY&& & &图44.74161组成的电路如题37图所示,分析电路,并回答以下问题(1)画出电路的状态转换图(Q3Q2Q1Q0);(2)说出电路的功能。
(74161的功能见表)六.设计题:(30分)1.要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。
2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。
(14分)七.(10分)试说明如图 5所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。
(10分)图5答案:一.填空题1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.施密特触发器、单稳态触发器4.高5.与、或、非6.最高7.同步型、主从型;8.积分型单稳态9.TTL 、CMOS ; 10.两、0 ;11.功能扩展电路、功能综合电路;12.半13.本位(低位),低位进位14.该时刻输入变量的取值,该时刻电路所处的状态15.同步计数器,异步计数器16.RS触发器,T触发器,JK触发器,Tˊ触发器,D触发器17.反馈归零法,预置数法,进位输出置最小数法18.两,一19.多谐振荡器20.J=K=T 21.2n22.RS=0三.化简题:1、利用摩根定律证明公式反演律(摩根定律):2、画出卡诺图化简得:⎪⎩⎪⎨⎧⋅=++=⋅BABABABAABCD00 01 11 1000 m0m4m12m801 m1m5m13m911 m3m7m15m1110 m2m6m14m104变量卡诺图第 2 页共8 页四.画图题:2五.分析题20分)1.1、写出表达式2、画出真值表3、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。
所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。
2.(1)逻辑表达式CBAYCBAABY⊕⊕=⊕+=21)((2)最简与或式:ABCCBACBACBAYBCACABY+++=++=21(3)真值表A B C Y1Y20 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1(43.1)据逻辑图写出电路的驱动方程:1=T1QT=12QQT=213QQQT=2)求出状态方程:1QQ n=+1111QQQQQ n+=+212112QQQQQQQ n+=+32132113QQQQQQQQQ n+=+3)写出输出方程:C=321QQQQ4)列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。
CP Q3Q2Q1Q0等效十进制数 C0 0 0 0 0 0 01 0 0 0 1 1 02 0 0 1 0 2 0ABY=1BCY=2CAY=3CABCABY++=A B C Y0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11111第 3 页共8 页……15 1 1 1 1 15 016 0 0 0 0 0 0解:(1)状态转换表:Q n3Q n2Q n1Q n0Q n+13Q n+12Q n+11Q n+100 0 0 0 0 0 0 10 0 0 1 0 0 1 00 0 1 0 0 0 1 10 0 1 1 0 1 0 00 1 0 0 0 1 0 10 1 0 1 0 1 1 00 1 1 0 0 1 1 10 1 1 1 1 0 0 01 0 0 0 1 0 0 11 0 0 1 1 0 1 01 0 1 0 1 0 1 11 0 1 1 0 0 0 0状态转换图:(2)功能:11进制计数器。
从0000开始计数,当Q3Q2Q1Q0为1011时,通过与非门异步清零,完成一个计数周期。
六.设计题:1、画出真值表2写出表达式 3画出逻辑图2.解:根据题意,得状态转换图如下:0000 0001 0010 0011 01000101011001111000100110101011Q3Q2Q1QCABCABY++=A1111ABCY&&& &第 4 页共8 页所以:能自启动。
因为:七., , ,波形如图所示复习题填空题1.逻辑函数有四种表示方法,它们分别是、、、、。
2.将2004个“1”异或起来得到的结果是。
3.施密特触发器有个稳定状态.,多谐振荡器有个稳定状态。
4.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线条,数据线条。
5.逻辑函数Y AB C=+的两种标准形式分别为、。
6.由555定时器构成的三种电路中,和是脉冲的整形电路。
7. RAM的扩展可分为、扩展两种;9. 有一数码10010011,作为自然二进制数时,它相当于十进制数,作为8421BCD码时,它相当于十进制数。
10. 已知某函数⎪⎭⎫⎝⎛+⎪⎭⎫⎝⎛++=DCABDCABF,该函数的反函数F=11. 一个10位地址码、8位输出的ROM,其存储容量为。
12 .能够实现“线与”的TTL门电路叫,能够实现“线与”的CMOS门电路叫。
13、将2004个“1”异或起来得到的结果是。
14、半导体存储器的结构主要包含三个部分,分别是、、。
15、组合逻辑电路产生竞争冒险的内因是逻辑器件的传输延时。
16、n个变量的逻辑函数其全体最小项的个数为。
最小项的性质有三条,其中任意两个最小项之积为,全体最小项之和。
17.维持阻塞D触发器在CP脉冲的输入有效;同步RS触发器在CP脉冲的输入有效;主从JK触发器如果在CP为高电平期间J、K不变,那么这种触发器在CP脉冲的输入有效;主从JK触发器如果在CP为高电平期间J、K变化,这种触发器存在问题。
18.计数器按电路中各触发器翻转的次序分为和计数器;按计数过程中计数器数字的增减分为和计数器。
20、三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为二、选择题1.电路如图所示,其中74LS161为异步清零同步预置四位二进制加法计数器,则电路第 5 页共8 页实现的是:()(1) 十一进制加法计数器。
(2) 十进制加法计数器。
(3) 十六进制加法计数器。
(4)十二进制加法计数器。
2、逻辑函数为Y(A,B,C) = AB +A C。
使Y为1的变量取值组合ABC为()(1) ABC =111,ABC =100,ABC =110,ABC =011(2) ABC =111,ABC =110,ABC =001,ABC =101(3) ABC =000,ABC =010,ABC =100,ABC =101(4) ABC =111,ABC =110,ABC =011,ABC =0013.2—4译码器电路如下图,则输出表达式为:( )(1)Y3=B A,Y2=B A,Y1=B A,Y0=BA(2)Y3=BA,Y2=B A,Y1=B A,Y0=B A(3)Y3=BA,Y2=B A,Y1=B A,Y0=B A(4)Y3=B A,Y2=B A,Y1=B A,Y0=BA4.数据选择器的逻辑电路如图,在选通端S为高电平的情况下,当选择A1A0=10时,输出端Z 为:( )(1)Z=D0,(2)Z=D1 (3)Z=D2,(4)Z=D35.施密特触发器的符号如下图(a)所示,它的电压传输特性为:()6.已知TTL与非门的参数如下:VVcc5=,VVT4.1=,VVIL3.0max=,VVIH0.2min=,VVOL4.0max=,VVOH4.2min=,求其高电平噪声容限()(A)0.5V , (B)0.4V, (C)1.2V , (D)2.0V三、按要求做题2、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。