Netlist In →Expand… ( cmCmdExpand )
26
Create Starting Cell & Bind Netlist to Cell
新建一个单元,建立与网表的关联
Library → Open…(geOpenLib)
从这里开始,后面所 以的操作都是在这个 Cell上进行的!
规定工艺上的层次定义 (如颜色,显示,设计规则,接触孔代码和电容 查找表),还规定了布局布线应当遵守的规则,如金属的最小间距, VIA 的规则等 包含每个单元的CELL View, FRAM View, TIM View和PWR View
2 单元库 (标准单元STD 和I/O 库)
3 子库:一般是Macro或Block的LEF或者GDSII文件生成 4 综合后网表文件 (Verilog, VHDL或edif 格式均可) 5 约束Pad位置的TDF 文件 6 综合后给出的时序约束文件 (.SDF, .SDC 格式) 其中1, 2为流片厂提供,3: 一般是自己做的宏模块(如Analog 模块 或者RAM, ROM 宏单元), 6: 不做时序驱动 (Timing Driven)的布局 布线时可以不需要
FRAM View
SMASH View
TIM View
PWR View
FILL View
NETL View
EXP View
Apollo/Astro布线时用的是单元的FRAM View (叫框图),忽略 里面的具体信息;显示的时候缺省是FRAM View.
17
Introduction: CELL View vs. FRAM View