基于8片TMS320C6416的卫星图像目标提取高速处理系统北京理工大学
- 格式:pdf
- 大小:1.20 MB
- 文档页数:25
基于CPLD的8位400MSPS高速信号采集卡设计
李南;陈以方;原可义
【期刊名称】《无损检测》
【年(卷),期】2009(031)004
【摘要】高频检测信号的采集复原情况直接决定了检测探伤所能达到的精度.介绍了一种基于CPLD的8位400MSPS采样频率的高速信号采集卡设计.其差动输入模块可有效提高共模抑制比,增强采集环境适应能力.模拟带宽70 MHz,采用双通道异相A/D转换,单通道A/D转换率200MSPS,四路100MSPS异步传输存储,可实现40 MHz以内高频信号的高精度采集还原,从而实现高精度的检测探伤.
【总页数】4页(P294-296,310)
【作者】李南;陈以方;原可义
【作者单位】清华大学机械工程系,北京,100084;清华大学机械工程系,北
京,100084;清华大学机械工程系,北京,100084
【正文语种】中文
【中图分类】TG115.28
【相关文献】
1.基于FMC的双通道高速信号采集卡的设计与实现 [J], 陈昌明;邵高平;汪洋;王韩
2.基于PCIe总线的超高速信号采集卡的设计 [J], 王伟;傅其祥
3.基于PCIe总线的专用高速信号采集卡设计 [J], 林连雷;易宇
4.基于CPLD高速信号存储测试系统的设计 [J], 魏明生;刘莹;訾斌;庞俊恒
5.基于PCI总线的高速信号采集卡设计 [J], 闫晟;侯朝焕;原建平
因版权原因,仅展示原文概要,查看原文内容请购买。
北京理工大学科技成果——超高分辨率图像增强与显示芯片成果简介超分辨率图像重建技术是近年来发展迅速的图像处理新技术,其目的是超越成像传感器、成像和信道的分辨极限,利用所获低分辨率图像,实现高分辨率图像的重建。
超高分辨率图像增强与显示芯片项目利用超分辨率图像实时处理技术,实现从一幅或多幅低分辨率视频图像处理获得高分辨率图像,在图像被放大的同时增强图像更多的细节,提高图像的清晰度和分辨率,实现摄像传感器的低分辨率与显示器高分辨率之间的匹配,解决目前图像获取与显示分辨率不匹配的瓶颈问题,在现有图像获取技术的基础上提高显示器的画面质量,同时实现产业化。
该技术的核心内容是计算复杂度适中、能够满足实时性、图像重建效果好、适合于片上系统实现的超分辨率图像重建算法。
实现此算法的片上系统芯片能满足实时性、体积小、成本适中、低功耗、可嵌入的要求。
项目来源教育部跨世纪人才计划、教育部博士学科点专项基金项目、国家863项目和973项目。
技术领域光电信息处理应用范围可广泛应用于DVD、数字电视、网络通信、视频监控等领域。
现状特点芯片产品系列包括:DVD处理驱动芯片、数字电视处理驱动芯片、通信网络处理驱动芯片、高清监视处理驱动芯片以及其它芯片。
本项目所开发的芯片系列能够支持WXGA(1280×768)与FHD (1920×1080)分辨率,支持1080P信号兼容720P信号输入,内嵌RSDS/PPDS高速数据接口。
所开发的芯片系列具有完全自主知识产权,其性能指标达到或超过国外同类产品水平。
技术创新超高分辨率图像增强与显示芯片技术是我们具有完全自主知识产权的技术,本项目围绕超高分辨率图像增强与显示芯片的设计、开发、标准制定等系列工作在国内均是创新性的,填补了该项技术的空白;在国际上,本项目的多数工作均具有创新性。
技术特点计算复杂度适中、图像重建效果好、满足实时性、适合于片上系统实现的超分辨率图像重建算法;可适用于单幅和视频序列图像的超分辨率图像重建;以ARM内核作为CPU,通过内嵌DSP内核并行级联实现图像超分辨率处理;处理芯片满足实时性、体积小、成本适中、低功耗、可嵌入;针对不同应用的超分辨率图像增强与显示芯片系列。
基于CPCI总线的双TMS320C6416并行信号处理板的设计
与实现
刘国满;高梅国;郑坤
【期刊名称】《测控技术》
【年(卷),期】2004(023)0z1
【摘要】为了满足对信号处理越来越快的速度及通用性的要求,本文中设计并实现了一款高性能的数字信号处理板.该板设计在原理上采用多并行处理机的思想,选用两片目前业界处理能力最强的DSP芯片TMS320C6416为核心计算单元;在结构上采用了基于CPCI总线的6U标准板型,实现了信号处理板的标准化和模块化.【总页数】4页(P262-265)
【作者】刘国满;高梅国;郑坤
【作者单位】北京理工大学,信息科学技术学院,北京,100081;北京理工大学,信息科学技术学院,北京,100081;北京理工大学,信息科学技术学院,北京,100081
【正文语种】中文
【中图分类】TN919.5
【相关文献】
1.基于CPCI总线的高速阵列信号处理板设计 [J], 杨力;何国建;蔡慧智;冯欣欣
2.基于CPCI总线的高速并行数字信号处理机 [J], 贾朝文;汪志强
3.基于CPCI总线的通用FPGA信号处理板的设计 [J], 王本明;赵前晟;丁海锋;罗丰
4.基于CPCI总线和TS201的通用雷达信号处理板设计 [J], 许月圆;李冬梅;宫慧敏
5.基于CPCI总线通用数字信号处理板的设计 [J], 郭高峰;郭锁喜;宋晓风
因版权原因,仅展示原文概要,查看原文内容请购买。
一种基于TMS320C6416和FPGA的实时雷达信号模拟器设
计
侯建刚;王越;陶然;齐林
【期刊名称】《火控雷达技术》
【年(卷),期】2004(33)2
【摘要】提出一种基于高速数字信号处理器(TMS320C6416)和FPGA(EP1C6)的实时雷达信号模拟器的设计方案.该方案采用计算机产生雷达回波数据,通过Compact PCI总线或者USB总线以DMA方式将数据传输到DSP中,通过DSP对数据进行再处理,形成更为丰富的雷达回波信号数据,经过数模转换成雷达视频回波信号,供雷达信号处理机调试使用.
【总页数】5页(P63-66,87)
【作者】侯建刚;王越;陶然;齐林
【作者单位】北京理工大学,北京,100081;北京理工大学,北京,100081;北京理工大学,北京,100081;北京理工大学,北京,100081
【正文语种】中文
【中图分类】TN95;TN911.71
【相关文献】
1.一种基于DDS技术的雷达信号模拟器设计 [J], 王铁;张金华
2.基于BF533和FPGA的雷达信号模拟器设计实现 [J], 史高杨;胡兆峰
3.一种基于DSP+FPGA系统架构的雷达实时信号处理系统的设计与实现 [J], 韩
涛;孙娟;刘汝猛;裘磊
4.一种基于ZYNQ与AD9361的多目标雷达信号模拟器的设计与实现 [J], 尹湘凡; 洪成; 王正伟; 刘志刚
5.基于DSP和FPGA的多雷达脉冲信号模拟器设计 [J], 邬诚;周贵良;郭波;陈列因版权原因,仅展示原文概要,查看原文内容请购买。
基于TMS320C6416DSP的高频图像声呐算法的实现及优化郭元曦;卞红雨
【期刊名称】《应用科技》
【年(卷),期】2005(032)007
【摘要】介绍了波束形成算法的计算特点和系统的软件设计流程.并结合开发工具TMS320C6416DSP的硬件结构特点和波束形成算法的计算特点,详细阐述了在实现高频图像声呐系统的过程中所作的软件实现及优化工作.优化后的代码在系统硬件上运行的实验结果表明,优化效果明显,程序工作稳定.
【总页数】3页(P62-64)
【作者】郭元曦;卞红雨
【作者单位】哈尔滨工程大学,水声工程学院,黑龙江,哈尔滨,150001;哈尔滨工程大学,水声工程学院,黑龙江,哈尔滨,150001
【正文语种】中文
【中图分类】TN919.8
【相关文献】
1.基于SURF算法的侧扫声呐图像配准 [J], 伍梦;许剑;袁涛;方蕾
2.基于超像素聚类的侧扫声呐图像分割算法 [J], 盛蕴霞;霍冠英;刘静
3.基于粒子滤波的声呐图像目标跟踪算法研究 [J], 黄松威;朱兆彤;胡友峰
4.基于模糊增强算法的声呐图像目标增强研究 [J], 史志晨;曾庆军;朱志宇;王阳;吴伟;姚震球
5.基于模糊增强算法的声呐图像目标增强研究 [J], 史志晨;曾庆军;朱志宇;王阳;吴伟;姚震球
因版权原因,仅展示原文概要,查看原文内容请购买。