全差分高增益运放的设计
- 格式:pdf
- 大小:215.46 KB
- 文档页数:3
全差分运算放大器设计概要全差分运算放大器是一种常见的电子电路,它可以将输入信号的差分放大,并在输出端提供差分信号。
全差分运算放大器广泛应用于模拟与数字信号处理中,如低噪声放大器、滤波器和交叉耦合放大器等领域。
本文将介绍全差分运算放大器的设计概要,包括电路结构、设计要点和性能指标等。
[图片]该电路由两个共模反馈放大器组成,其中一个作为正放大器,另一个作为负放大器。
输入信号通过差分输入端口加到两个反馈放大器上,经过放大后,在输出端口提供差分信号。
为了保证优良的性能,必须对电路的参数进行适当的设计和调整。
首先,需要确定全差分运算放大器的增益要求。
增益是指输出信号与输入信号之间的比例关系。
在不同的应用中,增益要求可能不同。
根据增益要求,可以选择合适的放大器型号和电路拓扑结构。
其次,需要选择适当的放大器元件。
放大器元件包括晶体管、电阻、电容等。
选择合适的元件是设计成功的关键。
晶体管的选择要考虑其增益、噪声系数、带宽等指标。
电阻和电容的选择要考虑其阻值、容值、精度等因素。
然后,需要确定电路的偏置方案。
全差分运算放大器需要提供适当的偏置电压,以确保电路能够正常工作。
偏置电压的选择要考虑元件的工作状态和参数的稳定性。
常见的偏置方案包括电流镜偏置、电流源偏置等。
设计完成后,需要对电路进行性能测试和优化。
性能测试包括增益、带宽、噪声系数、非线性失真等指标的测试。
根据测试结果,可以进行相应的电路优化,以满足设计要求。
最后,需要对电路进行可靠性分析。
可靠性分析是为了确保电路在长时间工作过程中不会出现故障。
可靠性分析包括温度分析、电路重要参数的敏感度分析等。
全差分运算放大器设计的关键在于电路的结构和元件的选择。
合理的电路结构和适当的元件选择可以使电路具有较高的增益、宽带和低噪声等性能。
此外,还需要注意电路的偏置方案和可靠性分析,以确保电路的正常工作和长时间可靠性。
总之,全差分运算放大器是一种重要的电子电路,具有广泛的应用前景。
邮局订阅号:82-946360元/年技术创新电子设计《PLC 技术应用200例》您的论文得到两院院士关注一种高增益CMOS 全差分运算放大器的设计Design of a High-gain CMOS Fully Differential Operational Amplifier(江南大学)李杨先顾晓峰浦寿杰LI Yang-xian GU Xiao-feng PU Shou-jie摘要:设计了一种用在高精度音频Σ-ΔA/D 转换器中的高增益CMOS 全差分运算放大器。
该运算放大器采用了套筒式共源共栅结构和开关电容共模反馈电路。
通过分析和优化电路性能参数,实现了高增益和低功耗。
采用SMIC 0.35μm CMOS 工艺,经Spectre 仿真验证,电路在3.3V 电源电压和2.6pF 负载电容条件下,单位增益带宽为110MHz,开环直流电压增益达76dB,功耗为1.4mW 。
关键词:运算放大器;套筒式共源共栅;高增益;A/D 转换器中图分类号:TN402文献标识码:AAbstract:A high -gain CMOS fully differential operational amplifier has been designed for the application to high -resolution audio Σ-ΔA/D converters.The telescopic cascade structure and the switched capacitor common -mode feedback circuit were adopted in this operational amplifier.High gain and low power dissipation were achieved by analyzing and optimizing the circuit parameters.The Spectre simulation using SMIC 0.35μm CMOS process shows that,with 3.3V power voltage and 2.6pF capacitor load,the circuit has a unity-gain bandwidth of 110MHz,an open-loop gain of 76dB and a power dissipation of 1.4mW.Key words:Operational amplifier;Telescopic cascade;High-gain;A/D converter文章编号:1008-0570(2009)10-2-0207-031引言运算放大器作为模拟系统和混合信号系统中的一个重要电路单元,广泛应用于数/模与模/数转换器、有源滤波器、波形发生器和视频放大器等各种电路中。
一款高增益、低功耗、宽带宽全差分运放设计周吉;龚敏;高博【摘要】基于SMIC 0.18 μm工艺模型设计了一种低电压1.8 V下的高增益、低功耗、宽输出摆幅、宽带宽的运算放大器电路.采用增益自举技术的折叠共源共栅结构极大地提高了增益,并采用辅助运放电流缩减技术有效地降低了功耗,且具有开关电容共模反馈(SC-CMFB)电路.在Cadence spectre平台上仿真得到运放具有极高的开环直流增益(111.2 dB)和1.8V的宽输出摆幅,单位增益带宽576 MHz,相位裕度为58.4°,功耗仅为0.792 mW,在1 pF的负载时仿真得到0.1%精度的建立时间为4.597 ns,0.01%精度的建立时间为4.911 ns.【期刊名称】《电子与封装》【年(卷),期】2016(016)005【总页数】5页(P26-30)【关键词】低功耗;运算放大器;高增益;宽带宽;折叠共源共栅【作者】周吉;龚敏;高博【作者单位】四川省微电子技术重点实验室,四川大学物理学院,成都610064;四川省微电子技术重点实验室,四川大学物理学院,成都610064;四川省微电子技术重点实验室,四川大学物理学院,成都610064【正文语种】中文【中图分类】TN402运算放大器(简称运放)是许多模拟系统和混合信号系统中一个完整且关键的部分,随着无线通讯技术和CMOS集成电路制造工艺技术的迅猛发展,电源电压越来越低,功耗要求越来越小,但数模混合信号系统对分辨率和速度的要求却越来越高,因此高性能的运放设计成为了必要[1]。
根据模拟电路设计的“八边形法则[1]”,运放的关键性能参数如增益、速度、功耗、输出摆幅等参数相互制约,这对高性能放大器的设计提出了许多难题。
因此,设计同时具有高增益、宽带宽、宽输出摆幅并且低功耗的放大器便成为了本设计的难点[1,2,3]。
高速、高精度的应用需要运放具有很高的增益和带宽,而这必然会增加运放的功耗,Mersi A.等发表的文献中采用两级带补偿结构的运放功耗仅为0.86 mW[4],而这种结构对进一步提高运放带宽等有一定的局限性,本文采用了一种不同的低功耗运放结构,希望解决这个问题。
一种全差分增益增强型运算放大器的设计史志峰;王卫东【期刊名称】《电子器件》【年(卷),期】2015(000)001【摘要】A fully differential op-amp used in a high speed ADC is designed. This operational amplifier is consisted of a main OTA in folded cascade,four single-ended auxiliary OTA and a modified switched capacitor common mode feedback circuit. Gain-boosted technique has been introduced. Based on SMIC 0.18 μm,1.8 V process,Simulation has been run in Spectre under Cadence platform. The result shows that DC-gain of the amplifier is as high as 115 dB,unity-gain bandwidth is 805 MHz and the power consumption is 10. 5 mW. And it can reach an accuracy of 0.01% within 8 ns. This amplifier is specially used in a high speed pipelined ADC.%设计了一种用于高速ADC中的全差分运算放大器。
该运算放大器由主运放、4个辅助运放和一种改进型开关电容共模反馈电路组成,主运放采用折叠式共源共栅结构,并引入增益增强技术提高增益。
采用SMIC 0.18μm,1.8 V工艺,在Cadence电路设计平台中利用Spectre仿真,结果表明:运放增益达到115 dB,单位增益带宽805 MHz,而功耗仅为10.5 mW,运放在8 ns的时间内可以达到0.01%的建立精度,可用于高速高精度流水线( Pipelined) ADC中。
全差分套筒式运算放大器设计1、设计内容本设计基于经典的全差分套筒式结构设计了一个高增益运算放大器,采用镜像电流源作为偏置。
为了获得更大的输出摆幅及差模增益,电路采用了共模反馈及二级放大电路。
本设计所用到的器件均采用SMIC 0.18µm的工艺库。
2、设计要求及工艺参数本设计要实现的各项指标和相关的工艺参数如表1和表2所示:3、放大器设计3.1 全差分套筒式放大器拓扑结构与实际电路图1 全差分套筒式放大器拓扑结构图2 最终电路图3.2 设计过程在图1中,Mb1和M9组成的恒流源为差放提供恒流源偏置,且M1,M2完全一样,即两管子所有参数均相同。
Mb2、M7和M8构成了镜像电流源,M5、M6和M7、M8构成了共源共栅电流源,M1、M2、M3、M4构成了共源共栅结构,可以显著提高输出阻抗,提高放大倍数(把M3的输出阻抗提高至原来的(gm3 + gmb3)ro2倍。
但同时降低了输出电压摆幅。
为了提高摆幅,控制增益,在套筒式差分放大器输出端增加二级放大。
本设计中功率上限为10mW,可以给一级放大电路分配3mA的电流。
设计要求摆幅为3V,所以图1中M1、M3、M5、M9的过驱动电压之和不大于1.8-3/2=0.3V。
我们可以平均分配每个管子的过驱动电压。
根据漏电计算流公式(1)(考虑沟道长度调制效应),可以计算出每个管子的宽长比。
I D=12μn C ox WL(V GS−V TH)2(1+λV DS)(1)其中,C ox等于ε/t ox,μn和t ox可以从工艺库中查找。
4、仿真结果经过调试优化之后的仿真结果如以下各图所示:图3 增益及相位裕度从图中可以看出,本设计的低频增益达到了74.25dB,达到了预期要求。
3dB 带宽为35kHz左右,比较小,可见设计还有改进的余地。
当CL为2pF时,相位裕度:PM=180°+∠βH(ω)=180°−125.5°=54.5°电源电压为1.8V时,输出摆幅如下图所示,达到了3V。
采样保持电路中全差分增益提高放大器设计钱黎明;魏敬和【摘要】介绍了一种全差分增益增强CMOS运算放大器的设计和实现.该放大器用于12位20 MHz采样频率的流水线模/数转换器(A/D)的采样保持电路.为了实现大的输入共模范围,采用折叠式共源共栅放大器.主放大器采用开关电容共模反馈电路,辅助放大器则采用简单的连续时间共模反馈电路.该放大器采用CMOS 0.5 μm工艺,电源电压为3.3 V.Cadence Spectre仿真结果显示,在负载为6 pF的情况下,其增益为99 dB,单位增益带宽为318 MHz,相位裕度为53°.【期刊名称】《电子与封装》【年(卷),期】2017(017)009【总页数】4页(P19-22)【关键词】增益提高;共模反馈;采样保持电路【作者】钱黎明;魏敬和【作者单位】中国电子科技集团公司第五十八研究所,江苏无锡214072;中国电子科技集团公司第五十八研究所,江苏无锡214072【正文语种】中文【中图分类】TN752高清图像、视频处理芯片的快速发展对A/D的速度和精度要求越来越高,这直接转化为对运算放大器的要求。
A/D的采样速度取决于运算放大器的建立时间(Settling Time),建立时间取决于摆率(Slew Rate,SR)和运放的增益带宽积(GainBandwidth,GBW)。
A/D的采样精度要求运算放大器具有高直流增益。
而随着工艺尺寸和电源电压的不断降低,普通运算放大器大概能实现50~60 dB的直流增益。
而一些高精度A/D要求放大器的直流增益为90 dB以上,两级放大器虽然能实现较高的增益,但其功耗太大,并且速度也很难满足要求。
增益提高运算放大器是将共源共栅电流源中通过增加反馈放大器而提高输出阻抗的思想应用到运放中。
这使得即使亚微米工艺制备的运放其增益也可以达到90 dB以上。
增益提高运算放大器如图1所示,该结构的运放提高增益的思想是在共源共栅电流源中增加反馈放大器而提高输出阻抗,从而大大增加了增益,在深亚微米工艺制程中其增益可以达到90 dB以上。
全差分运算放大器设计全差分运放(Fully-Differential Amplifier,简称FDA)是一种特殊的运放,它具有两个差动输入和两个差动输出。
全差分运放具有许多优点,包括良好的共模抑制和电源抑制比,适用于高精度传感器信号放大、功率放大和模拟信号处理等领域。
在这篇文章中,我将介绍全差分运放的设计原理和步骤。
首先,我们需要确定设计的要求和规范。
这包括增益要求、带宽要求、电源电压和输入输出电阻等参数。
根据这些要求,我们可以选择合适的运放器件和电路拓扑。
全差分运放的常见电路拓扑有两级差分放大器、共射共源放大器和增益交换放大器等。
在这里,我们以两级差分放大器为例进行设计。
第一步是选择运放器件。
我们需要根据设计要求选择适合的运放器件,可以根据其增益带宽积、供电电压范围和失调电流等参数进行选择。
一般来说,我们可以选择低失调电流、高增益带宽积和低电压噪声的器件。
第二步是确定电路拓扑。
在两级差分放大器中,第一级是差分放大器,第二级是共射共源放大器。
差分放大器的作用是提供高输入阻抗和共模抑制比,共射共源放大器的作用是提供电流放大和驱动能力。
由于这两级放大器要分别满足不同的要求,我们可以选择不同的放大倍数和器件参数来优化电路性能。
第三步是确定偏置电路。
偏置电路的作用是提供恒定的工作电流,这可以通过电流源和电阻网络来实现。
偏置电流的选择要根据运放器件的要求和特点,可以使用恒流源或电流反馈等方法来实现。
第四步是确定反馈电路。
反馈电路的作用是控制放大倍数和增益稳定性,可以使用电阻、电容或者电流源等元件来实现。
选择适当的反馈方式可以减小失调电压和非线性,提高性能。
第五步是进行电路仿真和优化。
通过电路仿真,我们可以验证设计的性能和满足要求。
优化可以通过调整电路参数和进行迭代仿真来实现,以达到设计要求。
第六步是进行电路布局和线路板设计。
在设计布局时,要注意分离放大器电路和干扰源,减少电源和信号线的串扰。
线路板设计要保证差分信号走线的对称性和阻抗匹配,以提高传输性能。
第28卷 第2期2005年6月电 子 器 件Chinese Journal of Elect ron Devices Vol.28 No.2J un.2005Analysis and Design of Fully Differential G ain 2Boosted OpampW A N G J i n 1,Q I U Yu 2li n 1,T I A N Ze21.I nstit ute of Microelect ronic of Chinese A cadem y of S ciences ,Bei j ing 100029,China;2.Depart ment of Elect ronic Science ,N ort hwestern Universit y ,X i ’an 710069,ChinaAbstract :The gain 2boosting technology is presented and analyzed.Wit h gain 2boosting ,a f ully differential gain 2boo sted telescopic cascode opamp is propo saled and designed.The main opamp is a f ully differential telescopic opamp and has a switched capacitor CM FB circuit.The boo sting opamp is a f ully differential fol 2ded cascode opamp and has a co ntinuous time CM FB circuit.The opamp is designed in SM IC 0.35μmixed 2signal CMOS p rocess wit h 3.3V power supply and achieved a dc gain of 129dB wit h a 161M Hz unity gain f requency.K ey w ords :f ully differential ,gain 2boo sted ;opamp EEACC :1220全差分增益提高运算放大器的分析与设计王 晋1,仇玉林1,田 泽21.中国科学院微电子研究所,北京,100029;2.西北大学电子科学系,西安,710069收稿日期:2004212203作者简介:王 晋(19732)男,博士研究生,主要从事模拟集成电路和混合集成电路设计,wangjin0215@ ;仇玉林(19422)男,研究员、博士生导师,wangjin0215@摘 要:通过增益提高技术,一个全差分增益提高套筒式共源共栅运算放大器被提出和设计。