8313配置文件及说明
- 格式:doc
- 大小:62.00 KB
- 文档页数:4
GST-LD-8303双输入/双输出模块安装使用说明书(Ver.6.01,2006.04)海湾安全技术有限公司目录一、概述 (1)二、特点 (1)三、技术特性 (1)四、结构特征与工作原理 (1)五、安装与布线 (2)六、测试 (3)七、使用及操作 (3)八、应用方法 (4)九、注意事项 (4)一、概述GST-LD-8303双输入/双输出模块(以下简称模块),主要用于双动作消防联动设备的控制,同时可接收联动设备动作后的回答信号。
例如:可完成对二步降防火卷帘门、水泵、排烟风机等双动作设备的控制。
用于防火卷帘门的位置控制时,既能控制其从上位到中位、从中位到下位,同时也能确认是处于上、中、下的哪一位。
二、特点1.提供两组常开、常闭触点,触点容量为DC24V/5A;2.提供DC24V/1A输出,可与常开、常闭触点接成有源输出;3.两组输入端,可现场分别设为常开、常闭或自回答方式,可与无源触点连接;4.占用两个地址,地址码为电子编码,可由电子编码器事先写入,也可由控制器直接更改,工程调试简便可靠;5.输出信号采用光电隔离技术,使用安全,对工频干扰有良好的抑制;6.由微处理器对运行情况进行监视,给出诊断信息;7.电路部分和接线底壳采用插接方式,接触可靠、便于施工。
三、技术特性1.工作电压:信号总线电压:24V 允许范围:16V~28V电源总线电压:DC24V 允许范围:DC20V~DC28V2.工作电流:总线监视电流≤1mA 总线启动电流≤4mA电源监视电流≤4mA 电源启动电流≤15mA3.输出容量:输出触点容量为DC24V/5A有源输出容量为DC24V/1A4.输出控制方式:继电器常开/常闭无源触点输出5.动作指示灯:红色(巡检时闪亮,动作时常亮)6.编码方式:电子编码方式,占用两个总线编码点,第二个编码点为第一个编码点自动加1,第一个编码点的编码范围可在1~242之间任意设定7.线制:与火灾报警控制器采用无极性信号二总线连接,与电源线采用无极性二线制连接8.使用环境:温度:-10℃~+50℃相对湿度≤95%,不凝露9.外形尺寸:120mm×80mm×43mm10.壳体材料和颜色:ABS,象牙白11.重量:205g(带底壳)12.安装孔距:65mm四、结构特征与工作原理1.模块外形示意图如图1所示。
档案分类编制说明为确保工程档案的完整、准确、系统,山西赵庄鑫光2×660MW低热值煤发电工程档案将严格按照火电企业档案分类的要求进行组卷。
1、编制依据:依据2012年7月电力行业新颁布的DL/T 241-2012《火电建设项目文件收集及档案整理规范》中项目文件分类标准制定。
2、分类使用说明2.1 本表由项目代号(或年度)、分类号和案卷流水号三组代号构成,分别用0∽9阿拉伯数字标示。
三组代号之间用“—”分隔。
档号标示见图1。
图1:0000—0 0 0 0—000案卷流水号(001-999标识)四级类目三级类目二级类目一级类目项目代号(或年度)2.2 电力生产(含生产准备、整体启动运行和生产考核期)档案归入第6大类;项目科技成果及科技研究档案归入第7大类;建设项目档案归入第8大类;设备仪器档案归入第9大类。
其中,“8基本建设”与“9设备”类档案的划分原则是:由设备制造厂家提供的说明书、技术文件、图纸和由厂家负责安装的设备所形成的技术文件、调试记录,设备投入运行后增加、检修、改进工作中形成的档案入“9设备”类;由设计院提供的涉及系统布置、设备安装的图纸和综合安装调试记录入“8基本建设”类。
2.3 引进设备的档案,原则上不拆卷,可在相应类目中采用参见形式。
2.4 根据档案形成特点,按隶属关系将第8大类划分到四级类目,第6大类、第7大类、第9大类划分到三级类目,各级类目均用0~9标识。
2.4.1 第6大类电力生产类和第7大类科学技术研究类按年度标识,科研课题按立项年度或获得成果年度标识,见图2。
图2:2012— 000 —000案卷流水号(001-999标识)分类号年度2.4.2 第8大类建设项目类和第9大类设备仪器类,项目代号由工期号与机组号组成。
机组归属明确的,前两位数为工期号,后两位数为机组号,各期工程机组连续编号。
公用系统的前两位数为工期号,后两位数用“00”标识,公用系统标识见图3。
图3:01 00—0000 —000案卷流水号(001-999标识)分类号共用系统一期工程同工程异地建设且不同工期的项目与以前工期机组可不连续编号,同工程异地建设项目工期标识见图4。
AX8303 3W无滤波器单通道D类音频放大器产品概述AX8303是一款高电源抑制比3W单通道D 类音频功率放大器,采用差分输入消除噪声和RF调整。
高达90%的效率,占据较小的PCB面积使AX8303成为手持设备的理想选择。
无滤波特性不要求额外的外部滤波器,更少的外部元件,更少的PCB区域,更低的系统成本,而且简化了应用系统设计。
AX8303具有短路保护与热保护特性。
主要特点z在1W,8Ω负载时达到90%的效率。
z关机电流<1µA。
z5V电源电压下,带4Ω负载输出功率3W,总谐波失真10%。
z要求极少的外部元件。
z无输入时超低噪声。
z电源电压2.8V~5.5V。
z短路保护。
z过温关断。
典型应用z手机/智能电话z MP4/MP3z GPSz数码相框z电子字典z便携式游戏机引出端排列VO+PVDD12引出端功能TEL:0755-******** 132******** E-MAIL:panxia168@最大额定值(注:使用时超过以下最大额定值有可能造成器件的永久性损伤。
在最大条件下工作超过一定时间有可能影响器件的可靠性,所有的电压都是对地电压)。
序号 名称极限值 1 最大工作电压6V2 输入电压 −0.3V ~ V DD +0.3V 3存储温度−55℃ ~ 150℃推荐工作条件序号 名称范围 1 工作电压 2.8V ~ 5.5V2环境温度−40℃ ~ 85℃电气参数(除非特别注明,V DD =5V ,Gain =2V /V ,R L =L (33µH)+R +L (33µH),T A =25℃)。
符号 参数 测试条件最小 典型最大单位V DD电源电压2.80 5.50VV DD = 5.0V 2.85 3.00 V DD = 3.6V 1.65 1.80 THD +N =10%,f =1kHz, R L =4Ω V DD = 3.2V 1.20 1.35 W V DD = 5.0V 2.50 2.66 V DD = 3.6V 1.15 1.30 THD +N =1%, f =1kHz, R L =4ΩV DD= 3.2V 0.85 1.00 W V DD = 5.0V 1.65 1.80 V DD = 3.6V 0.75 0.90 THD +N =10%, f =1kHz, R L =8Ω V DD = 3.2V 0.55 0.70 W V DD = 5.0V 1.30 1.50 V DD = 3.6V 0.55 0.72 P O输出功率THD +N =1%, f =1kHz, R L =8ΩV DD= 3.2V 0.40 0.55 W V DD =5.0V, P O =1W, R L =8Ω 0.28 0.35V DD =3.6V, P O =0.1W, R L =8Ω0.40 0.45V DD =3.2V, P O =0.1W, R L =8Ω0.55 0.60V DD =5.0V, P O =0.5W, R L =4Ω0.20 0.25V DD =3.6V, P O =0.2W, R L =4Ω 0.35 0.40THD +N总谐波失真 + 噪声 V DD =3.2V, P O =0.1W, R L =4Ωf =1kHz0.50 0.55%(转下页)(接上页) 符号 参数 测试条件最小典型 最大单位f =217Hz −63 −55f =1kHz −62 −55PSRR 纹波 抑制比 V DD =3.6V,Inputs ac-grounded with C =1μFf =10KHz−52 −40dBDyn 动态范围 V DD =5.0V, THD =1%, R =8Ωf =1kHz 8595 dBNo A-weighting50100V N输出噪声Inputs ac-groundedA-weighting 30 60μVCMRR 共模抑制比 V IC =100mVpp, f =1kHz 4063 dBR L =8Ω, THD =10% 8590η效率 R L =4Ω, THD =10% f =1kHz8086%V DD 5.0V 7.5 10V DD 3.6V 4.6 7I Q 静态电流 V DD =3.0V R L =8Ω 3.6 5mA I SD 关断电流 V DD =3V to 5VV SD =0.3V 0.5 2 μAV DD = 5.0V 365 420V DD = 3.6V 385 450R DS(ON) 静态漏源导通电阻 MSOP/DFN ,高端PMOS +低端NMOS ,I =500mAV DD =3V 410500m ΩR i 输入电阻 150 k ΩGv 闭环增益 V DD =3V to 5V 300k Ω/Ri V/V f sw 开关频率 V DD =3V to 5V200250300kHzVos 输出失 调电压 Input ac-ground, V DD =5V 10 50 mV V IH 输入高 电平有效 V DD =5V 1.5VV IL输入低 电平有效V DD =5V0.3 V功能说明图1 AX 8303功能框图1 输入电阻(R i )输入电阻(R i )依照等式1来设置放大器的增益。
GST-LD-8313A隔离器安装使用说明书(Ver.1.03,2020.03)一、概述GST-LD-8313A隔离器(以下简称隔离器),主要用于隔离总线上发生短路的部分,保证总线上的其它设备正常工作。
待故障修复后,总线隔离器可将被隔离出去的部分重新纳入系统。
并且,使用隔离器便于确定总线发生短路的位置。
二、特点1.采用32位ARM微处理器实现信号处理,用数字信号与控制器进行通信,工作稳定可靠,对电磁干扰有良好的抑制能力;2.总线短路故障排除后,可将被隔离出去的部分重新纳入系统;3.输入、输出信号无极性;4.隔离器端口采用电压检测,产品性能更可靠;5.小型化设计,新型插拔式卡接结构,安装、拆卸简单方便,适合模块箱等多种安装方式。
三、技术特性1.工作电压:总线24V 允许范围:16V~28V2.工作电流:待机电流≤0.34mA 动作电流≤2.00mA;3.负载能力:每个隔离器后最多可配接32个设备;4.指示灯:动作指示灯,黄色,正常监视状态闪亮,线路故障时常亮;5.使用环境:温度:-10℃~+55℃相对湿度≤95%,不凝露6.外形尺寸:86mm×50mm×31mm ;7.外壳防护等级:IP30;8.壳体材料和颜色:ABS,白色;9.重量:约59g(带底壳);四、结构特征与工作原理1.隔离器的外形示意图如图1所示。
图1 外形示意图2.工作原理当隔离器检测到短路故障时,在短路部分上串入电阻;当隔离器检测到短路恢复后去掉电阻,并将被隔离部分重新纳入系统。
五、安装与布线警告:安装设备之前,请切断回路的电源并确认导轨已安装牢靠。
1.安装前应首先检查外壳是否完好无损,标识是否齐全。
2.模块端子及安装示意图如图2所示。
安装孔安装孔图2 端子及安装示意图接线说明如下:Z1、Z2:输入信号总线,无极性;ZO1、ZO2:输出信号总线,无极性。
3.布线要求:选用截面积不小于1.0mm2的RVS双绞线。
一.序言一、概述CRT833车辆追踪器是GSM!讯技术与GPS卫星定位技术的完美结合,精密的尺寸和简洁的外观,这款产品展示了在GSM和GPS领域的先进工艺。
作为一个专业的安全及定位公司,我们将提供给您更多更好的产品和服务。
在您使用之前,请花几分钟时间来阅读这份说明,以便了解操作细节及获得更好的服务。
二、注意事项1、请仔细阅读这份手册并用正确方法操作,以防止任何错误。
2、您需要在一个安全的地方,选择专业人士来安装本产品。
本追踪器不能放置在容易伤害到司机和乘客的地方以及其它不适合放置本产品的地方。
3、此说明仅供参考,如有一些内容和操作步骤与实际产品不同,请依照实际产品。
二.设备介绍本车辆追踪器是一种由GPS模组和GSM/GPRS模组组成的车辆远程定位追踪装置,是一种体积小巧、高度隐蔽、高精确度的设备。
本追踪器可以提供GPS卫星定位信息,也可以在无GPS卫星信息的情况下提供GSM基站的辅助定位信息,可以发送经纬度坐标信息到系统平台和授权手机。
您可以利用这些特征来定位管理自己的车辆。
1、外形按键及外部接线定义2、安装SIM卡在追踪器上有一个SIM卡插口,按照胶塞指示将SIM卡插入机器。
如图:备注:• SIM 卡的类型是 GSM 卡(建议选用中国移动的 SIM 卡) •确保SIM 卡上有足够的金额,以便支付通讯费。
•确保SIM 卡已开通来电显示及收发短信息功能,如需要使用服务平台实时跟踪和短信定位, 还需要开通GPRS 功能 3 .设备接线事项1 .电源、ACC 、继电器(4PIN )1) 本设备标准供电为 9v-58v DC ,请选用原厂提供的电源线,红色线为电源正极,黑色为电源负极; 安装负极请选择单独接地或搭铁,勿与其他地线共接; 2) ACC 线(绿色)接车辆的 ACC 开关。
4、指示灯定义:工作温度 -20---6 5 C 湿度 5%---95% 尺寸(mm ) 90*53*21 输入电压9V — 58V 待机平均电流小于80MA状态含意间隔1秒闪 :GPS 无信 号 间隔4秒闪GPS 正常定位表示GPS 状态 状态含意10秒闪一次 与服务器连接正常上传数据 4秒闪一次 GSM 正常待机状态1秒闪一次 没有GSM 信号/初始化/通话/来电蓝灯表示GSM/GPR 信号状态: 红灯(二.短信定位用任意手机发送短信9880000到终端,终端立刻返回一条位置信息到查询手机。
江苏电信BRAS(华为ME60/MA5200G)设备配置规范中国电信江苏分公司2010年11月目录第1章概述 (1)1.1术语和缩写语表 (1)1.2网络结构说明 (3)第2章IP城域网网络设备命名及链路描述规范 (4)2.1设备命名规范 (4)2.1.1适用范围 (4)2.1.2设备命名规范格式 (4)2.2端口描述规范 (5)2.2.1环回接口描述 (5)2.2.2网络端口描述规范 (6)2.2.2.1适用范围 (6)2.2.2.2端口描述包含下面几部分 (6)2.2.3用户端口 (6)2.2.4关于华为BRAS 上连端口的描述 (7)2.2.5空闲端口描述 (7)第3章华为ME60配置规范 (8)3.1系统基本配置规范 (8)3.1.1设备名称配置 (8)3.1.2系统高可靠性配置 (8)3.1.3设备自身时间及NTP (9)3.1.3.1时区配置 (9)3.1.3.2NTP配置 (9)3.1.3.3NTP协议加密 (10)3.1.3.4SNTP进程关闭 (10)3.1.3.5配置范例 (11)3.1.4VTY接口配置 (11)3.1.4.1连接数限制 (11)3.1.4.2空闲时间 (11)3.1.4.3访问控制列表 (12)3.1.4.4Console认证配置 (13)3.1.4.5配置范例 (13)3.1.5AAA配置 (14)3.1.5.1概述 (14)3.1.5.2管理AAA配置 (14)3.1.5.3用户AAA配置 (16)3.1.5.4本地用户帐号 (18)3.1.5.5配置范例 (19)3.1.6典型垃圾流量过滤策略 (21)3.2端口配置规范 (22)3.2.1Loopback地址配置 (22)3.2.2GE端口配置 (23)3.2.2.1GE用做上连接口 (23)3.2.2.2GE用做下联接口 (23)3.2.2.3GE拨号下联子接口(dot1Q) (24)3.2.2.4GE拨号下联子接口(QinQ) (24)3.2.2.5GE专线下联子接口 (25)3.2.2.6接口uRPF (26)3.2.2.7hold-time配置 (26)3.2.2.8配置范例 (27)3.3M ULTI-VR(CONTEXT)配置 (28)3.3.1VR(context)规划 (28)3.3.2VR(context)接口绑定 (28)3.3.3VR(context)间路由处理 (29)3.3.4Domain配置 (29)3.4路由协议配置规范 (31)3.4.1路由优先级/管理距离 (31)3.4.2静态路由配置 (32)3.4.2.1静态路由配置方式 (32)3.4.2.2黑洞路由配置方式 (32)3.4.2.3浮动静态路由配置方式 (33)3.4.3OSPF配置 (33)3.4.3.1概述 (33)3.4.3.2OSPF进程名 (33)3.4.3.3OSPF ROUTER-ID (34)3.4.3.4OSPF 时间参数 (34)3.4.3.5OSPF 接口宣告 (35)3.4.3.6OSPF reference-bandwidth (35)3.4.3.7OSPF负载均衡条目 (36)3.4.3.8OSPF重分布路由 (37)3.4.3.9OSPF AREA规划 (37)3.4.3.10OSPF路由协议优先级 (38)3.4.3.11OSPF log邻居变化信息 (38)3.4.3.12OSPF邻居链路加密 (39)3.4.3.13OSPF链路COST值调整 (39)3.4.3.14配置范例 (39)3.4.4ISIS配置 (40)3.4.4.1概述 (40)3.4.4.2ISIS进程名 (40)3.4.4.3ISIS NET ID (41)3.4.4.4ISIS路由类型及Metric类型 (41)3.4.4.5路由协议优先级 (42)3.4.4.6ISIS log邻居变化信息 (42)3.4.4.7ISIS 邻居链路加密 (43)3.4.4.8ISIS负载均衡条目及其他 (43)3.4.4.9ISIS接口宣告 (44)3.4.4.10配置范例 (44)3.4.5BGP配置 (45)3.4.5.1概述 (45)3.4.5.2自治系统 (45)3.4.5.3BGP路由引入策略 (46)3.4.5.4BGP router-id配置 (46)3.4.5.5BGP log邻居变化信息 (46)3.4.5.6关闭BGP同步和自动汇总 (47)3.4.5.7BGP邻居MD5加密 (47)3.4.5.8BGP时间参数 (47)3.4.5.9BGP Peer group命名 (48)3.4.5.10BGP community 属性规划 (48)3.4.5.11BRAS BGP 路由策略 (49)3.4.5.12配置范例 (50)3.5用户策略配置 (51)3.5.1IP Pool配置 (51)3.5.2DNS配置 (51)3.5.3用户限速配置 (52)3.5.4页面推送配置 (53)3.5.5配置范例 (53)3.6MPLS VPN配置规范 (54)3.6.1MPLS配置 (54)3.6.1.1全局开启MPLS功能 (54)3.6.1.2LDP router-id (54)3.6.1.3LDP协议加密 (55)3.6.1.4LDP标签发布和管理 (56)3.6.1.5LDP标签过滤 (57)3.6.1.6LDP协议时间参数 (57)3.6.2MP-BGP配置 (58)3.6.2.1概述 (58)3.6.2.2MP-BGP 部署策略 (58)3.6.2.3BGP router-id配置 (59)3.6.2.4BGP log邻居变化信息 (60)3.6.2.5关闭BGP同步和自动汇总 (60)3.6.2.6BGP时间参数 (60)3.6.2.7BGP Peer group命名 (61)3.6.2.8BGP邻居MD5加密 (61)3.7网管配置 (62)3.7.1SNMP管理代理配置 (62)3.7.1.1全局开启SNMP进程 (62)3.7.1.2SNMP版本 (63)3.7.1.3RO Community值 (63)3.7.1.4RW Community值 (64)3.7.1.5SNMP访问控制列表 (64)3.7.1.6Ifindex索引一致性 (65)3.7.1.7配置范例 (66)3.7.2故障管理配置 (66)3.7.2.1SNMP TRAP信息内容 (66)3.7.2.2SNMP TRAP 服务器地址 (67)3.7.2.3SNMP TRAP消息源地址 (67)3.7.2.4SYSLOG服务器地址 (67)3.7.2.5SYSLOG信息级别 (67)3.7.2.6SYSLOG消息源地址 (68)3.7.2.7配置范例 (68)3.7.3关闭不需要的服务 (68)3.8H-Q O S配置规范 (69)3.9业务配置实例 (69)3.9.1拨号业务配置实例 (69)3.9.2专线业务配置实例 (70)3.9.3@10000业务配置实例 (72)3.9.4IPTV业务配置实例(参考) (73)3.9.5Wlan无线共享和C+W业务配置规范 (75)3.9.6VPN业务配置实例 (84)3.9.6.1VPDN业务配置实例(参考) (84)3.9.6.2MPLS VPN业务配置实例(参考) (85)3.10.安全加固配置 (88)3.10.1.关闭IP直接广播 (88)3.10.2.拉圾过虑(上行口出入方向ACL) (89)3.10.3.私网流量过滤 (90)3.10.4.Syslog安全 (90)3.10.5.NTP部署 (91)3.10.6.关闭控制层面未用服务 (91)3.10.7.telnet 防护 (91)3.10.8.关闭未使用的服务 (91)3.10.9.密码加密 (92)3.10.10.SNMP 安全 (92)第1章概述为保证城域网的运行质量,必须在设备能力、网络设计、网络配置、维护流程、支撑系统等环节予以保障。
writereg MBAR 0xFF400000writemem.l 0xFF400000 0xE0000000 # IMMRBAR = 0xE0000000writereg MBAR 0xE0000000writemem.l 0xE0000020 0xFE000000# LBLAWBAR0 - begining at 0xfe000000 writemem.l 0xE0000024 0x80000014# LBLAWAR0 - enable, size = 2MB#writemem.l 0xE0000028 0xFA000000 # LBLAWBAR1 FPGAbegining at 0xfa000000#writemem.l 0xE000002C 0x8000000E # LBLAWAR1 - enable, size = 32KB writemem.l 0xE00000A0 0x00000000 # DDRLAWBAR0 - begining at 0x00000000 writemem.l 0xE00000A4 0x80000018 # DDRLAWAR0 - enable, size = 32MB# DDR Controller Configuration#1 DDRCDRwritemem.l 0xE0000128 0x73040002#CLK_CNTLwritemem.l 0xE0002130 0x02000000#同原0x02000000。
[5-7]CLK_ADJST = 010(1/2),or 011(3/4)# CS0_BNDSwritemem.l 0xE0002000 0x00000001 # 0x00000001 - 0x01FFFFFF ;32MB# CS0_CONFIG# [8]AP_0_EN = 1,0?# [16-17]BA_BITS_CS_0 = 00,01? Number of bank bits for SDRAM on chip select n.# [21-23]ROW_BITS_CS_0 = b'001' ; 12 row bits# [29-31]COL_BITS_CS_0 = b'010' ; 9 columns bits#原0x80840102 不同:[29-31]、[21-23],writemem.l 0xE0002080 0x80000001# TIMING_CFG_3 原0x00000000# 13-15EXT_REFREC = 001; AUTO REFRESH command period tRFC=72 ns writemem.l 0xE0002100 0x00010000# TIMING_CFG_1 原0x26256222# bit 1-3 = 2 tRP=15ns,(tck=7.5) (类似tRP ,为DDR芯片手册上内容)# bit 4-7 = 6 tRAS=42ns,# bit 9-11 = 2 tRCD=15ns,# bit 12 - 15 = 0011:2;0100:2.5# bit 16 - 19 = 2 (10tck) tRFC=72 ns (tck=7.5)# bit 21 - 23 = 2 tWR=15ns,# bit 25 - 27 = 2 tRRD=12ns,# bit 29 - 31 = 1 tWTR=1tckwritemem.l 0xE0002108 0x26232221# TIMING_CFG_2 原0x0f9028c7# bit 4-8 =11111 OR 00010 DQS read preamble tRPRE=0.9tck# bit 16-18=100 010(BL=4) OR 100(BL=8)# bit 19-21 = b'011' Write command to write data strobe timing adjustment # 3/4 DRAM clock delay#Write command to first DQS latching transition tDQSS=0.75 writemem.l 0xE000210C 0x0F888C41# TIMING_CFG_0 原0x00220802# [9-11]ACT_PD_EXIT = b'001' ; 1 Clocks P46(MT46V8M16P_6T.pdf) # [13-15]PRE_PD_EXIT = b'001' ; 1 Clocks# [28-31]MRS_CYC = b'0010'=2CLOCKS;tMRD=12writemem.l 0xE0002104 0x00220002# temporary disable DDR_SDRAM_CFG 原0x43080000# [1]SREN = b'1'# [3]RD_EN = b'0'# [10]DYN_PWR = b'0'# [11-12]DBW = b'01' DRAM data bus width:01=32bit,10=16bit # [13]8_BE = b'1' 0=4-beat bursts 1=8-beat bursts#[14] NCAP = b'0' 0= support concurrent auto-precharge# [16]2T_EN = b'0'# [26]x32_EN = b'0'# [27]PCHB8 = b'0'# [28]HSE = b'0'# [30]MEM_HALT = b'0'# [31]BI = b'0'writemem.l 0xE0002110 0x420C0000# DDR_SDRAM_CFG_2 原0x00401000# [0]FRC_SR = b'0'# [2] DLL_RST_DIS = b'0'# [16-19]NUM_PR = b'0001'# [27]D_INIT = b'0' DRAM data initialization (or 1?!) writemem.l 0xE0002114 0x00001000#DDR_SDRAM_MODE 原0x44400232#[0-15] ESDMODE=4000#[16-31] SDMODE=0023, Burst Length=8, CAS Latency=2 writemem.l 0xE0002118 0x40000023# DDR_SDRAM_INTERV AL 原0x03200064# [0-15]REFINT = 2600 Clocks,# [18-31] BSTOPRE = 000, auto-prechargewritemem.l 0xE0002124 0x03200064#delay before enablesleep 300# enable the DDR memory controller DDR_SDRAM_CFGwritemem.l 0xE0002110 0xC20C0000############################################### Local Bus Interface (LBIU) Configuration############################################### Local bus CS0 - NOR Flash settings# BR0 base address at 0xFE000000, port size 16 bit, GPCM, validwritemem.l 0xE0005000 0xFE001001writemem.l 0xE0005004 0xFFE00FF7 # OR0 16Mbit,flash size, 15 w.s., timing relaxed# Local bus CS1 – FPGA settings 32Kbwritemem.l 0xe0005010 0xFA001001# BR1 base address at 0xF8000000, port size 16 bit, GPCM, validwritemem.l 0xe0005014 0xFFFF8FF7 # OR1 32KB# LBCR - local bus enablewritemem.l 0xE00050D0 0x00000000# LCRR# bit 14 - 15 = 0b11 - EADC - 3 external address delay cycles# bit 28 - 31 = 0x0010 - CLKDIV - system clock: memory bus clock = 2writemem.l 0xE00050d4 0x00030002# MRTPR - refresh timer prescalerwritemem.l 0xE0005084 0x20000000writereg MSR 0x2000 # FP available, machine check disable, exception vectors at 0x0000_0000 writemem.l 0xE0000800 0x00000000# ACR - Enable Core_______________________________________________________________________________ 说明:Memory map and initialization0x00000000 - 0x01FFFFFF - 32MB DDR0xE0000000 - 0xE00FFFFF - 1MB Internal Memory Register Space 内部存储器寄存器空间0xFA000000 - 0xFA000FFF - 4KB FPGA0xFE000000 - 0xFE1FFFFF - 2MB NOR FlashClocksCore_CLK : 333 MHz 不确定CSB_CLK : 166 MHz 不确定DDR_CLK : 333 MHz 不确定PIC_CLK : 33 MHz 确定Reset Configuration Words 阅读先前程序所得RCWLR :0x65040000 ;SPMF->5:1,Corrpll->2:1RCWHR :0x20603800 ;电路连接:8313的MEMC_MCS0# 并联连接两个MT46V8M16PET,128Mbit。