当前位置:文档之家› 电源完整性设计:电源系统的噪声来源

电源完整性设计:电源系统的噪声来源

电源完整性设计:电源系统的噪声来源
电源完整性设计:电源系统的噪声来源

电源完整性设计(3)电源系统的噪声来源

电源系统的噪声来源有三个方面:

第一,稳压电源芯片本身的输出并不是恒定的,会有一定的波纹。这是由稳压芯片自身决定的,一旦选好了稳压电源芯片,对这部分噪声我们只能接受,无法控制。

第二,稳压电源无法实时响应负载对于电流需求的快速变化。稳压电源芯片通过感知其输出电压的变化,调整其输出电流,从而把输出电压调整回额定输出值。多数常用的稳压源调整电压的时间在毫秒到微秒量级。因此,对于负载电流变化频率在直流到几百KHz之间时,稳压源可以很好的做出调整,保持输出电压的稳定。当负载瞬态电流变化频率超出这一范围时,稳压源的电压输出会出现跌落,从而产生电源噪声。现在,微处理器的内核及外设的时钟频率已经超过了600兆赫兹,内部晶体管电平转换时间下降到800皮秒以下。这要求电源分配系统必须在直流到1GHz范围内都能快速响应负载电流的变化,但现有稳压电源芯片不可能满足这一苛刻要求。我们只能用其他方法补偿稳压源这一不足,这涉及到后面要讲的电源去耦。

第三,负载瞬态电流在电源路径阻抗和地路径阻抗上产生的压降。PCB板上任

何电气路径不可避免的会存在阻抗,不论是完整的电源平面还是电源引线。对于

多层板,通常提供一个完整的电源平面和地平面,稳压电源输出首先接入电源平

面,供电电流流经电源平面,到达负载电源引脚。地路径和电源路径类似,只不

过电流路径变成了地平面。完整平面的阻抗很低,但确实存在。如果不使用平面

而使用引线,那么路径上的阻抗会更高。另外,引脚及焊盘本身也会有寄生电感

存在,瞬态电流流经此路径必然产生压降,因此负载芯片电源引脚处的电压会随

着瞬态电流的变化而波动,这就是阻抗产生的电源噪声。在电源路径表现为负载

芯片电源引脚处的电压轨道塌陷,在地路径表现为负载芯片地引脚处的电位和参

考地电位不同(注意,这和地弹不同,地弹是指芯片内部参考地电位相对于板级

参考地电位的跳变)。

电源完整性分析(于争博士)

电源完整性设计 作者:于博士 一、为什么要重视电源噪声 芯片内部有成千上万个晶体管,这些晶体管组成内部的门电路、组合逻辑、寄存器、计数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数量越来越大。芯片的外部引脚数量有限,为每一个晶体管提供单独的供电引脚是不现实的。芯片的外部电源引脚提供给内部晶体管一个公共的供电节点,因此内部晶体管状态的转换必然引起电源噪声在芯片内部的传递。 对内部各个晶体管的操作通常由内核时钟或片内外设时钟同步,但是由于内部延时的差别,各个晶体管的状态转换不可能是严格同步的,当某些晶体管已经完成了状态转换,另一些晶体管可能仍处于转换过程中。芯片内部处于高电平的门电路会把电源噪声传递到其他门电路的输入部分。如果接受电源噪声的门电路此时处于电平转换的不定态区域,那么电源噪声可能会被放大,并在门电路的输出端产生矩形脉冲干扰,进而引起电路的逻辑错误。芯片外部电源引脚处的噪声通过内部门电路的传播,还可能会触发内部寄存器产生状态转换。 除了对芯片本身工作状态产生影响外,电源噪声还会对其他部分产生影响。比如电源噪声会影响晶振、PLL、DLL的抖动特性,AD转换电路的转换精度等。解释这些问题需要非常长的篇幅,本文不做进一步介绍,我会在后续文章中详细讲解。 由于最终产品工作温度的变化以及生产过程中产生的不一致性,如果是由于电源系统产生的问题,电路将非常难调试,因此最好在电路设计之初就遵循某种成熟的设计规则,使电源系统更加稳健。 二、电源系统噪声余量分析 绝大多数芯片都会给出一个正常工作的电压范围,这个值通常是±5%。例如:对于3.3V 电压,为满足芯片正常工作,供电电压在3.13V到3.47V之间,或3.3V±165mV。对于1.2V 电压,为满足芯片正常工作,供电电压在1.14V到1.26V之间,或1.2V±60mV。这些限制可以在芯片datasheet中的recommended operating conditions部分查到。这些限制要考虑两个部分,第一是稳压芯片的直流输出误差,第二是电源噪声的峰值幅度。老式的稳压芯片

开关电源中处理变压器的音频噪声

关于开关电源音频噪声处理的一点经验 最近看到论坛很多人在问关于音频噪声的问题,刚好本人以前也有碰到不少同样的情况,也有做过笔记,现在翻出来整理下,希望对一些碰到该问题网友有帮助。 音频噪声一般指开关电源自身在工作的过程中产生的,能被人耳听到频率为20-20kHz的音频信号 主要有以下几种来源: 一:变压器产生的音频噪声 变压器是主要的音频噪声源。 1:磁致伸缩效应,磁芯材料的尺寸随磁通密度变化 3:磁芯中间存在的气隙,可使磁芯吸引力方向产生弯曲。 2:线圈移动,绕组间存在交变电流效应,产生吸引力和排斥力,使线圈反复移动 4:磁芯两部分在交流磁场中的相互吸引力使其产生移动,反复压迫接触面 5:骨架移动,磁芯片的位移可通过骨架传送和放大。 在以上几种移动源共同作用下,形成了比较复杂的机械系统,它能产生在人耳听力范围内的音频信号。 以下简单讲解能有效衰减各种机制产生的音频噪声的常见方法。 首先变压器要采用均匀浸渍,从而能有效填充线圈与线圈之间、线圈与骨架之间、骨架与磁芯之间的固有空隙,降低活动部件发生位移的可能性,必要时可以再磁性元件与线路板接触面填充白胶或喷涂三防漆,进一步减小机械振动的空间,有效降低噪声。 在条件允许的情况下尽量降低峰值磁通密度,要充分考虑高温时的饱和磁通密度,留足够余量防止工作曲线进入非线性区,可以有效降低变压器的音频噪声,有实验证明峰值磁通密度从3000高斯降为2000高斯即可将发出的噪音降低5 dB到15dB 条件允许可以使用非晶、超微晶合金等软磁材料,它们的磁均匀一致性远比一般铁氧体好得多,磁致伸缩效应趋于零,因此对应力不敏感 二:电容产生的音频噪声 通常为了抑制电磁干扰和减小器件电压应力,开关电源一般采用RC、RCD等吸收电路,吸收电容常常选用高压陶瓷电容,而高压陶瓷电容是由非线性电介质钛酸钡等材料制成,电致伸缩效应比较明显,在周期性尖峰电压的作用下,电介质不断发生形变从而产生音频噪声。 解决的方法是把吸收回路用的高压陶瓷电容换成电致伸缩效应很小的聚脂薄膜电容,这样可以基本消除电容产生的噪声。 三:电路振荡产生的音频噪声 当电源在工作过程中有问歇式振荡产生时,会引起线圈磁芯间歇式振动,当此振荡频率接近绕变压器的固有振荡频率时,易引发共振现象,此时将产生人耳所能听到的音频噪声。 电路振荡产生的原因有很多,下面简单讲解: 1:PCB设计不当

电源完整性设计详解

于博士信号完整性研究网 https://www.doczj.com/doc/591197025.html, 电源完整性设计详解 作者:于争 博士 2009年4月10日

目 录 1 为什么要重视电源噪声问题?....................................................................- 1 - 2 电源系统噪声余量分析................................................................................- 1 - 3 电源噪声是如何产生的?............................................................................- 2 - 4 电容退耦的两种解释....................................................................................- 3 - 4.1 从储能的角度来说明电容退耦原理。..............................................- 3 - 4.2 从阻抗的角度来理解退耦原理。......................................................- 4 - 5 实际电容的特性............................................................................................- 5 - 6 电容的安装谐振频率....................................................................................- 8 - 7 局部去耦设计方法......................................................................................- 10 - 8 电源系统的角度进行去耦设计..................................................................- 12 - 8.1 著名的Target Impedance(目标阻抗)..........................................- 12 - 8.2 需要多大的电容量............................................................................- 13 - 8.3 相同容值电容的并联........................................................................- 15 - 8.4 不同容值电容的并联与反谐振(Anti-Resonance)......................- 16 - 8.5 ESR对反谐振(Anti-Resonance)的影响......................................- 17 - 8.6 怎样合理选择电容组合....................................................................- 18 - 8.7 电容的去耦半径................................................................................- 20 - 8.8 电容的安装方法................................................................................- 21 - 9 结束语..........................................................................................................- 24 -

开关电源产生噪声的原因与解决方案

开关电源产生噪声的原因与解决方案 从数据中心的服务器到电信设备和工业系统,开关模式电源(SMPS)用于各种应用,因为它具有高效率,功率密度和低成本的快速瞬态响应等优点。 此外,为了通过更严格的新监管标准,电源产生的EMI必须保持低于以往的水平。 实际上,这些电源的开关频率会产生许多不同类型的噪声。之前有人认为它们是由开关频率引起的高频噪声的开关噪声开关转换,开关转换后振铃,以及在一个系统中运行的多个开关稳压器引起的拍频。 这里我们将研究开关稳压器和DC/DC转换器产生的这些不同类型的噪声,并讨论解决方案,包括滤波技术,以减少和最小化开关SMPS电源中的噪声。 SMPS噪声 根据Dostal,主要噪声类型是由开关频率产生的开关噪声供应。他说,通常,对于非隔离式DC/DC转换器,此噪声的频带在500 kHz和3 MHz之间。 但是,由于它取决于开关频率,因此可以使用低通滤波器轻松控制和滤除。开关噪声会产生输出纹波电压,如图1所示。可以使用无源LC低通滤波器或有源低通滤波器轻松滤除。 图1:由开关稳压器的开关频率引起的输出纹波电压(顶部)。使用LC滤波器的衰减纹波电压显示在底部。 然而,在我们进入滤波器设计之前,让我们更详细地检查输出纹波电压。 如公式1所示,开关稳压器的输出纹波电压可以通过电感电流纹波精确计算,电感电流纹波基于电感的实际电感值,开关转换器的输入和输出电压,开关频率(fSW)和输出电容(COUT))包括其等效串联电阻(ESR)和等效串联电感(ESL)。 根据ADI的开关转换器数据手册,在电感选择方面存在一些折衷。例如,小电感器以较大的电感器电流纹波为代价提供更好的瞬态响应,而大电感器以较慢的瞬态响应能力为代

电源完整性基础理论

电源完整性理论基础 ------- 阿鸣随着PCB设计复杂度的逐步提高,对于信号完整性的分析除了反射,串扰以及EMI之外,稳定可靠的电源供应也成为设计者们重点研究的方向之一。尤其当开关器件数目不断增加,核心电压不断减小的时候,电源的波动往往会给系统带来致命的影响,于是人们提出了新的名词:电源完整性,简称PI(power integrity)。其实,PI和SI是紧密联系在一起的,只是以往的EDA仿真工具在进行信号完整性分析时,一般都是简单地假设电源绝对处于稳定状态,但随着系统设计对仿真精度的要求不断提高,这种假设显然是越来越不能被接受的,于是PI的研究分析也应运而生。从广义上说,PI是属于SI研究范畴之内的,而新一代的信号完整性仿真必须建立在可靠的电源完整性基础之上。虽然电源完整性主要是讨论电源供给的稳定性问题,但由于地在实际系统中总是和电源密不可分,通常把如何减少地平面的噪声也作为电源完整性中的一部分进行讨论。 一. 电源噪声的起因及危害 造成电源不稳定的根源主要在于两个方面:一是器件高速开关状态下,瞬态的交变电流过大;二是电流回路上存在的电感。从表现形式上来看又可以分为三类:同步开关噪声(SSN),有时被称为Δi噪声,地弹(Ground bounce)现象也可归于此类(图1-a);非理想电源阻抗影响(图1-b);谐振及边缘效应(图1-c)。

对于一个理想的电源来说,其阻抗为零,在平面任何一点的电位都是保持恒定的(等于系统供给电压),然而实际的情况并不如此,而是存在很大的噪声干扰,甚至有可能影响系统的正常工作,见图2: 开关噪声给信号传输带来的影响更为显著,由于地引线和平面存在寄生电感,在开关电流的作用下,会造成一定的电压波动,也就是说器件的参考地已经不再保持零电平,这样,在驱动端(见图3-a),本来要发送的低电平会出现相应的噪声波形,相位和地面噪声相同,而对于开关信号波形来说,会因为地噪声的影响导致信号的下降沿变缓;在接收端(见图3-b),信号的波形同样会受到地噪声的干扰,不过这时的干扰波形和地噪声相位相反;另外,在一些存储性器件里,还有可能因为本身电源和地噪声的影响造成数据意外翻转(图3-c)。 从前面的图3-c我们可以看到,电源平面其实可以看成是由很多电感和电容构成的网络,也可以看成是一个共振腔,在一定频率下,这些电容和电感会发生谐振现象,从而影响电源层的阻抗。比如一个8英寸×9英寸的PCB空板,板材是普通的FR4,电源和地之间的间距为4.5Mils,随着频率的增加,电源阻抗是不断变化的,尤其是在并联谐振效应显著的时候,电源阻抗也随之明显增加(见图4)。

如何降低电源纹波噪声的分析与应用

如何降低电源纹波噪声的分析与应用 一、什么叫纹波? 纹波(ripple)的定义是指在直流电压或电流中,叠加在直流稳定量上的交流分量; 它主要有以下害处: 1、容易在用电器上产生谐波,而谐波会产生更多的危害; 2、降低了电源的效率; 3、较强的纹波会造成浪涌电压或电流的产生,导致烧毁用电器; 4、会干扰数字电路的逻辑关系,影响其正常工作; 5、会带来噪音干扰,使图像设备、音响设备不能正常工作。 二、纹波的表示方法 可以用有效值或峰值来表示,或者用绝对量、相对量来表示; 例如:一个电源工作在稳压状态,其输出为12V5A,测得纹波的有效值为10mV,这10mV就是纹波的绝对量,而相对量即纹波系数=纹波电压/输出电压 =10mv/12V=0.12 %; 三、纹波的测试方法 以20M示波器带宽为限制标准,电压设为PK-PK(也有测有效值的),去除示波器控头上的夹子与地线(因为这个本身的夹子与地线会形成环路,像一个天线接收杂讯,引入一些不必要的杂讯),使用接地环(不使用接地环也可以,不过要考虑其产生的误差),在探头上并联一个10UF电解电容与一个0.1UF瓷片电容,用示波器的探针直接进行测试;如果示波器探头不是直接接触输出点,应该用双绞线,或者50Ω同轴电缆方式测量。 四、开关电源纹波的主要分类 开关电源输出纹波主要来源于五个方面:输入低频纹波、高频纹波、寄生参数引起的共模纹波噪声、功率器件开关过程中产生的超高频谐振噪声和闭环调节控制引起的纹波噪声 1、低频纹波是与输出电路的滤波电容容量相关。电容的容量不可能无限制地增加,导致输出低频纹波的残留。交流纹波经DC/DC变换器衰减后,在开关

电源完整性设计

电源完整性设计电容的安装方法 电容的安装方法 电容的摆放 对于电容的安装,首先要提到的就是安装距离。容值最小的电容,有最高的谐振频率,去耦半径最小,因此放在最靠近芯片的位置。容值稍大些的可以距离稍远,最外层放置容值最大的。但是,所有对该芯片去耦的电容都尽量靠近芯片。下面的图14就是一个摆放位置的例子。本例中的电容等级大致遵循10倍等级关系。 图14 电容摆放位置示例 还有一点要注意,在放置时,最好均匀分布在芯片的四周,对每一个容值等级都要这样。通常芯片在设计的时候就考虑到了电源和地引脚的排列位置,一般都是均匀分布在芯片的四个边上的。因此,电压扰动在芯片的四周都存在,去耦也必须对整个芯片所在区域均匀去耦。如果把上图中的680pF电容都放在芯片的上部,由于存在去耦半径问题,那么就不能对芯片下部的电压扰动很好的去耦。 电容的安装 在安装电容时,要从焊盘拉出一小段引出线,然后通过过孔和电源平面连接,接地端也

是同样。这样流经电容的电流回路为:电源平面->过孔->引出线->焊盘->电容->焊盘->引出线->过孔->地平面,图15直观的显示了电流的回流路径。 图15 流经电容的电流回路 放置过孔的基本原则就是让这一环路面积最小,进而使总的寄生电感最小。图16显示了几种过孔放置方法。 图16 高频电容过孔放置方法 第一种方法从焊盘引出很长的引出线然后连接过孔,这会引入很大的寄生电感,一定要避免这样做,这时最糟糕的安装方式。 第二种方法在焊盘的两个端点紧邻焊盘打孔,比第一种方法路面积小得多,寄生电感也较小,可以接受。 第三种在焊盘侧面打孔,进一步减小了回路面积,寄生电感比第二种更小,是比较好的

开关电源的噪音及解决方法

开关电源具有线性电源无可比拟的许多优点:体积小,重量轻,效率高等等,但开关电源会产生电磁干扰,尤其是中大功率等级的开关电源干扰更为严重。这是由于开关电源存在着整流谐波、开关频率和它的谐波以及在开关转换中所固有的高速电流和电压瞬变。产生电磁干扰是开关电源本身的特点所决定的,是难以避免的,关键是如何采取有效的措施来减小其干扰程度。 通过对开关电源进行电磁兼容性测试得知,一般有以下四项指标不合格。 CE01100Hz~15KHz电源线传导发射。 CE0315KHz~50MHz电源线传导发射。 RE0125Hz~50KHz磁场辐射发射。 RE0214KHz~10GHz电场辐射发射。 2开关电源电磁干扰产生原因分析 开关电源按主电路型式可分为全桥式,半桥式,推挽式等几种,但无论何种类型的开关电源在工作时都会产生很强的噪声。它们通过电源线以共模或差模方式向外传导,同时还向周围空间辐射。开关电源对由电网侵入的外部噪声也很敏感,并经它传递到其他电子设备中产生干扰。图1是一种最简单的开关电源主电路型式,直流变换式它激单边型开关电源,以此为例分析开关电源的噪声来源。 交流电输入开关电源后,由桥式整流器V1~V4整理成直流电压Vi加在高频变压器的初级L1和开关管V5上。开关管V5的基极输入一个几十到几百千赫的高频矩形波,其重复频率和占空比由输出直流电压VO的要求来确定。被开关管放大了的脉冲电流由高频变压器耦合到次级回路。高频变压器初次级匝数之比也是由输出直流电压VO的要求来确定的。高频脉冲电流经二极管V6整流并经C2滤波后变成直流输出电压VO。因此开关电源在以下几个环节都将产生噪声,形成电磁干扰。 (1)高频变压器初级L1、开关管V5和滤波电容C1构成的高频开关电流环路,可能 会产生较大的空间辐射。如果电容器滤波不足,则高频电流还会以差模方式传导到输入交流电源中去。如图1中的I1 。 (2)高频变压器次级L2、整流二极管V6、滤波电容C2也构成高频开关电流环路会 产生空间辐射。如果电容器滤波不足,则高频电流将以差模形式混在输出直流电压上向外传导。如图1中的I2 。 (3)高频变压器的初级和次级间存在分布电容Cd,初级的高频电压通过这些分布电 容将直接耦合到次级上去,在次级的二条输出直流电源线上产生同相位的共模噪声。如果二根线对地阻抗不平衡,还会转变成差模噪声。 (4)输出整流二极管V6会产生反向浪涌电流。二极管在正向导通时PN结内的电荷 积累,二极管加反向电压时积累电荷将消失并产生反向电流。因为开关电流需经二极管整流,二极管由导通转变为截止的时间很短,在短时间内要让存储电荷消失就产生了反向电流的浪涌。由于直流输出线路中的分布电感,分布电容,浪涌引起了高频衰减振荡,这是一种差模噪声。

如何实现电源PCB板完整性的设计

如何实现电源PCB板完整性的设计 在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系统。例如,地反弹噪声太大、去耦电容的设计不合适、回路影响很严重、多电源/地平面的分割不好、地层设计不合理、电流不均匀等等。 (1)电源分配系统 电源完整性设计是一件十分复杂的事情,但是如何近年控制电源系统(电源和地平面)之间阻抗是设计的关键。理论上讲,电源系统间的阻抗越低越好,阻抗越低,噪声幅度越小,电压损耗越小。实际设计中我们可以通过规定最大的电压和电源变化范围来确定我们希望达到的目标阻抗,然后,通过调整电路中的相关因素使电源系统各部分的阻抗(与频率有关)目标阻抗去逼近。 (2)地反弹 当高速器件的边缘速率低于0.5ns时,来自大容量数据总线的数据交换速率特别快,当它在电源层中产生足以影响信号的强波纹时,就会产生电源不稳定问题。当通过地回路的电流变化时,由于回路电感会产生一个电压,当上升沿缩短时,电流变化率增大,地反弹电压增加。此时,地平面(地线)已经不是理想的零电平,而电源也不是理想的直流电位。当同时开关的门电路增加时,地反弹变得更加严重。对于128位的总线,可能有50_100个I/O线在相同的时钟沿切换。这时,反馈到同时切换的I/O驱动器的电源和地回路的电感必须尽可能的低,否则,连到相同的地上的静止将出现一个电压毛刷。地反弹随处可见,如芯片、封装、连接器或电路板上都有可能会出现地反弹,从而导致电源完整性问题。 从技术的发展角度来看,器件的上升沿将只会减少,总线的宽度将只会增加。保持地反弹在可接受的唯一方法是减少电源和地分布电感。对于,芯片,意味着,移到一个阵列晶片,

开关电源噪声的产生原因及抑制方法

开关电源噪声的产生原因及抑制方法(1) 2012-03-17 19:36:38 作者:赖有传戴永军来源:电源在线网 关键字:开关电源、电磁干扰、噪声 1引言 开关电源具有线性电源无可比拟的许多优点:体积小,重量轻,效率高等等,但开关电源会产生电磁干扰,尤其是中大功率等级的开关电源干扰更为严重。这是由于开关电源存在着整流谐波、开关频率和它的谐波以及在开关转换中所固有的高速电流和电压瞬变。产生电磁干扰是开关电源本身的特点所决定的,是难以避免的,关键是如何采取有效的措施来减小其干扰程度。 通过对开关电源进行电磁兼容性测试得知,一般有以下四项指标不合格。 CE01100Hz~15KHz电源线传导发射。 CE0315KHz~50MHz电源线传导发射。 RE0125Hz~50KHz磁场辐射发射。 RE0214KHz~10GHz电场辐射发射。 2开关电源电磁干扰产生原因分析 开关电源按主电路型式可分为全桥式,半桥式,推挽式等几种,但无论何种类型的开关电源在工作时都会产生很强的噪声。它们通过电源线以共模或差模方式向外传导,同时还向周围空间辐射。开关电源对由电网侵入的外部噪声也很敏感,并经它传递到其他电子设备中产生干扰。图1是一种最简单的开关电源主电路型式,直流变换式它激单边型开关电源,以此为例分析开关电源的噪声来源。 图1直流变换式它激单边型开关电源主电路电原理图 交流电输入开关电源后,由桥式整流器V1~V4整理成直流电压Vi加在高频变压器的初级L1和开关管V5上。开关管V5的基极输入一个几十到几百千赫的高频矩形波,其重复频率和占空比由输出直流电压VO的要求来确定。被开关管放大了的脉冲电流由高频变压器耦合到次级回路。高频变压器初次级匝数之比也是由输出直流电压VO的要求来确定的。高频脉冲电流经二极管V6整流并经C2滤波后变成直流输出电压VO。因此开关电源在以下几个环节都将产生噪声,形成电磁干扰。 (1)高频变压器初级L1、开关管V5和滤波电容C1构成的高频开关电流环路,可能 会产生较大的空间辐射。如果电容器滤波不足,则高频电流还会以差模方式传导

SIwave电源完整性仿真教程

SIwave电源完整性仿真教程V1.0 目录 1软件介绍 (4) 2.1功能概述 (4) 2.2操作界面 (5) 2.3常用热键 (7) 2仿真的前期准备 (8) 2.1软件的准备 (8) 2.2 PCB文件导入 (8) 2.2.1 Launch SIwave方式 (8) 2.2.1 ANF+CMP方式 (9) 2.3 PCB的Validation Check (10) 2.4 PCB叠层结构设置 (11) 2.5仿真参数设置 (13) 2.6 RLC参数修正 (14) 2.6.1 RLC的自动导入 (14) 2.6.2检视自动导入的RLC默认值 (15)

2.6.3批量修改RLC值 (16) 2.6.4套用大厂的RLC参数 (16) 3 SIwave仿真模式 (17) 3.1谐振模式 (17) 3.2激励源模式 (19) 3.3 S参数分析 (22) 4实例仿真分析 (24) 4.1从Allegro中导入SIwave (24) 4.2 Validation Check (24) 4.3叠层结构设置 (24) 4.4无源参数RLC修正 (25) 4.5平面谐振分析 (27) 4.6目标阻抗(Z参数)分析 (28) 4.7选取退耦电容并添加 (29) 4.8再次运行仿真查看结果 (30) 5问题总结 (32)

5.1 PCB谐振的概念 (32) 5.2为何频率会有实部和虚部 (33) 5.3电容的非理想特性影响 (34) 5.4地平面完整与回流路径连续 (34) 5.5电源目标阻抗 (35)

1软件介绍 2.1功能概述 Ansoft SIwave主要用于解决电源完整性问题,采用全波有限元算法,只能进行无源的仿真分析。Ansoft SIwave虽然功能强大,但并非把PCB导入,就能算出整块板子的问题在哪里。还需要有经验的工程设计人员,以系统化的设计步骤导入此软件检查PCB设计。主要功能如下: 1.计算共振模式 在PDS电源地系统结构(层结构、材料、形状)的LAYOUT之前,我们可以计算出PDS 电源地系统的共有的、内在的共振模式。可以计算在目标阻抗要求的带宽或更高的带宽范围内共振频率点。 2. 查看共振模式下的电压分布图 避免把大电流的IC芯片放置于共振频率的电压的峰值点和电压谷点。原因是当把这些源放在共振频率的电压的峰值点和电压谷点的时候很容易引起共振。 3.侦测电压 利用电流源代替IC芯片放置于它们可能的LAYOUT placement位置的周围、同时放置电压探头于理想IC芯片的位置侦测该位置的电压频率相应。在电压的频率相应的曲线中,峰值电压所对应的频率点就是共振频率的发生点。 4.表面电压 基于电压峰值频率,查看这些频率点的表面电压的分布情况,把退耦电容放置于电压

DDR3信号完整性与电源完整性设计

DesignCon 2011 Signal and Power Integrity for a 1600 Mbps DDR3 PHY in Wirebond Package June Feng, Rambus Inc. [Email: jfeng@https://www.doczj.com/doc/591197025.html,] Ralf Schmitt, Rambus Inc. Hai Lan, Rambus Inc. Yi Lu, Rambus Inc.

Abstract A DDR3 interface for a data rate of 1600MHz using a wirebond package and a low-cost system environment typical for consumer electronics products was implemented. In this environment crosstalk and supply noise are serious challenges and have to be carefully optimized to meet the data rate target. We are presenting the signal and power integrity analysis used to optimize the interface design and guarantee reliable system operation at the performance target under high-volume manufacturing conditions. The resulting DDR3 PHY was implemented in a test chip and achieves reliable memory operations at 1600MHz and beyond. Authors Biography June Feng received her MS from University of California at Davis, and BS from Beijing University in China. From 1998 to 2000, she was with Amkor Technology, Chandler, AZ. She was responsible for BGA package substrate modeling and design and PCB characterization. In 2000, she joined Rambus Inc and is currently a senior member of technical staff. She is in charge of performing detailed analysis, modeling, design and characterization in a variety of areas including high-speed, low cost PCB layout and device packaging. Her interests include high-speed interconnects modeling, channel VT budget simulation, power delivery network modeling and high-frequency measurements. Ralf Schmitt received his Ph.D. in Electrical Engineering from the Technical University of Berlin, Germany. Since 2002, he is with Rambus Inc, Los Altos, California, where he is a Senior Manager leading the SI/PI group, responsible for designing, modeling, and implementing Rambus multi-gigahertz signaling technologies. His professional interests include signal integrity, power integrity, clock distribution, and high-speed signaling technologies. Hai Lan is a Senior Member of Technical Staff at Rambus Inc., where he has been working on on-chip power integrity and jitter analysis for multi-gigabit interfaces. He received his Ph.D. in Electrical Engineering from Stanford University, M.S. in Electrical and Computer Engineering from Oregon State University, and B.S. in Electronic Engineering from Tsinghua University in 2006, 2001, and 1999, respectively. His professional interests include design, modeling, and simulation for mixed-signal integrated circuits, substrate noise coupling, power and signal integrity, and high-speed interconnects. Yi Lu is a senior systems engineer at Rambus Inc. He received the B.S. degree in electrical engineer and computer science from U.C. Berkeley in 2002 with honors. In 2004, he received the M.S. degree in electrical engineering from UCLA, where he designed and fabricated a 3D MEMS microdisk optical switch. Since joining Rambus in 2006, he has been a systems engineer designing various memory interfaces including XDR1/2 and DDR2/3.

开关电源中干扰噪声引起的纹波问题的解决

开关电源中干扰噪声引起的纹波问题的解决 最近遇到一个电源干扰噪声引起的输出纹波问题,输出波形表现为变压器次级输出的电压波形,开关噪声出现的频率为fs,2fs,0.5fs,显然是开关噪声被传到了次级。噪声的幅度有1Vpp,经过pi滤波之后仍然有300mVpp。一开始我直接使用每个人都会想到的改善滤波参数的方法,增加pi滤波的滤波电容以及滤波电感,但是收效甚微。由于知道是干扰噪声,我再次尝试在变压器次级并上一个小的瓷片电容680pf滤出干扰,然后再pi滤波,这样情况有所改善,干扰被瓷片吸收了很大一部分,反馈主路输出噪声pp值为80mVpp左右,似乎问题解决了,但是瓷片由于吸收了过多的噪声,产生了很尖锐的音频噪声。测量开关的最小占空比在0.2左右,应该不会引起过大的振荡或不稳定。看来光靠吸收是很难达到要求的了。 于是决定从源头出发,首先是要观察pwm控制的驱动信号,但是由于使用top244整合mos管,无法测量mos栅极波形,但是测量DS波形,观察开关波形,发现开关打开和关断并没有太大的延时,而且边沿没有高频振荡尖峰。 接下来只有怀疑loop不稳定了,我采用的是齐纳二极管稳压方式。首先我假设loop存在不稳定,于是我用调压器改变输入电压,观察输出波形,电压还是比较稳的。 当我把控制芯片端光耦的集电极的电阻100换成磁珠B62后,发现这次音频干扰变得很小,在最小输入42vac时也基本上没有听到了,这给了我信心! 既然知道是loop的问题,我就怀疑是loop的频带太窄了,按照pi的设计,我改变芯片control端并的“47uF串6.8欧姆”电路参数,这给loop提供补偿一个零点和极点,加大6.8欧姆的阻值,可以把零点带到更低的频率,从而提高频带范围。于是我把6.8欧姆改到20欧姆,再次试验发现输出pp值在30mVpp 左右!音频干扰也很小! 总结:到现在为止我意识到的减小干扰,提高纹波性能的方法: 1.pi滤波,需要合适的参数; 2.变压器输出并瓷片电容吸收高频干扰,但是吸收的量不能太大,不然瓷片会产生压电效应,影响音频干扰; 3.在变压器输出,整流二极管前串一个非晶磁珠,非晶对干扰吸收非常有效,但是在小电流时效果没有大电流明显; 4.在环路loop的输入或输出串小型磁珠,吸收高频噪声,减小高频噪声被loop 放大的量,从而避免噪声振荡放大。但是会使得环路响应变慢; 5.有些情况,MOS管驱动不合适,会产生边沿尖峰,这样会使得次级存在大尖峰,影响EMI,可以的话,在栅极串一个合适阻值的小电阻是必要的,过小的阻值会

聊聊电源完整性

PI:聊聊电源完整性(PI)仿真(转) 首先,咱们先来讨论一下电源完整性的概念,电源完整性(PI,Power Integrity)就是为板级系统提供一个稳定可靠的电源分配系统(PDS)。实质上是要使系统在工作时,电源、地噪声得到有效的控制,在一个很宽的频带范围内为芯片提供充足的能量,并充分抑制芯片工作时所引起的电压波动、辐射及串扰。 今天,一起来聊聊电源完整性仿真的必要性:随着超大规模集成电路工艺的发展,芯片工作电压越来越低,而工作速度越来越快,功耗越来越大,单板的密度也越来越高,因此对电源供应系统在整个工作频带内的稳定性提出了更高的要求。电源完整性设计的水平直接影响着系统的性能,如整机可靠性,信噪比与误码率,及EMI/EMC等重要指标。板级电源通道阻抗过高和同步开关噪声SSN过大会带来严重的电源完整性问题,这些会给器件及系统工作稳定性带来致命的影响。PI设计就是通过合理的平面电容、分立电容、平面分割应用确保板级电源通道阻抗满足要求,确保板级电源质量符合器件及产品要求,确保信号质量及器件、产品稳定工作。 电源完整性PI与信号完整性SI的相互影响:从整个仿真领域来看,刚开始大家都把注意力放在信号完整性上,但是实际上电源完整性和信号完整性是相互影响相互制约的。电源、地平面在供电的同时也给信号线提供参考回路,直接决定回流路径,从而影响信号的完整性;同样信号完整性的不同处理方法也会给电源系统带来不同的冲击,进而影响电源的完整性设计。所以对电源完整性和信号的完整性地融会贯通是很有益处的。设计工程师在掌握了信号完整性设计方法之后,充实电源完整性设计知识显得很有必要。 电源完整性研究的内容:电源完整性仿真的内容很多,但主要的几个方面如下: 1:板级电源通道阻抗仿真分析,在充分利用平面电容的基础上,通过仿真分析确定旁路电容的数量、种类、位置等,以确保板级电源通道阻抗满足器件稳定工作要求。 2:板级直流压降仿真分析,确保板级电源通道满足器件的压降限制要求。

电源完整性与地弹噪声的高速PCB仿真

电源完整性与地弹噪声的高速PCB仿真 作者:Martin Vogel 和Brad Cole,Ansoft 公司使用基于电磁场分析的设计软件来选择退耦电容的大小及其放置位置可将电源平面与地平面的开关噪声减至最小。 随着信号的沿变化速度越来越快,今天的高速数字电路板设计者所遇到的问题在几年前看来是不可想象的。对于小于1纳秒的信号沿变化,PCB板上电源层与地层间的电压在电路板的各处都不尽相同,从而影响到IC芯片的供电,导致芯片的逻辑错误。为了保证高速器件的正确动作,设计者应该消除这种电压的波动,保持低阻抗的电源分配路径。 为此,你需要在电路板上增加退耦电容来将高速信号在电源层和地层上产生的噪声降至最低。你必须知道要用多少个电容,每一个电容的容值应该是多大,并且它们放在电路板上什么位置最为合适。一方面你可能需要很多电容,而另一方面电路板上的空间是有限而宝贵的,这些细节上的考虑可能决定设计的成败。 反复试验的设计方法既耗时又昂贵,结果往往导致过约束的设计从而增加不必要的制造成本。使用软件工具来仿真、优化电路板设计和电路板资源的使用情况,对于要反复测试各种电路板配置方案的设计来说是一种更为实际的方法。本文以一个xDSM(密集副载波多路复用)电路板的设计为例说明此过程,该设计用于光纤/宽带无线网络。软件仿真工具使用Ansoft的SIwave,SIwave基于混合全波有限元技术,可以直接从layout工具Cadence Allegro, Mentor Graphics BoardStation, Synopsys Encore和Zuken CR-5000 Board Designer导入电路板设计。图1是SIwave中该设计的PCB版图。由于PCB的结构是平面的,SIwave可以有效的进行全面的分析,其分析输出包括电路板的谐振、阻抗、选定网络的S参数和电路的等效Spice模型。 图1, SIwave中xDSM电路板的PCB版图,左边是两个高速总线,右边是三个Xilinx的FPGA。 xDSM电路板的尺寸,也就是电源层和地层的尺寸是11×7.2 英寸(28×18.3 厘米)。电源层和地层都是1.4mil厚的铜箔,中间被23.98mil厚的衬底隔开。 为了理解对电路板的设计,首先考虑xDSM电路板的裸板(未安装器件)特性。根据电路板上高速信号的上升时间,你需要了解电路板在频域直到2GHz范围内的特性。图2所示为一个正弦信号激励电路板谐振于0.54GHz时的电压分布情况。同样,电路板也会谐振于0.81GHz和0.97GHz以及更高的频率。为了更好地理解,你也可以在这些频率的谐振模式下仿真电源层与地层间电压的分布情况。 图2所示在0.54GHz的谐振模式下,电路板的中心处电源层和地层的电压差变化为零。对于一些更高频率的谐振模式,情况也是如此。但并非在所有的谐振模式下都是如此,例如在1.07GHz、1.64GHz和1.96 GHz的高阶谐振模式下,电路板中心处的电压差变化是不为零的。

浅谈如何降低反激式开关电源音频噪声

浅谈如何降低反激式开关电源音频噪声 西安展芯微电子技术股份有限公司张国卿 人耳可听的音频范围一般在20Hz~20KHz,尤其对2~4KHz最为敏感,当电源工作时存在以上频率分量且能量达到一定时,就会听到刺耳的音频噪声,如等响曲线图1。需要说明的是,在开关电源中存在一些音频噪声是正常的,要确定噪声是否在可接受范围内,必须在最终壳体或产品中进行测试。假如电源用在密闭的壳体中,音频噪声一般不会构成问题。 图1 等响曲线 目前反激式开关电源可以分为原边反馈式和次边反馈式,由于两类对频率控制方式不同,故音频噪声产生的原因是不相同的。 先来看看原边反馈式频率控制方式,从空载到满载时频率从一个低值(比如1KHz),逐渐上升到高值(比如65KHz),由于频率是连续增加的,所以会经历整个音频噪声区间。展芯微电子开发的第一代产品PR623X负载和频率呈线性关系,故在30%的负载内均可能发生异音;展芯微电子开发的新一代产品PR6214和PR6434,分别使用了先进的降噪音技术,其中PR6214采用了两段式频率曲线,PR6434采用优化的非线性频率曲线,如负载与频率曲线图2。使得音频噪声的负载区间大幅压缩,其中PR6214可以压缩到15%以内,PR6434可以压缩到7%以内,此时,由于开关电源传输能量极低,基本上可以消除异音。同时,PR6214和PR6434的频率曲线配合谷底导通模式,可实现较高的平均效率。

Load Fosc 20KHz 30% 15% 7% 100% 图2 负载与频率曲线 次边反馈反激式开关电源一般情况下是不会发出噪声的,因为其开关频率都大于20KHz 。由于为了降低待机功耗,大多数电源在空轻载时要进入打嗝模式,尽管打嗝模式下的典型频率一般都在20KHz 左右,但是其波群间的频率可能进入音频范围,如打嗝模式图3。鉴于此,展芯微电子开发的次边反馈式产品将波群间频率控制小于1KHz ,有效降低音频噪声,如 PR6863N 、PR6244等 图3 打嗝模式 在开关电源中,有些器件是产生音频噪声的来源,如陶瓷电容和变压器(电感)如图4。陶瓷电容产生噪声的原因主要是其压电效应。所谓压电效应简单的说就是当瓷片电容在承受一定频率的交变电压时会产生机械振动,从而发出响声;变压器或电感是电源中另一个主要噪声源,其产生噪声的原因是包含有大量的可移动组件,如线圈、磁芯、骨架、胶带等。线圈中的电流产生电磁场,导致线圈间会发生排斥或者吸引,铁磁材料都会改变形状。从而使变压器组件产生机械振动。 当振动频率达到变压器的机械共振频率时,振动就会被放大,并可造成更大的音频噪声。 图4 开关电源噪声元件

相关主题
文本预览
相关文档 最新文档