当前位置:文档之家› 计算机组成原理-9套考试试卷

计算机组成原理-9套考试试卷

计算机组成原理题库

计算机组成原理试卷1

一、填空题(共 20 分,每空 1 分)

1.在 DMA 方式中,CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是、和。

2.设 n = 8 (不包括符号位),则原码一位乘需做次移位和最多

次加法,补码 Booth 算法需做次移位和最多

次加法。

3.设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数

为,最小正数为,最大负数为,最小负数为。

4.一个总线传输周期包括、、和四个阶段。

5.CPU 采用同步控制方式时,控制器使用和组成的多极时序系统。

6.在组合逻辑控制器中,微操作控制信号由、和决定。

二、名词解释(共 10 分,每题 2 分)

1.机器周期

答:机器周期:基准,存取周期。

2.周期挪用

答:周期挪用:DMA 方式中由 DMA 接口向 CPU 申请占用总线,占用一

个存取周期。

3.双重分组跳跃进位

答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的

最高进位同时产生,大组与大组间的进位串行传送。

4.水平型微指令

答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。

从编码方式看,直接编码、字段直接编码、字段间接编码以及直接

编码和字段直接和间接混合编码都属水平型微指令。其中直接编码

速度最快,字段编码要经过译码,故速度受影响。

5.超标量

答:超标量(Super scalar)技术是指在每个时钟周期内可同时并发多

条独立指令,即以并行操作方式将两条或两条以上指令编译并执

行,在一个时钟周期内需要多个功能部件。

三、计算题(5 分)

四、简答题(15 分)

1.某机主存容量为4M×16 位,且存储字长等于指令字长,若该机的指令系统具备 97 种操作。操作码位数固定,且具有直接、间接、立即、相

对、基址五种寻址方式。(5 分)

(1)画出一地址指令格式并指出各字段的作用;

(2)该指令直接寻址的最大范围(十进制表示);

(3)一次间址的寻址范围(十进制表示);

(4)相对寻址的位移量(十进制表示)。

2.控制器中常采用哪些控制方式,各有何特点?

答:控制器常采用同步控制、异步控制和联合控制。(1 分)同步控制即微操作序列由基准时标系统控制,每一个操作出现的时间与基准时标保持一致。异步控制不存在基准时标信号,微操作的时序是由专用的应答线路控制的,即控制器发出某一个微操作控制信号后,等待执行部件完成该操作时所发回的“回答”或“终了”信号,再开始下一个微操作。联合控制是同步控制和异步控制相结合的方式,即大多数微操作在同步时序信号控制下进行,而对那些时间难以确定的微操作,如涉及到 I/O 操作,则采用异步控制。(4 分)

3.某机有五个中断源,按中断响应的优先顺序由高到低为

L0,L1,L2,L3,L4,现要求优先顺序改为 L4,L2,L3,L0,L1,写出各中

断源的屏蔽字。(5 分)

五、问答题(20 分)

(1)画出主机框图(要求画到寄存器级);

(2)若存储器容量为64K×32 位,指出图中各寄存器的位数;

(3)写出组合逻辑控制器完成 STA X (X 为主存地址)指令发出的全部微操作命令及节拍安排。

(4)若采用微程序控制,还需增加哪些微操作?

六、设计题(10 分)

设 CPU 共有 16 根地址线,8 根数据线,并用 MREQ 作访存控制信号(低电平有效),用 WR 作读写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K×4 位 RAM,4K×8 位 RAM,2K×8 位 ROM,以及 74138 译码器和各种门电路,如图所示。画出 CPU 与存储器连接图,要求:(1)主存地址空间分配:8000H~87FFH 为系统程序区;8800H~8BFFH 为用户程序区。

(2)合理选用上述存储芯片,说明各选几片?

(3)详细画出存储芯片的片选逻辑。

计算机组成原理试题 2

一.选择题(共 20 分,每题 1 分)

1.冯·诺伊曼机工作方式的基本特点是______。

A.多指令流单数据流;B.按地址访问并顺序执行指令;

C.堆栈操作;D.存储器按内容选择地址。

2.程序控制类指令的功能是______。

A.进行主存和 CPU 之间的数据传送;

B.进行 CPU 和设备之间的数据传送;

C.改变程序执行的顺序;

D.一定是自动加+1。

3.水平型微指令的特点是______。

A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;

C.微指令的格式简短;D.微指令的格式较长。

4.存储字长是指______。

A.存放在一个存储单元中的二进制代码组合;

B.存放在一个存储单元中的二进制代码位数;

C.存储单元的个数;

D.机器指令的位数。

5.CPU 通过______启动通道。

A.执行通道命令;B.执行 I/O 指令;

C.发出中断请求;D.程序查询。

6.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。

A.数值计算;B.辅助设计;C.数据处理;D.实时控制。7.总线中地址线的作用是______。

A.只用于选择存储器单元;

B.由设备向主机提供地址;

C.用于选择指定存储器单元和 I/O 设备接口电路的地址;

D.即传送地址又传送数据。

8.总线的异步通信方式______。

A.不采用时钟信号,只采用握手信号;

B.既采用时钟信号,又采用握手信号;

C.既不采用时钟信号,又不采用握手信号;

D.既采用时钟信号,又采用握手信号。

9.存储周期是指______。

A.存储器的写入时间;

B.存储器进行连续写操作允许的最短间隔时间;

C.存储器进行连续读或写操作所允许的最短间隔时间;

D.指令执行时间。

10.在程序的执行过程中,Cache 与主存的地址映射是由______。

A.操作系统来管理的;

B.程序员调度的;

C.由硬件自动完成的;

D.用户软件完成。

11.以下叙述______是正确的。

A.外部设备一旦发出中断请求,便立即得到 CPU 的响应;

B.外部设备一旦发出中断请求,CPU 应立即响应;

C.中断方式一般用于处理随机出现的服务请求;

D.程序查询用于键盘中断。

12.加法器采用先行进位的目的是______ 。

A.优化加法器的结构;

B.节省器材;

C.加速传递进位信号;

D.增强加法器结构。

13.变址寻址方式中,操作数的有效地址是______。

A.基址寄存器内容加上形式地址(位移量);

B.程序计数器内容加上形式地址;

C.变址寄存器内容加上形式地址;

D.寄存器内容加上形式地址。

14.指令寄存器的位数取决于______。

A.存储器的容量; B.指令字长; C.机器字长; D.存储字长。

15.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于______。

A.同步控制; B.异步控制; C.联合控制; D.人工控制。

16.下列叙述中______是正确的。

A.控制器产生的所有控制信号称为微指令;

B.微程序控制器比硬连线控制器更加灵活;

C.微处理器的程序称为微程序;

D.指令就是微指令。

17.CPU 中的译码器主要用于______ 。

A.地址译码; B.指令译码; C.选择多路数据至 ALU; D.数据译码。18.直接寻址的无条件转移指令功能是将指令中的地址码送入______。

A.PC; B.地址寄存器; C.累加器; D.ALU。

19.DMA 方式的接口电路中有程序中断部件,其作用是______。

A.实现数据传送;B.向 CPU 提出总线使用权;

C.向 CPU 提出传输结束;D.发中断请求。

20.下列器件中存取速度最快的是。

A.Cache; B.主存; C.寄存器; D.辅存。

二、填空题(共 20 分,每题 1 分)

1.完成一条指令一般分为周期和周期,前者完成操作,后者完成操作。

2.设指令字长等于存储字长,均为 24 位,若某指令系统可完成 108 种操作,操作码长度固定,且具有直接、间接(一次间址)、变址、基址、

相对、立即等寻址方式,则在保证最大范围内直接寻址的前提下,指令

字中操作码占位,寻址特征位占 B 位,可直接寻址的范围

是,一次间址的范围是。

3.微指令格式可分为型和型两类,其中

型微指令用较长的微程序结构换取较短的微指令结构。

4.在写操作时,对 Cache 与主存单元同时修改的方法称作,

若每次只暂时写入 Cache,直到替换时才写入主存的方法称

作。

5.I/O 与主机交换信息的方式中,和都需通过程序实现数据传送,其中体现 CPU 与设备是串行工作

的。

6.在小数定点机中,采用 1 位符号位,若寄存器内容为 10000000,当它分别表示为原码、补码和反码时,其对应的真值分别为、

和(均用十进制表示)。

三、名词解释(共 10 分,每题 2 分)

1.时钟周期

答:时钟周期:节拍,时钟频率的倒数,机器基本操作的最小单位。

2.向量地址

答:向量地址:中断方式中由硬件产生向量地址,可由向量地址找到入口地址。

3.系统总线

答:系统总线是指 CPU、主存、I/O(通过 I/O 接口)各大部件之间的信息传输线。按传输信息的不同,又分数据总线、地址总线和控制总线。

4.机器指令

答:机器指令由 0、1 代码组成,能被机器直接识别。机器指令可由有序微指令组成的微程序来解释,微指令也是由 0、1 代码组成,也能

被机器直接识别。

5.超流水线

答:超流水线(Super pipe lining)技术是将一些流水线寄存器插入到流水线段中,好比将流水线再分道,提高了原来流水线的速度,在

一个时钟周期内一个功能部件被使用多次。

四、计算题(5 分)

设机器数字长为 8 位(含一位符号位在内),若 A= +15,B= +24,求 [A-B]补并还原成真值。

五、简答题(共 15 分)

1.指出零的表示是唯一形式的机器数,并写出其二进制代码(机器数字长自定)。(2 分)

2.除了采用高速芯片外,分别指出存储器、运算器、控制器和 I/O 系统各自可采用什么方法提高机器速度,各举一例简要说明。(4 分)

3.总线通信控制有几种方式,简要说明各自的特点。(4 分)

答:同步通信:通信双方由统一时标控制数据传送(1 分)

异步通信:采用应答方式通信。(1 分)

半同步通信:统一时钟,可插入等待信号(1 分)

分离式通信:都是主设备,充分发挥总线的有效占用。(1 分)4.以 I/O 设备的中断处理过程为例,说明一次程序中断的全过程。(5 分)答:一次程序中断大致可分为五个阶段。

中断请求(1 分)

中断判优(1 分)

中断响应(1 分)

中断服务(1 分)

中断返回(1 分)

六、问答题(共 20 分)

1.已知带返转指令的含义如下图所示,写出机器在完成带返转指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排。如果采用微程序

控制,需增加哪些微操作命令?(8 分)

2.(6 分)一条双字长的取数指令(LDA)存于存储器的 100 和 101 单元,其中第一个字为操作码和寻址特征 M,第二个字为形式地址。假设 PC 当前值为 100,变址寄存器 XR 的内容为 100,基址寄存器的内容为 200,存储器各单元的内容如下图所示。写出在下列寻址方式中,取数指令执行结束后,累加器 AC 的内容。

3.(6 分)设某机有四个中断源 A、B、C、D,其硬件排队优先次序为 A >

B >

C > D,现要求将中断处理次序改为

D > A > C > B。

(1)写出每个中断源对应的屏蔽字。

(2)按下图时间轴给出的四个中断源的请求时刻,画出 CPU 执行程序的轨迹。设每个中断源的中断服务程序时间均为 20s。

七、设计题(10 分)

设 CPU 共有 16 根地址线,8 根数据线,并用 MREQ (低电平有效)作访存控制信号, WR 作读写命令信号(高电平为读,低电平为写)。现有下列存储芯片:

ROM(2K8 位,4K 4 位,8K8 位),

RAM(1K 4 位,2K8 位,4K8 位)

及 74138 译码器和其他门电路(门电路自定)。

试从上述规格中选用合适芯片,画出 CPU 和存储芯片的连接图。要求:

(1)最小 4K 地址为系统程序区,4096~16383 地址范围为用户程序区;

(2)指出选用的存储芯片类型及数量;

(3)详细画出片选逻辑。

计算机组成原理试题 3

二、填空(共 20 分,每空 1 分)

1.设 24 位长的浮点数,其中阶符 1 位,阶码 5 位,数符 1 位,尾数 17 位,阶码和尾数均用补码表示,且尾数采用规格化形式,则它能表示最大

正数真值是,非零最小正数真值是,绝

对值最大的负数真值是,绝对值最小的负数真值是

(均用十进制表示)。

2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提

供,指令提供;而在变址寻址中,变址寄存器提

供,指令提供。

3.影响流水线性能的因素主要反映在和两个方面。

4.运算器的技术指标一般用和表示。

5.缓存是设在和之间的一种存储器,其速度匹配,其容量与有关。

6.CPU 响应中断时要保护现场,包括对和的保护,前者通过实现,后者可通过实现。

三、名词解释(共 10 分,每题 2 分)

1.微程序控制

答:采用与存储程序类似的方法来解决微操作命令序列的形成,将一条机器指令编写成一个微程序,每一个微程序包含若干条微指令,每一条指令包含一个或多个微操作命令。

2.存储器带宽

答:每秒从存储器进出信息的最大数量,单位可以用字/秒或字节/秒或位/ 秒来表示。

3.RISC

答:RISC 是精简指令系统计算机,通过有限的指令条数简化处理器设计,已达到提高系统执行速度的目的。

4.中断隐指令及功能

答:中断隐指令是在机器指令系统中没有的指令,它是 CPU 在中断周期内由硬件自动完成的一条指令,其功能包括保护程序断点、寻找中断服务程序的入口地址、关中断等功能。

5.机器字长

答:CPU 一次能处理的数据位数,它与 CPU 中寄存器的位数有关。

六、问答题(共 15 分)

1.假设 CPU 在中断周期用堆栈保存程序断点,而且进栈时指针减 1,出栈时指针加 1。分别写出组合逻辑控制和微程序控制在完成中断返回指令

时,取指阶段和执行阶段所需的全部微操作命令及节拍安排。(8 分)

2.画出 DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。(7 分)

计算机组成原理试题及答案

本科生期末试卷九 一.选择题(每小题1分,共10分) 1.八位微型计算机中乘除法大多数用______实现。 A 软件 B 硬件 C 固件 D 专用片子 2.在机器数______中,零的表示是唯一的。 A 原码 B 补码 C 移码 D 反码 3.某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是______。 A 23 B 25 C 50 D 19 4.某机字长32位,存储容量64MB,若按字节编址,它的寻址范围是______。 A 0—8M B 0—16MB C 0—16MB D 0—8MB 5.采用虚拟存贮器的主要目的是______。 A 提高主存贮器的存取速度; B 扩大主存贮器的存贮空间,并能进行自动管理和调度; C 提高外存贮器的存取速度; D 扩大外存贮器的存贮空间; 6.算术右移指令执行的操作是______。 A 符号位填0,并顺次右移1位,最低位移至进位标志位; B 符号位不变,并顺次右移1位,最低位移至进位标志位; C 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位; D 符号位填1,并顺次右移1位,最低位移至进位标志位; 7.微程序控制器中,机器指令与微指令的关系是______。 A 每一条机器指令由一条微指令来执行; B 每一条机器指令由一段用微指令编成的微程序来解释执行; C 一段机器指令组成的程序可由一条微指令来执行; D 一条微指令由若干条机器指令组成; 8.同步传输之所以比异步传输具有较高的传输频率是因为同步传输______。 A 不需要应答信号; B 总线长度较短; C 用一个公共时钟信号进行同步; D 各部件存取时间较为接近; 9.美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的______显示模式。 A A VGA B SVGA C VESA EGA 10.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。 A 能进入中断处理程序,并能正确返回源程序; B 节省主存空间; C 提高处理机速度; D 易于编制中断处理程序; 二.填空题(每小题3分,共24分)

期末考试_计算机组成原理_选择题及参考答案

试卷一: 一. 选择题(每小题1分,共20分) 1. 目前我们所说的个人台式商用机属于___D___。 A.巨型机 B.中型机 C.小型机 D.微型机 2. (2000)10化成十六进制数是____B__。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是___A___。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ____D__表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是___D___。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,___D___是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指__D____。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是__D____位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足___A___时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括__B____。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为__A____。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是__C____。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列___D___属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是__C____。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用__B____作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为__A____。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为___C___。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述I/O控制方式中,主要由程序实现的是___D___。 A. PPU(外围处理机)方式 B. 中断方式 C. DMA方式 D. 通道方式

计算机组成原理10套试卷整理出资料(白中英第四版)

一、选择题 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B )计算机。(光盘的第一章) A 并行 B 冯·诺依曼 C 智能 D 串行 2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( A )。P16 —(这是答案在书上的页码,下面的一样) A -(231-1) B -(230-1) C -(231+1) D -(230+1) 3 以下有关运算器的描述,( C )是正确的。 A 只做加法运算 B 只做算术运算 C 算术运算与逻辑运算 D 只做逻辑运算 4 EEPROM是指( D )。P83 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器 5 当前的CPU由( B )组成。P127 A 控制器 B 控制器、运算器、cache C 运算器、主存 D 控制器、ALU、主存 6 在集中式总线仲裁中,( A )方式响应时间最快。P195 A 独立请求 B 计数器定时查询 C 菊花链 7 CPU中跟踪指令后继地址的寄存器是( B C)。P129 A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器 8 从信息流的传输速度来看,( A )系统工作效率最低。P186 A 单总线 B 双总线 C 三总线 D 多总线 9冯·诺依曼机工作的基本方式的特点是( B )。(光盘的第一章) A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 10 在机器数(应改为BC )中,零的表示形式是唯一的。P22 A 原码 B 补码 C 移码 D 反码 11在定点二进制运算器中,减法运算一般通过( D )来实现。P27 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器 12 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是( D )。 A 0—64M B B 0—32MB C 0—32M D 0—64M

计算机组成原理考试题及答案

一填空题 1.冯.诺依曼的计算机的硬件包括运算器、(存储器)、(控制器)、输入设备、输出设备五部分。 2.微程序放在(控制存储器)中。 3.八位2进制的补码(含符号位)表示的最大数是(126). 4.某机字长32位,存储容量1mb,若按字编址,它的地址数为(),如果按字节编址,它的地址数为()。 5.计算机中一条指令由两部分构成,(操作码)和(地址码)。 6.常见的集中式判优控制有三种,分别链式查询、(计数器定时查询)、(独立请求)。 7.某计算机的I/O设备采用异步串行传送方式传送字符信息。字符信息的格式为一位起始位、七位数据位、一位效验位和一位停止位。若要求每秒传送480个字符,那么该设备的数据传送速率为(4800)波特。 8.[X]补=1001,则[X]原=(0010),[-X]补=(1110)。 9.设总线的时钟频率为8MHz,一个总周期等于4个时钟周期。如果一个总线周期中并行传送16位数据,该总线的带宽为(16MBps)。 10.中断屏蔽字某位为(1)时,表示该位对应的中断被屏蔽。 11.Cache的映射方式有直接映像,(全相联映射)和(组相连映射)三种 12.设指令字长为16位,每个操作数的地址为6位。如果定义了13条二地址指令,(1)采用定长操作码技术,还可以安排()条一地址指令,(2)采用扩扩展操作码技术,还可以安排(192)条一地址指令 13.动态存储器是利用(电容)存储电荷的原理来寄存信息。 二、选择题 20分 1、下述I/O控制中,主要由程序实现的是(C) A、PPU(外围处理机)方式 B、通道方式 C、中断方式 D、DMA方式 2、浮点数表示的范围和精度处决于(A) A、阶码的位数和尾数的位数 B、阶码的位数和尾数采用的编码 C、阶码采用的编码和尾数采用的编码 D、阶码采用的编码和尾数的位数 3、在cache的地址映射中,若主存中的任意一块均可映射到cache内的任意一块位置上,这种方法被称为(A) A、全相联映射 B、直接映射 C、组相联映射 D、混合映射 4、主存、外设不能并行工作的方式(A) A、程序查询方式 B、中断方式 C、通道方式 D、DMA方式

计算机组成原理试题及答案

计算机组成原理试题 一、填空题 1. A 和 B 都存放在存储器中,计算机的 C 能自动识别它们。 2.有些计算机将一部分软件永恒地存于只读存储器中,称之为 A 。 3.设机器数补码字长为8位(含1位符号位),若机器数为FEH(十六进制),等价的十进制整数为 A 。 4.RISC的英文全名是 A ,CISC的英文全名是 B 。 5.先行进位是指 A 。 6.在多体(多模块)交叉存储器中,按地址的 A 部分来选择分体,其目的是 B 。7.主存、Cache、通用寄存器、磁盘和磁带都可以用来存储信息,按存取时间由快至慢排列,其顺序是 A 。 8.组合逻辑控制器中,微操作控制信号由 A 、 B 、和 C 决定。 9.程序中断方式和DMA方式中都有中断请求,但 A 不同。 二、判断题 1.运算器中的累加器既有寄存器的功能,又有加法器的功能。 2.DRAM存储器由于需要刷新,所以其功耗大于SRAM。 3.无论是硬布线设计控制器还是微程序设计控制器,都使用微命令、微操作的概念。 4.中断响应周期中,关中断及保护硬现场的工作由硬件完成的目的是为了得到尽可能快的响应速度。 5.计算机中采用浮点数表示的目的是扩大表数范围,而一个浮点数是由两个定点数来表示的。 6.磁盘存储器中,一个记录面上各个磁道是一组记录密度相同的同心圆。 7.双端口存储器之所以能进行高速读写,是因为采用了两套相互独立的读写电路。 8.磁盘存储器适宜连接到字节多路通道。 9.某计算机的主频最快,则它的速度也就最快。 10.主存中存放程序和数据,控存中存放微程序和数据。 三、简要回答下列问题 1.Cache的命中率与哪些因素有关?简要说明它们对命中率的影响情况。 2.微程序控制器与组合逻辑控制器相比较的主要优缺点是什么? 3.某CPU指令周期有4个机器周期:取指、间址、执行和中断。组合逻辑实现时,可用两个1位的时序标志来指定当前所处机器周期。为什么微程序控制器不需要这 些标志? 4.在包含DMA模块的系统中,处理器存取主存储器的优先级与DMA存取主存储器的优先级一般来说哪个高?为什么? 四、某CPU有16条地址线(A15~A0)和8条数据线(D7~D0)。从0地址开始已有40KB 内存,现要在40KB地址空间之后再增加8KB地址连续的RAM。若用4K X 4位的SRAM 芯片来扩充,试设计CPU与8KB SRAM的连接图(片选CS*低电平有效,WE*低电平写/高电平读)。 五、某计算机的中断系统有5个中断级,其硬件排队的优先顺序由高到低为I0>I1>I2>I3>I4。 为了改变中断处理的优先次序,将各级中断的屏蔽码重新设置如下表所示,表中,“0” 表示开放,“1”表示屏蔽。问:

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案 一、选择题 1、完整的计算机系统应包括______。D A. 运算器、存储器和控制器 B. 外部设备和主机 C. 主机和实用程序 D. 配套的硬件设备和软件系统 2、计算机系统中的存储器系统是指______。D A.RAM存储器 B.ROM存储器 C. 主存储器 D. 主存储器和外存储器 3、冯·诺依曼机工作方式的基本特点是______。B A. 多指令流单数据流 B. 按地址访问并顺序执行指令 C. 堆栈操作 D. 存储器按内部选择地址 4、下列说法中不正确的是______。D A. 任何可以由软件实现的操作也可以由硬件来实现 B. 固件就功能而言类似于软件,而从形态来说又类似于硬件 C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级 D. 面向高级语言的机器是完全可以实现的 5、在下列数中最小的数为______。C A. (101001)2 B. (52)8 C. (101001)BCD D. (233)16 6、在下列数中最大的数为______。B A. (10010101)2 B. (227)8 C. (143)5 D. (96)16 7、在机器中,______的零的表示形式是唯一的。B A. 原码 B. 补码 C. 反码 D. 原码和反码 9、针对8位二进制数,下列说法中正确的是______。B A.–127的补码为10000000 B.–127的反码等于0的移码B C.+1的移码等于–127的反码 D.0的补码等于–1的反码 9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。 B A. –127 B. –32 C. –125 D. –3 10、计算机系统中采用补码运算的目的是为了______。C A. 与手工运算方式保持一致 B. 提高运算速度 C. 简化计算机的设计 D. 提高运算的精度 11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是 ______码。B A. 原 B. 补 C. 反 D. 移 12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长, 其他规定均相同,则它们可表示的数的范围和精度为______。B A. 两者可表示的数的范围和精度相同 B. 前者可表示的数的范围大但精度低 C. 后者可表示的数的范围大且精度高 D. 前者可表示的数的范围大且精度高

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试 1、图中所示的寻址方式是() (单选) A、基址寻址 B、寄存器寻址 C、间接寻址 D、寄存器间接寻址 2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选) A、1 B、2 C、4 D、8 3、在小数定点机中,下列关于原码、反码、补码的描述中正确的是 A、只有补码能表示-1 B、只有反码能表示-1 C、只有原码能表示-1 D、三种机器数都能表示-1 4、移位运算对计算机来说的实用价值是 A、可以采用移位和加法相结合,实现乘(除)运算 B、采用移位运算可以防止数据溢出 C、只采用移位运算就可以实现除法 D、只采用移位运算就可以实现乘法 5、float型数据通常用IEEE754单精度浮点数格式表示。若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是() A、C104 0000H

B、C184 0000H C、C1C2 0000H` D、C242 0000H 6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。 A、5位 B、4位 C、3位 D、2位 7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为() A、4D3C2B1A B、1A2B2C3D C、2B1A4D3C D、3C4D1A2B 8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( ) A、1、0、1、0、1 B、1、1、0、0、0 C、0、1、0、0、1 D、0、1、0、1、0 9、下列关于MIPS32指令系统中,与基址寻址相关的指令是() A、addi $rt, $rs, imm B、lw $rt, $rs, imm

计算机组成原理-9套考试试卷

计算机组成原理题库 计算机组成原理试卷1 一、填空题(共 20 分,每空 1 分) 1.在 DMA 方式中,CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是、和。 2.设 n = 8 (不包括符号位),则原码一位乘需做次移位和最多 次加法,补码 Booth 算法需做次移位和最多 次加法。 3.设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数 为,最小正数为,最大负数为,最小负数为。 4.一个总线传输周期包括、、和四个阶段。 5.CPU 采用同步控制方式时,控制器使用和组成的多极时序系统。 6.在组合逻辑控制器中,微操作控制信号由、和决定。 二、名词解释(共 10 分,每题 2 分) 1.机器周期 答:机器周期:基准,存取周期。 2.周期挪用 答:周期挪用:DMA 方式中由 DMA 接口向 CPU 申请占用总线,占用一 个存取周期。 3.双重分组跳跃进位 答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的 最高进位同时产生,大组与大组间的进位串行传送。 4.水平型微指令 答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。 从编码方式看,直接编码、字段直接编码、字段间接编码以及直接 编码和字段直接和间接混合编码都属水平型微指令。其中直接编码 速度最快,字段编码要经过译码,故速度受影响。 5.超标量 答:超标量(Super scalar)技术是指在每个时钟周期内可同时并发多 条独立指令,即以并行操作方式将两条或两条以上指令编译并执 行,在一个时钟周期内需要多个功能部件。 三、计算题(5 分)

(完整版)计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=10241024B B、1KB=1024MB C、1MB=10241024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=10241024B B、1KB=1024MB C、1MB=10241024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 18、计算机存储数据的基本单位为A。

(完整)计算机组成原理十套试题选择填空答案

本科生期末试卷(一) 一、选择题(每小题1分,共15分) 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B )计算机。 A 并行 B 冯·诺依曼 C 智能 D 串行 2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( A )。 A -(231-1) B -(230-1) C -(231+1) D -(230+1) 3 以下有关运算器的描述,( C )是正确的。 A 只做加法运算 B 只做算术运算 C 算术运算与逻辑运算 D 只做逻辑运算 4 EEPROM是指(D )。 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器 5 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器.

A cache—主存 B 主存—辅存 C cache-辅存 D 通用寄存器—cache 6 RISC访内指令中,操作数的物理位置一般安排在( D )。 A 栈顶和次栈顶 B 两个主存单元 C 一个主存单元和一个通用寄存器 D 两个通用寄存器 7 当前的CPU由( B )组成. A 控制器 B 控制器、运算器、cache C 运算器、主存 D 控制器、ALU、主存 8 流水CPU是由一系列叫做“段"的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( A ). A 具备同等水平 B 不具备同等水平 C 小于前者

D 大于前者 9 在集中式总线仲裁中,( A )方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链 10 CPU中跟踪指令后继地址的寄存器是( C ). A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器 11 从信息流的传输速度来看,( A )系统工作效率最低。 A 单总线 B 双总线 C 三总线 D 多总线 12 单级中断系统中,CPU一旦响应中断,立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求 13 安腾处理机的典型指令格式为( C )位. A 32位 B 64位 C 41位 D 48位 14 下面操作中应该由特权指令完成的是( B ). A 设置定时器的初值

计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。 A.原码和反码不能表示 -1,补码可以表示 -1; B.三种机器数均可表示 -1; C.三种机器数均可表示 -1,且三种机器数的表示范围相同; D.三种机器数均不可表示 -1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令; D.指令系统中没有的指令。 12.当用一个16位的二进制数表示浮点数时,下列方案中第_____种最好。 A.阶码取4位(含阶符1位),尾数取12位(含数符1位); B.阶码取5位(含阶符1位),尾数取11位(含数符1 位); C.阶码取8位(含阶符1位),尾数取8位(含数符1位); D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。 13.DMA方式______。 A.既然能用于高速外围设备的信息传 送,也就能代替中断方式;

计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题共20分;每题1分 1.零地址运算指令在指令格式中不给出操作数地址;它的操作数来自____C__.. A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加 2.___C___可区分存储单元中存放的是指令还是数据.. A.存储器; B.运算器; C.控制器; D.用户.. 3.所谓三总线结构的计算机是指_B_____.. A.地址线、数据线和控制线三组传输线.. B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线... 4.某计算机字长是32位;它的存储容量是256KB;按字编址;它的寻址范围是_____B_.. A.128K; B.64K; C.64KB; D.128KB.. 5.主机与设备传送数据时;采用___A___;主机与设备是串行工作的.. A.程序查询方式; B.中断方式; C.DMA方式; D.通道.. 6.在整数定点机中;下述第___B___种说法是正确的.. A.原码和反码不能表示-1;补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1;且三种机器数的表示范围相同; D.三种机器数均不可表示-1.. 7.变址寻址方式中;操作数的有效地址是___C___.. A.基址寄存器内容加上形式地址位移量; B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对.. 8.向量中断是___C___.. A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址;再由向量地址找到中断服务程序入口地址

计算机组成原理期末考试试题及答案

电脑组成原理试题 一、选择题〔共20分,每题1分〕 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的电脑是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某电脑字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址〔位移量〕; B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

(完整版)计算机组成原理样卷及参考答案

题号一二三四合计 分数 阅卷人 一、单选题(每题2分,共30分) 1冯.诺依曼计算机结构的核心思想是:_________ 。 A二进制运算B 有存储信息的功能C运算速度快D存储程序控制 2计算机硬件能够直接执行的只有_________ 。 A机器语言B 汇编语言C机器语言和汇编语言D各种高级语言 3零的原码可以用哪个代码来表示:_________ 。 A 11111111 B 10000000 C 01111111 D 1100000 ,其真值为 A 789 B 789H C 1929 D 11110001001B 4某数在计算机中用8421码表示为0111 1000 1001 5目前在小型和微型计算机里最普遍采用的字符编码是

A BCD 码B十六进制代码 C ASC I I码 D 海明码

6当-1 v x v 0时,【x】原二:_______ 。 A 1-x B x C 2+x D (2-2-n) - | x | 7 执行一条一地址的加法指令需要访问主存__________ 次。 A 1 B 2 C 3 D 4 8 在寄存器间接寻址中,操作数应在_________ 中。 A 寄存器 B 堆栈栈顶 C 累加器 D 主存单元 9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______________ 。 A 门电路的级延迟 B 元器件速度 C 进位传递延迟 D 各位加法器速度的不 同 10 运算器虽由许多部件组成,但核心部件是__________ 。 A 算术逻辑运算单元 B 多路开关 C 数据总线 D 累加寄存器 1 1在浮点数编码表示中_______ 在机器中不出现,是隐含的。 A. 阶码 B. 符号C 尾数D 基数

计算机组成原理试题库(含答案)

计算机组成原理试题库(含答案) 计算机组成原理试题一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C ) 。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C ) 。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供

扩展操作码的可能并降低指令译码难度 5.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路7.CPU响应中断的时间是_ C _____。 A.中断源提出请求; B.取指周期结束; C.执行周期结束; D.间址周期结束。 8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存; B.Cache-主存; C.Cache-辅存; D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存; B.周期挪用; C.DMA与CPU交替访问;

相关主题
文本预览
相关文档 最新文档