简单数字电子钟的设计

  • 格式:doc
  • 大小:140.00 KB
  • 文档页数:2

下载文档原格式

  / 2
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

EDA 技术》课程实验报告

学生姓名: 黄红玉 所在班级: 电信1002 指导教师:

高金定老师

记分及评价:

一、实验名称

实验3:简单数字电子钟的设计

二、任务及要求

【基本部分】5分

1、 在QuartusII 平台上,采用原理图输入设计方法,调用实验一与实验二完成的24进

制计数器和60进制计数器,完成一个具有时分秒功能的简单同步数字电子钟的设计并进行时序仿真。

2、 要求具备使能功能和异步清零功能。

3、 设计完成后生成一个元件,以供更高层次的设计调用。

4、 实验箱上选择恰当的模式进行验证,目标芯片为ACEX1K 系列EP1K30TC144-3。 【发挥部分】

1、实现时分秒连续可调 5分

2、实现闹钟功能 5分

三、实验程序(原理图)

四、仿真及结果分析

调用实验一与实验二完成的24进制计数器和60进制计数器,完成一个具有时分秒功能的简单同步数字电子钟的设计思路是,首先在QuartusII上就要把24进制与60进制的原理图打包,便于这次试验的连线的美观,我们需要两片60进制计数器(分别作为秒计数器与分计数器)和一片24进制计数器(作为时针计数器),时钟信号同时接到三片计数器的CLK上,先是秒钟计数,计数到59秒后,进一位给分钟计数器,显示1分,秒钟继续计数直到分钟进位到显示59分时,进一位到时钟计数器上,时钟显示1小时,如此反复,则达到了我们所需要的24小时的秒分时的一个设计目的,再编译,新建波形文件即可。然后再根据EPF10K30E144芯片引脚对照,输入各个输入输出引脚的引脚号,再链接到试验箱检验,观察数码管的显示结果。

五、硬件验证

1、选择模式:模式7

2、引脚锁定情况表:

六、小结

通过这次数字钟的设计和实现,我们掌握了六十进制和二十四进制数字电路的设计,同时学会了使用Quartus II 这个软件来设计和模拟数字电路。由于数电有些知识已经忘记,实验过程中遇到了很多困难,但在老师和同学的帮助下,顺利完成了此次的设计,同时也借此机会复习了数电知识,提高了自己动手能力。