数电题库(选择题100题附答案)_PDF版
- 格式:pdf
- 大小:700.41 KB
- 文档页数:11
数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。
(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。
(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
数字电路试题及答案一、选择题1. 数字电路中,下列哪种逻辑门属于非门?A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪种编码方式是唯一的一种无歧义性编码?A. 8421编码B. 2421编码C. 余3码D. 灰码答案:D3. 数字电路中,下列哪种触发器具有置位和复位功能?A. D触发器B.JK触发器C. RS触发器D. T触发器答案:C4. 数字电路中,下列哪种寄存器可以实现串行输入、串行输出?A. 移位寄存器B. 计数器C. 锁存器D. 寄存器答案:A5. 下列哪种数字电路可以实现数据的并行输入、串行输出?A. 并行输入/并行输出寄存器B. 串行输入/串行输出寄存器C. 并行输入/串行输出寄存器D. 串行输入/并行输出寄存器答案:C二、填空题6. 数字电路中的基本逻辑门有______、______、______。
答案:与门、或门、非门7. 数字电路中的组合逻辑电路有______、______、______等。
答案:编码器、译码器、多路选择器8. 数字电路中的时序逻辑电路有______、______、______等。
答案:触发器、计数器、寄存器9. 数字电路中的触发器按功能可分为______、______、______、______。
答案:RS触发器、D触发器、JK触发器、T触发器10. 数字电路中的计数器按计数方式可分为______、______。
答案:同步计数器、异步计数器三、判断题11. 逻辑门电路的输出与输入之间具有一一对应关系。
()答案:√12. 组合逻辑电路在任何时刻的输出仅取决于当时的输入信号。
()答案:√13. 时序逻辑电路的输出不仅取决于当前的输入信号,还与电路的前一个状态有关。
()答案:√14. 触发器具有记忆功能,可以存储一位二进制信息。
()答案:√15. 计数器可以用来计算输入脉冲的个数,但不能用于分频。
()答案:×(计数器也可以用于分频)四、简答题16. 简述组合逻辑电路与时序逻辑电路的区别。
大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是数字电路的特点?()A. 高速性B. 稳定性C. 可编程性D. 模拟性答案:D3. 一个D触发器的初始状态为0,输入D=1,时钟脉冲上升沿到来时,输出Q的状态是()。
A. 0B. 1C. 不确定D. 保持不变答案:B4. 在逻辑门电路中,输出为高电平的输入条件是()。
A. 与门:所有输入都为高电平B. 或门:至少一个输入为高电平C. 非门:输入为低电平D. 以上都是答案:D5. 下列哪个逻辑表达式表示的是“与非”运算?()A. ABB. A+BC. A·BD. A+B+C答案:C6. 一个4位二进制计数器,其计数范围是()。
A. 0到7B. 0到15C. 0到31D. 0到255答案:B7. 在数字电路中,通常使用()来表示逻辑0。
A. 高电平B. 低电平C. 脉冲D. 振荡答案:B8. 一个逻辑门的输入端悬空时,其输出状态是()。
A. 确定的B. 不确定的C. 高阻态D. 随机的答案:B9. 一个简单的数字电路系统,其输出只取决于()。
A. 当前输入B. 当前输入和输出C. 历史输入D. 历史输入和输出答案:A10. 在数字电路中,一个稳定的系统必须满足()。
A. 线性B. 时序C. 非线性D. 非时序答案:B二、填空题(每题2分,共20分)1. 一个3-8译码器可以将3位二进制数译码成______个输出。
答案:82. 在数字电路中,一个稳定系统的输出不应依赖于______。
答案:历史状态3. 一个简单的触发器可以存储______位二进制信息。
答案:14. 一个4位二进制计数器可以计数到______。
答案:155. 在数字电路中,一个逻辑门的输入端悬空时,其输出状态是______。
答案:不确定的6. 一个D触发器的输出Q与输入D的关系是______。
数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。
答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。
答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。
答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。
答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。
布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。
2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。
答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
常见的时序逻辑电路包括触发器、寄存器和计数器等。
四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。
答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。
化简后的表达式为Y = A + B'。
五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。
答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。
工作原理是,每个时钟脉冲触发所有触发器同时更新状态。
其特点是计数速度快,计数精度高,但电路复杂度较高。
六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。
答案:3位二进制计数器可以采用3个D触发器串联实现。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。
答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。
答案:13. 一个完整的数字系统通常包括_______、_______和_______。
答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。
而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。
2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。
其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。
四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。
如果A=1,B=0,求Y的值。
答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。
2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。
逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。
A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。
数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。
2. 十进制数15 对应的二进制数是()。
A. 1111B. 1101C. 1011D. 1001答案:A。
15=8+4+2+1,对应的二进制为1111。
3. 二进制数1010 对应的十进制数是()。
A. 8B. 9C. 10D. 11答案:C。
1010=2³+2¹=8+2=10。
4. 8421BCD 码1001 表示的十进制数是()。
A. 9B. 11C. 13D. 15答案:A。
8421BCD 码中1001 对应9。
5. 逻辑函数的最小项之和表达式是()。
A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。
逻辑函数的最小项之和表达式是唯一的。
二、逻辑门电路6. 以下不属于基本逻辑门的是()。
A. 与门B. 或门C. 非门D. 与非门答案:D。
与非门是由与门和非门组合而成,不属于基本逻辑门。
7. 三输入端与门的输出为0,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。
与门只有当所有输入都为1 时输出才为1,否则输出为0。
8. 三输入端或门的输出为1,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。
或门只要有一个输入为1 时输出就为1。
9. 非门的逻辑功能是()。
A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
非门对输入信号取反。
10. 与非门的逻辑功能是()。
A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
1.已知逻辑函数Y=AB+A̅C+ B̅C与其相等的函数为( D )。
A. ABB. AB+A̅CC. AB+B̅CD. AB+C2.一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。
A. 4B. 6C. 8D. 163.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )。
A. m1与m3B. m4 与m6C. m5 与m13D. m2 与m84.L=AB+C 的对偶式为:( B )。
A. A+BCB.(A+B) CC. A+B+CD. ABC ;5.半加器和的输出端与输入端的逻辑关系是( D )。
A. 与非B. 或非C. 与或非D. 异或6.TTL 集成电路74LS138 是3/8线译码器,译码器为输出低电平有效,若输入为A2 A1 A0 =101 时,输出由高位到低位应为( B )。
A. 00100000B. 11011111C.11110111D. 000001007.属于组合逻辑电路的部件是( A )。
A. 编码器B. 寄存器C. 触发器D. 计数器8.以下电路中可以实现“线与”功能的有( C,D )。
A.与非门B.三态输出门C.集电极开路门D.漏极开路门9.以下电路中常用于总线应用的有( A )。
A.三态门B.OC门C. 漏极开路门D.CMOS与非门10.TTL数字集成电路与CMOS数字集成电路相比突出的优点是( B )。
A.微功耗B.高速度C.高抗干扰能力D.电源范围宽11.以下表达式中符合逻辑运算法则的是( D )。
A.C·C=C2B.1+1=10C.0<1D.A+1=112.当逻辑函数有n个变量时,共有( D )个变量取值组合。
A. nB. 2nC. n2D. 2n13.逻辑函数F= A⊕(A⊕B)= ( A )。
A.BB.AC. A⊕BD.BA14.A+BC=( C )。
A. A+BB.A+CC.(A+B)(A+C)D.B+C15. 将代码(10000011)8421BCD 转换为二进制数( B )。
A. (01000011)2B. (01010011)2C. (10000011)2D. (000100110001)216. 函数F=AB+A ̅ B ̅的对偶式为( A )。
A. (B A +)()B A +∙B. B A B A +∙+;C. A B A ∙+B +D. ))((B A B A ++17. 有符号位二进制数的原码为(11101),则对应的十进制为( C )。
A. -29B. +29C. -13D. +1318. 逻辑函数Y=AC+A ̅ BD+BCD(E+F)的最简的与或式( B )。
A. AC+BDB. BD A AC +C. AC+BD. A+BD19. 逻辑函数的F=BC B A B A ++的标准与或式为( A )。
A.∑)7,5,4,3,2( B. ∑)6,4,3,2,1(A )。
)。
D. BCD 码有多种。
22. 逻辑函数∑=)6,5,4,2,1,0(F 的最简与非式为( A )A. BCB. C BC. C C B ∙D. C A23. 函数B ABCEG BC B A F +++=的最简式为( A )A. C B +B. CC. BD. C A +24. 已知逻辑函数D C B D E A F +∙+=)(,其反演式为( A ) A. )))((D C B D E A F +++= B. D C B D E A F ++++= C. D C B D E A F +++= D. D C B D E A F ++++=))((25. 用二进制数对100个信息进行编码,则至少要( A )。
A. 7位B. 8位C. 6位D. 10位26. 逻辑函数C B A ABC F +=)(的最小项标准式为( B )。
A. ∑=)7,2,0(FB. ∑=)7,5,4,3,1(FC. ∑=)7,6,3,1(FD. ∑=)7,5,3,1(F27. 数字信号和模拟信号的不同之处是( C )。
A. 数字信号在大小上不连续,时间上连续,而模拟信号则相反;B. 数字信号在大小上连续,时间上不连续,而模拟信号则相反;C. 数字信号在大小、时间上均不连续,而模拟信号则相反;D. 数字信号在大小、时间上均连续,而模拟信号则相反。
28. 在何种输入情况下,“与非”运算的结果是逻辑0( D )。
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是129. 在何种输入情况下,“或非”运算的结果是逻辑0( D )。
A .全部输入是0 B.全部输入是1C. 任一输入为0,其他输入为1D.任一输入为130. 逻辑函数C B ABCD F +=)(的反函数F 的最小项表达式为( D ) A. C B F = B. ∑=)11,10,4,3(F C. C B A D C AB CD B A F ++= D. ∑=)11,10,3,2(F31. 若已知Z XY Z Y YZ XY +=++。
判断Z Y X Z Y Z Y Y X )())()((+=+++成立的最简单方法是依据( B )规则。
A. 代入规则B. 对偶规则C. 反演规则D. 互补规则32. N 个触发器可以构成能寄存多少位的二进制数码的寄存器( B )。
A.N-1B.NC.N+1D.2N33.在下列触发器中,有约束条件的是( C )。
A.主从JK触发器B.主从D触发器C.同步RS触发器D.边沿D触发器34.一个触发器可记录一位二进制代码,它有几个稳态( C )。
A.0B.1C.2D.435.存储8位二进制信息要几个触发器( D )。
A.2B.336.对于T触发器,若原态Q n=0。
A.0B.137.对于T触发器,若原态Q n=1,欲使新态。
A.0B.138.对于D触发器,欲使Q n+1=Q nA.0B.139.对于JK触发器,若J=K,则可完成哪种触发器的逻辑功能( C )。
A.RSB.DC.TD.Tˊ40.欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端( A,B,D,E )。
A.J=K=0B.J=Q,K=Q̅C.J=Q̅,K=QD.J=Q,K=0E.J=0,K=Q̅41.欲使JK触发器按Q n+1=Q̅n工作,可使JK触发器的输入端( A,C,E )。
A.J=K=1B.J=Q,K=Q̅C.J=Q̅,K=QD.J=Q,K=1E.J=1,K=Q42.欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端( B,C,D )。
A.J=K=1B.J=Q,K=QC.J=Q,K=1D.J=0,K=1E.J=K=043.欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端( B,C,E )。
A.J=K=1B.J=1,K=0C.J=K=Q̅D.J=K=0E.J=Q̅,K=044.欲使D触发器按Q n+1=Q̅n工作,应使输入D=( D )。
A.0B.1C.QD. Q̅45.下列触发器中,没有约束条件的是( D )。
A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器46.为实现将JK触发器转换为D触发器,应使( A )。
A.J=D,K=D̅B. K=D,J=D̅C.J=K=DD.J=K=D̅47.边沿式D触发器是一种( C )稳态电路。
A.无B.单C.双D.多48.PLD器件的主要优点有( D )。
A.便于仿真测试B.集成密度高C.可硬件加密D.可改写49.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( C )图。
50.TTL主从JK触发器电路如下图所示,初态为0,已知CP,A,B和S D̅̅̅的波形,请判断Q的波形,它为(A),(B),(C),(D)中的( B )̅̅̅̅电路为( D )51.电路如图所示,Q n+1=A+ Q n52.下列几种TTL电路中,输出端可实现线与功能的电路是( D )。
A.或非门B.与非门C.异或门D.OC门53.对CMOS与非门电路,其多余输入端正确的处理方法是( D )。
A.通过大电阻接地(>1.5KΩ)B. 悬空C.通过小电阻接地(<1KΩ)D. 通过电阻接VCC54.图所示电路为由555定时器构成的( A )。
A.施密特触发器B.多谐振荡器C.单稳态触发器D.T触发器55.请判断以下哪个电路不是时序逻辑电路(C )。
A.计数器B.寄存器C.译码器D.触发器56.下列几种A/D转换器中,转换速度最快的是( A )。
A.并行A/D转换器B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器57.某电路的输入波形U I和输出波形U O如图所示,则该电路为( C )。
A. 施密特触发器B. 反相器C. 单稳态触发器D. JK触发器58.要将方波脉冲的周期扩展10倍,可采用( C )。
A. 10级施密特触发器B. 10位二进制计数器C. 十进制计数器D. 10位D/A转换器59.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A. 8B. 12C. 13D. 1460.一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( C )V 。
A. 1.28B. 1.54C. 1.45D. 1.5661. T 触发器中,当T=1时,触发器实现( C )功能。
A. 置1B. 置0C. 计数D. 保持62. 指出下列电路中能够把串行数据变成并行数据的电路应该是( C )。
A. JK 触发器B. 3/8线译码器C. 移位寄存器D. 十进制计数器63. 只能按地址读出信息,而不能写入信息的存储器为( B )。
A. RAMB. ROM64. 以下式子中不正确的是( C )A .1•A =AB .A +A=A 65. 已知B A B B A Y ++= A .Y =A B .Y =B66. 下列说法不正确的是( C )A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态. 高电平. 低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算D. 利用三态门电路可实现双向传输67. 以下说法错误的是( B )A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器68. 电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( B )A.“110” B.“100” C.“010” D.“000”69.电源电压为+12V的555定时器. 组成施密特触发器,控制端开路,则该触发器的回差电压△V T为( A )。