从cadence原理图导出元器件库
- 格式:doc
- 大小:808.00 KB
- 文档页数:3
cadence自带原理图元件库1.路径:安装盘\Cadence\SPB_16.6\tools\capture\library2.AMPLIFIER.OLB共182个零件,存放模拟放大器IC,如CA3280,TL027C,EL4093等。
3.ARITHMETIC.OLB共182个零件,存放逻辑运算IC,如TC4032B,74LS85等。
4.ATOD.OLB共618个零件,存放A/D转换IC,如ADC0804,TC7109等。
BUS5.DRIVERTRANSCEIVER.OLB共632个零件,存放汇流排驱动IC,如74LS244,74LS373等数字IC。
6.CAPSYM.OLB共35个零件,存放电源,地,输入输出口,标题栏等。
7.CONNECTOR.OLB共816个零件,存放连接器,HEADER,CON AT62,RCA JACK等。
8.COUNTER.OLB共182个零件,存放计数器IC,如74LS90,CD4040B。
9.DISCRETE.OLB共872个零件,存放分立式元件,如电阻,电容,电感,开关,变压器等常用零件。
10.DRAM.OLB共623个零件,存放动态存储器,如TMS44C256,MN41100-10等。
ELECTRO11.MECHANICAL.OLB共6个零件,存放马达,断路器等电机类元件。
12.FIFO.OLB共177个零件,存放先进先出资料暂存器,如40105,SN74LS232。
13.FILTRE.OLB共80个零件,存放滤波器类元件,如MAX270,LTC1065等。
14.FPGA.OLB存放可编程逻辑器件,如XC6216/LCC。
GATE.OLB共691个零件,存放逻辑门(含CMOS和TLL)。
TCH.OLB共305个零件,存放锁存器,如4013,74LS73,74LS76等。
LINE DRIVER16.RECEIVER.OLB共380个零件,存放线控驱动与接收器。
Cadence Capture 输出带属性的PDF 原理图设置步骤作者:Myedacn 2016-01-061.准备工作需要安装两个工具,一个是虚拟打印机,一个是脚本运行工具1.1虚拟打印机安装官方推荐Adobe Acrobat ,但是这个是需要购买授权的,所以推荐安装免费开源的工具PDFCreator ,可以从网上下载到该工具。
/可以下载到最新版本的软件。
按照提示进行安装,安装完成后,可以看到打印机列表里面多了一个虚拟打印机记住这个打印机的名称,后面会用到。
1.2安装脚本运行工具基于Adobe 、PostScript 及可移植文档格式(PDF )的页面描述语言等而编译成的免费软件GhostScript 可以在官网下载到最新版本/按照提示进行安装,安装完成后记住安装路径,比如:C:\Program Files (x86)\gs\gs9.09\bin\gswin32c.exe 后面会用到。
2.修改配置文件打开Cadence Capture 安装目录,比如:C:\Cadence\SPB_16.6\tools\capture\tclscripts\capUtils 找到文件:capPdfUtil.tcl 用文本编辑器打开此文件:找到以下位置进行修改:set ::capPdfUtil::mPSDriver "PDFCreator "把默认的Adobe 打印机修改为PDFCreator修改打印机安装程序位置,红色字体位置所示set ::capPdfUtil::mPSToPDFConverterList {{"PDFCreator "{{C:\Program Files\PDFCreator\PDFCreator.exe }/N /q /o M y e d a c n 出品$::capPdfUtil::mPdfFilePath $::capPdfUtil::mPSFilePath}}{"Ghostscript /equivalent"{{C:\Program Files (x86)\gs\gs9.09\bin\gswin32c.exe }-sDEVICE=pdfwrite-sOutputFile=$::capPdfUtil::mPdfFilePath -dBATCH -dNOPAUSE $::capPdfUtil::mPSFilePath}}修改完成后,保存文件,启动Capture 。
cadence原理图转mentor.ee原理图
要将在Cadence中创建的原理图转换为Mentor Graphics的EE设计工具中的原理图,可以按照以下步骤操作:
1. 在Cadence中,转到“文件”菜单并选择“导出”。
2. 在“导出”窗口中,从“保存类型”下拉菜单中选择“导师图形EE原理图(*.dsn)”。
3. 选择一个位置来保存导出的文件,然后单击“保存”。
4. 在Mentor Graphics EE中,转到“文件”菜单并选择“打开”。
5. 导航到保存导出文件的位置并选择它。
原理图现在应该在Mentor Graphics EE
中打开。
请注意,导出过程可能不会保留原始原理图的所有格式和布局,因此您可能需要调整布局并在原理图导入Mentor Graphics EE 后对其进行任何必要的更改。
还值得注意的是,导入过程可能无法处理Cadence支持的所有特征和元素,因此原始原理图的某些元素可能无法导入或可能作为通用符号导入。
您可能需要在Mentor Graphics EE 中手动重新创建任何此类元素。
(完整版)Cadence-原理图批量修改元器件属性一、导出BOM前提条件:对所有器件的位号进行过检测。
不允许出来两个器件使用相同的位号。
最简单的方式是通过T ool→Annotate重新进行编排,保证不会出错。
步骤1,选中所在的工程设计,如下图步骤2,点击T ools→Bill of Meterials步骤3:选中“Place each part entry on a separate line”,并且在header和Combined propert string 中输入你所想要导出的参数,其中必须选择”Reference”,这个是器件的位号,属于唯一值,后面有大用。
至此,BOM已经按照我们想要的格式导出来的。
接下来就是修改BOM二、修改BOM的内容步骤1:打开BOM,刚打开的BOM应该是长得跟下面差不多步骤2:将期修改一下,去掉一些不必要的几行,和不必要的列“item”和”quantity”修改后应该是这样。
步骤3:根据自己的想法,修改BOM的具体内容,注意,Reference这一列一定不能修改。
这个演示只是装简单地添加了一个叫做Mount的属性,用于表明这个器件要不要焊接修改完成后,如下图所示:三、生成upd文件。
Cadence Capture CIS能够从UPD文件中自动更新器件的属性。
所以一个很重要的步骤就是生成UPD文件。
UPD文件格式的基本样子是这样子的:"{Part Reference}" "TOL""R1" "10%""U1" "/IGNORE/"步骤1:添加分号。
方便起见将工作簿修改一下名字,同时增加两个新的工作页。
如下图步骤2:在sheet2的A1格中输入="$"&sheet1!A1&"$" 。
如下图所示。
ChipAnalyzer、ChipMaster HxDesigner、Cadence数据交互概要•ChipAnalyzer、HxDesigner数据交互•HxDesigner、Cadence数据交互•ChipAnalyzer、ChipMaster数据交互•ChipMaster、Cadence数据交互ChipAnalyzer、HxDesigner数据交互(一)•ChipAnalyzer导出Hierux单元库–在ChipAnalyzer中,选择文件->导出->Hierux单元库,如下图所示填写HxOperator和.hds文件的目录,导入到Hierux中的单元库名称,数字单元和模拟器件的引用库,就可以导出Hierux单元。
ChipAnalyzer、HxDesigner数据交互(二)•如果需要将网表中的串连电阻及其它并联器件归并,请选择高级选项,一般如果需要将网表中的串连电阻及其它并联器件归并请选择高级选项般的归并方式如下图所示:Hierux 、Cadence 数据交互(一)中如下所示•Hierux 中数据通过导出edif 文件再导入到Cadence 中,如下所示:Hierux、Cadence数据交互(二)•在Cadence中建立模拟器件库–Hierux中模拟库同Cadence中的模拟库有所不同,所以从Hierux中导出edif时,没有导出Hierux模拟库,如果要将edif文件导入到Cadence中,需要先在Cadence中建立Cadence模拟库,模拟库名称同Hierux中的模拟库名称。
–将edif 200文件上传到Cadence中,建立cds.lib文件,建立模拟器件库XXX_1010101DEV,将本项目中涉及到的模拟器件复制到此库中。
Hierux、Cadence数据交互(三)•将edif 200导入到Cadence中dif200C dChipAnalyzer 、ChipMaster 数据交互(一)•ChipAnalyzer 数据导出Master 单元库(客户没有HxDesigner 软件)–首先在ChipMaster 软件中建立本项目的模拟器件库XXX_1010101DEV ,‘文件’->‘新建单元库’。
CADENCE从原理图到PCB步骤一.原理图1.建立工程与其他绘图软件一样,OrCAD以Project来管理各种设计文件。
点击开始菜单,然后依次是所有程序-- Allegro SPB 15.5--Design Entry CIS,在弹出的Studio Suite Selection对话框中选择第一项OrCAD_Capture_CIS_option with capture,点击Ok进入Capture CIS。
接下来是File--New--Project,在弹出的对话框中填入工程名、路径等等,点击Ok进入设计界面。
2.绘制原理图新建工程后打开的是默认的原理图文件SCHEMATIC1 PAGE1,右侧有工具栏,用于放置元件、画线和添加网络等等,用法和Protel类似。
点击上侧工具栏的Project manager(文件夹树图标)进入工程管理界面,在这里可以修改原理图文件名、设置原理图纸张大小和添加原理图库等等。
1)修改原理图纸张大小:双击SCHEMATIC1文件夹,右键点击PAGE1,选择Schematic1 Page Properties,在Page Size 中可以选择单位、大小等;2)添加原理图库:File--New--Library,可以看到在Library文件夹中多了一个library1.olb的原理图库文件,右键单击该文件,选择Save,改名存盘;3)添加新元件:常用的元件用自带的(比如说电阻、电容的),很多时候都要自己做元件,或者用别人做好的元件。
右键单击刚才新建的olb库文件,选New Part,或是New Part From Spreadsheet,后者以表格的方式建立新元件,对于画管脚特多的芯片元件非常合适,可以直接从芯片Datasheet中的引脚描述表格中直接拷贝、粘贴即可(pdf格式的Datasheet按住Alt键可以按列选择),可以批量添加管脚,方便快捷。
4)生成网络表(Net List):在画板的时候需要导入网络表,在这之前原理图应该差不多完工了,剩下的工作就是查缺补漏。
1、我们以一个简单的反相器为例来具体说明如何将其原理图导出,原理图如下
2、在原理图界面左上角找到Design|Plot|Submit…,点击进入。
3、进入后点击右下角的Plot Options…,
4、进去后对照下图填写即可(其中红框中是你导出后的存放路径,及文件。
,文件名必须以.eps为后缀)
5、完成以上操作后点击OK后会自动保存到4中的目录下,然后在该目录下找到你的文件(inv_shc.eps)后用鼠标将其拖到你的Windows桌面下即可。
6、之后是要对你的inv_sch.eps文件进行编辑,具体操作步骤见《如何导出cadence中的仿真波形图并对其进行编辑》一文。
Cadence ORCAD CAPTURE元件库介绍Cadence OrCAD Capture 具有快捷、通用的设计输入能力,使Cadence OrCA D Capture 线路图输入系统成为全球最广受欢迎的设计输入工具。
它针对设计一个新的模拟电路、修改现有的一个 PCB 的线路图、或者绘制一个 HDL 模块的方框图,都提供了所需要的全部功能,并能迅速地验证您的设计。
OrCAD Capt ure 作为设计输入工具,运行在 PC 平台,用于 FPGA 、 PCB 和Cadence? OrC AD? PSpice?设计应用中,它是业界第一个真正基于 Windows 环境的线路图输入程序,易于使用的功能及特点已使其成为线路图输入的工业标准。
本文介绍在Cadence OrCAD Capture 设计的时候,在不同的元件库中,包含的元件资料,都是介绍Cadence OrCAD Capture 本身自带的元件库,所以大家在自己的软件中,都可以看到,方便的选择自己的元件了AMPLIFIER.OLB amplifier [`æmplə`faɪə] n.扩音器;放大器;扩大的人;详述者共182个零件,存放模拟放大器IC,如CA3280,TL027C,EL4093等。
ARITHMETIC.OLB arithmetic[ə`riθmətik] n.算术,计算;算法共182个零件,存放逻辑运算IC,如TC4032B,74LS85等。
ATOD.OLB analog to digital共618个零件,存放A/D转换IC,如ADC0804,TC7109等。
BUS DRIVERTRANSCEIVER.OLB bus driver transceiver 总线驱动收发器共632个零件,存放汇流排驱动IC,如74LS244,74LS373等数字IC。
CAPSYM.OLB capture symbol 原理图符号共35个零件,存放电源,地,输入输出口,标题栏等。
Cadence BOM导出
1. OrCAD中原理图网表导出;
(1)原理图检查正确无误,参见文件《【原创】Cadence原理图检查》;
(2)在整个原理图的主页面选中dsn文件,点击菜单栏Reports \ CIS Bill of Materials \ Standard,如下图所示。
(3)在Standard Bill of Materials对话框中,在红框位置选择欲输出到BOM中的元器件属性,然后点击中间的“Add”按键,将选择的属性添加到右侧;如此重复,直至欲输出的属性全部添加到右侧。
右侧属性的先后顺序可以用旁边的箭头调整。
目前,统一要求添加如下属性:
● Item Number
● QD Part Number
● QD Part_Number
● Part Number
● Part_Number
● Description
● Value
● PCB footprint
● Part Reference
● Quantity
● BOM_IGNORE
上述属性中,Part Number与BOM_IGNORE必须勾选下方的Keyed选项。
除以上设置外,其他默认即可。
最后点击OK,开始导出BOM。
注意在导出过程中不要进行任何操作,否则可能导致数据丢失。
至此,已经成功导出BOM,然后对此BOM进行简单处理,如排序、筛选等,把相关数据拷入统一的BOM模板即可编制成正式的OBM。
<完>。
在该工程下先建立一个library库,我这里为了简单,就是library1了。
在design cache 目录下,可以看见我们在原理图中使用的元器件
选中你要导出的元器件,按着鼠标左键不放,向library1目录下拖动,等到鼠标到达library1目录的时候会显示一个加号,松开鼠标左键,就好了。
因为系统截图不能显示鼠标,所以我就用文字描述了,下图是最后的效果。
这样我们就把原理图中的一个元器件导入到我们自己的库文件里面,以
后绘制原理图,只要加载这个library1库文件就好了,然后可以调用这里面的元器件。
我从library1库加载2个电阻,然后看它们的属性,是library1库里面的元器件。