当前位置:文档之家› 峰值保持电路原理(legend08fda整理)

峰值保持电路原理(legend08fda整理)

峰值保持电路原理(legend08fda整理)
峰值保持电路原理(legend08fda整理)

电路原理实验指导书(2019)

电路原理实验指导书(2019) 电路基础实验指导书 天津工业大学机电学院 2019. 1 目录 实验一电路元件伏安特性的测 绘 ........................................................................... ............................ 1 实验二叠加原理的验 证 ........................................................................... .............................................. 4 实验三戴维南定理有源二端网络 等效参数的测 定 (6) 实验四 R、L、C串联谐振电路的研 究 ........................................................................... ................. 10 实验五RC一阶电路的响应测 试 ........................................................................... . (13) 实验一电路元件伏安特性的测绘 一、实验目的 1. 学会识别常用电路元件的方法。 2. 掌握线性电阻、非线性电阻元件伏安特性的逐点测试法。 3. 掌握实验装置上直流电工仪表和设备的使用方法。二、原理说明 任何一个二端元件的特性可用该元件上的端电压U与通过该元件的电流I之间的函数 关系I=f(U)来表示,即用I-U平面上的一条曲线来表征,这条曲线称为该元件的伏安特 性曲线。 1. 线性电阻器的伏安特性曲线是一条通过坐标原点的直线,如图1-1中a曲线所示,该直线的斜率等于该电阻器的电阻值。 2. 一般的白炽灯在工作时灯丝处于高温状态,其灯丝电阻随着温度的升高而增大, 通过白炽灯的电流越大,其温度越高,阻值也越大,一般灯泡的“冷电阻”与“热电阻” 的阻值可相差几倍至十几倍,所以它的伏安特性如图1-1中b曲线所示。

eda课程设计报告多功能数字钟设计大学论文

湖北大学物电学院EDA课程设计报告(论文) 题目:多功能数字钟设计 专业班级: 14微电子科学与工程 姓名:黄山 时间:2016年12月20日 指导教师:万美琳卢仕 完成日期:2015年12月20日

多功能数字钟设计任务书 1.设计目的与要求 了解多功能数字钟的工作原理,加深利用EDA技术实现数字系统的理解 2.设计内容 1,能正常走时,时分秒各占2个数码管,时分秒之间用小时个位和分钟个位所在数码管的小数点隔开; 2,能用按键调时调分; 3,能整点报时,到达整点时,蜂鸣器响一秒; 4,拓展功能:秒表,闹钟,闹钟可调 3.编写设计报告 写出设计的全过程,附上有关资料和图纸,有心得体会。 4.答辩 在规定时间内,完成叙述并回答问题。

目录(四号仿宋_GB2312加粗居中) (空一行) 1 引言 (1) 2 总体设计方案 (1) 2.1 设计思路 (1) 2.2总体设计框图 (2) 3设计原理分析 (3) 3.1分频器 (4) 3.2计时器和时间调节 (4) 3.3秒表模块 (5) 3.4状态机模块 (6) 3.5数码管显示模块 (7) 3.6顶层模块 (8) 3.7管脚绑定和顶层原理图 (9) 4 总结与体会 (11)

多功能电子表 摘要:本EDA课程主要利用QuartusII软件Verilog语言的基本运用设计一个多功能数字钟,进行试验设计和软件仿真调试,分别实现时分秒计时,闹钟闹铃,时分手动较时,时分秒清零,时间保持和整点报时等多种基本功能 关键词:Verilog语言,多功能数字钟,数码管显示; 1 引言 QuartusII是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL 以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程,解决了传统硬件电路连线麻烦,出错率高且不易修改,很难控制成本的缺点。利用软件电路设计连线方便,修改容易;电路结构清楚,功能一目了然 2 总体设计方案 2.1 设计思路 根据系统设计的要求,系统设计采用自顶层向下的设计方法,由时钟分频部分,计时部分,按键调时部分,数码管显示部分,蜂鸣器四部分组成。这些模块在顶层原理图中相互连接作用 3 设计原理分析 3.1 分频器 分频模块:将20Mhz晶振分频为1hz,100hz,1000hz分别用于计数模块,秒表模块,状态机模块 module oclk(CLK,oclk,rst,clk_10,clk_100); input CLK,rst; output oclk,clk_10,clk_100;

峰值检波器电路的设计

峰值检波器电路的设计 第一章绪论 检波器,是检出波动信号中某种有用信息的装置。 用于识别波、振荡或信号 存在或变化的器件。检波器通常用来提取所携带的信息。 检波器分为包络检波器 和同步检波器。前者的输出信号与输入信号包络成对应关系, 主要用于标准调幅 信号的解调。后者实际上是一个模拟相乘器,为了得到解调作用,需要另外加入 一个与输入信号的载波完全一致的振荡信号(相干信号)。同步检波器主要用于 单边带调幅信号的解调或残留边带调幅信号的解调。 从调幅波中恢复调制信号的电路,也可称为幅度解调器。与调制器一样,检 波器必须使用非线性元件,因而通常含有二极管或非线性放大器。 检波器分为包络检波器和同步检波器。前者的输出信号与输入信号包络成对 应关系,主要用于标准调幅信号的解调。 后者实际上是一个模拟相乘器,为了得 到解调作用,需要另外加入一个与输入信号的载波完全一致的振荡信号 (相干信 号)。同步检波器主要用于单边带调幅信号的解调或残留边带调幅信号的解调。 1.1检波器的构成 命话就血滤除无用的频率 实M 谱搬移分量,取出所需 的原调制信号的 频率分量 乘法器等非线性器件 低a 滤波器LPF 同步信号发生器 同步检波器(包络检波器) 应输入一个与输入载波 问频冋相的本地参考电 (同步电压斗

1.2检波器的作用 1. 2.1包络检波器电路 Wat A EBl 也雄检理电界 图1是典型的包络检波电路。由中频或高频放大器来的标准调幅信号 ua(t) 加在L1C1回路两端。经检波后在负载 RLC 上产生随ua(t)的包络而变化的电压 山⑴,其波形如图2所示。这种检波器的输出 u(t)与输入信号ua(t)的峰值成正 比,所以又称峰值检波器。 122包络检波器波形 包络检波器的工作原理可用图2的波形来说明。在t1vtvt2时间内,输入信号 瞬时值ua(t)大于输出电压 出(t),二极管导通,电容C 通过二极管正向电阻ri 充 电,ui(t)增大;在t2

EDA课程设计——多功能数字钟

哈尔滨工业大学(威海) 电子学课程设计报告带有整点报时的数字钟设计与制作 姓名: 蒋栋栋 班级: 0802503 学号: 080250331 指导教师: 井岩

目录 一、课程设计的性质、目的和任务 (3) 二、课程设计基本要求 (3) 三、设计课题要求 (3) 四、课程设计所需要仪器 (4) 五、设计步骤 (4) 1、整体设计框图 (4) 2、各个模块的设计与仿真 (4) 2.1分频模块 (4) 2.2计数器模块 (6) 2.3控制模块 (10) 2.4数码管分配 (13) 2.5显示模块 (14) 2.6报时模块 (16) 六、调试中遇到的问题及解决的方法 (18) 七、心得体会 (18)

一、课程设计的性质、目的和任务 创新精神和实践能力二者之中,实践能力是基础和根本。这是由于创新基于实践、源于实践,实践出真知,实践检验真理。实践活动是创新的源泉,也是人才成长的必由之路。 通过课程设计的锻炼,要求学生掌握电路的一般设计方法,具备初步的独立设计能力,提高综合运用所学的理论知识独立分析和解决问题的能力,培养学生的创新精神。 二、课程设计基本要求 掌握现代大规模集成数字逻辑电路的应用设计方法,进一步掌握电子仪器的正确使用方法,以及掌握利用计算机进行电子设计自动化(EDA)的基本方法。 三、设计课题要求 (1)构造一个24小时制的数字钟。要求能显示时、分、秒。 (2)要求时、分、秒能各自独立的进行调整。 (3)能利用喇叭作整点报时。从59分50秒时开始报时,每隔一秒报时一秒,到达00分00秒时,整点报时。整点报时声的频率应与其它的报时声频有明显区别。 #设计提示(仅供参考): (1)对频率输入的考虑 数字钟内所需的时钟频率有:基准时钟应为周期一秒的标准信号。报时频率可选用1KHz和2KHz左右(两种频率相差八度音,即频率相差一倍)。另外,为防止按键反跳、抖动,微动开关输入应采用寄存器输入形式,其时钟应为几十赫兹。 (2)计时部分计数器设计的考虑 分、秒计数器均为模60计数器。 小时计数为模24计数器,同理可建一个24进制计数器的模块。 (3)校时设计的考虑 数字钟校准有3个控制键:时校准、分校准和秒校准。 微动开关不工作,计数器正常工作。按下微动开关后,计数器以8Hz频率连续计数(若只按一下,则计数器增加一位),可调用元件库中的逻辑门建一个控制按键的模块,即建立开关去抖动电路(见书70页)。 (4)报时设计的考虑

峰值检波器电路原理

三极管恒流源电路 恒流源的输出电流为恒定。在一些输入方面如果应用该电路则能够有效保护输入器件。比如RS422通讯中采用该电路将有效保护该通讯。在一定电压方位内可以起到过压保护作用。以下引用一段恒流源分析。 恒流源是输出电流保持不变的电流源,而理想的恒流源为: a)不因负载(输出电压)变化而改变。 b)不因环境温度变化而改变。 c)内阻为无限大。 恒流源之电路符号: 理想的恒流源实际的流源 理想的恒流源,其内阻为无限大,使其电流可以全部流出外面。实际的恒流源皆有内阻R。 三极管的恒流特性:

从三极管特性曲线可见,工作区内的IC受IB影响,而VCE对IC的影响很微。因此,只要IB值固定,IC亦都可以固定。 输出电流IO即是流经负载的IC。 电流镜电路Current Mirror: 电流镜是一个输入电流IS与输出电流IO相等的电路: Q1和Q2的特性相同,即VBE1 = VBE2,β1 = β2。 优点: 三极管之β受温度的影响,但利用电流镜像恒流源,不受β影响,主要依靠外接电阻R经 Q2去决定输出电流IO(IC2 = IO)。 例: 三极管射极偏压设计 范例1:

从左边看起:基极偏压 所以 VE=VB - 0.6=1.0V 又因为射极电阻是1K,流经射极电阻的电流是 所以流经负载的电流就就是稳定的1mA 范例2.

这是个利用稳压二极管提供基极偏压5.6V VE=VB - 0.6=0.5V 流经负载的电流 范例3. 这个例子有一点不同:利用PNP三极管供应电流给负载电路.首先,利用二极管0.6 V的压降,提供8.2 V基极偏压(10 – 3 x 0.6 = 8.2). 4.7 K电阻只是用来形成通路,而且不希望(也不会)有很多电流流经这个电阻。 VE=VB + 0.6=8.8V PNP晶体的560欧姆电阻两端电位差是1.2V, 所以电流是2mA 晶体恒流源应用注意事项 如果只用一个三极管不能满足需求,可以用两个三极管架成:

基于VHDL的多功能数字钟设计报告

基于VHDL的多功能数字钟 设计报告 021215班 卫时章 02121451

一、设计要求 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒。 二、设计环境:Quartus II 三、系统功能描述 1、系统输入:时钟信号clk采用50MHz;系统状态及较时、定时转换的控制信号为k、set,校时复位信号为reset,均由按键信号产生。 2、系统输出:LED显示输出;蜂鸣器声音信号输出。 3、多功能数字电子钟系统功能的具体描述如下: (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“k”键,进入“小时”待校准状态,若此时按下“set”键,小时开始校准;之后按下“k”键则进入“分”待校准状态;继续按下“k”键则进入“秒”待复零状态;再次按下“k”键数码管显示闹钟时间,并进入闹钟“小时”待校准状态;再次按下“k”键则进入闹钟“分”待校准状态;若再按下“k”键恢复到正常计时显示状态。若校时过程中按下“reset”键,则系统恢复到正常计数状态。 (1)“小时”校准状态:在“小时”校准状态下,显示“小时”的数码管以2Hz 闪烁,并按下“set”键时以2Hz的频率递增计数。 (2)“分”校准状态:在“分”校准状态下,显示“分”的数码管以2Hz闪烁,并按下“set”键时以2Hz的频率递增计数。 (3)“秒”校准状态:在“秒复零”状态下,显示“秒”的数码管以2Hz闪烁,并以1Hz的频率递增计数。 (4)闹钟“小时”校准状态:在闹钟“小时”校准状态下,显示“小时”的数码管以2Hz闪烁,并按下“set”键时以2Hz的频率递增计数。 (5)闹钟“分”校准状态:在闹钟“分”校准状态下,显示“分”的数码管以2Hz闪烁,并按下“set”键时以2Hz的频率递增计数。 (三)整点报时:蜂鸣器在“59”分钟的第“51”、“53”、“55”、“57”秒发频率为500Hz的低音,在“59”分钟的第“59”秒发频率为1000Hz的高音,结束时为整点。 (四)显示:采用扫描显示方式驱动4个LED数码管显示小时、分,秒由两组led灯以4位BCD 码显示。 (五)闹钟:闹钟定时时间到,蜂鸣器发出频率为1000Hz的高音,持续时间为60秒。 四、各个模块分析说明 1、分频器模块(freq.vhd) (1)模块说明:输入一个频率为50MHz的CLK,利用计数器分出 1KHz的q1KHz,500Hz的q500Hz,2Hz的q2Hz和1Hz的q1Hz。 (2)源程序: library ieee;

电路原理交流实验箱实验指导书

一、概述 交流电路实验箱是根据“电工基础”“电路原理”“电路分析”等课程所开发设计的强电类典型实验项目而设计的。版面设有Y型和△型变化法的三相灯组负载,日光灯实验组件,单相铁心变压器,电流互感器,R L C元件组,三相四线输入接线端子,三相电流插座,三相双掷开关及各种带绝缘护套的连接插头线,数字交流电压表、数字交流电流表、智能型多功能数字功率、功率因数表等。设计合理紧凑,操作方便。 二、技术性能指标 1、工作电源:三相四线AC380V±10%50Hz <180V A 2、使用环境条件:温度-10℃-40℃ 湿度<80% 3、实验箱外型尺寸:520mm×390mm×180mm 4、数字交流电压表: 三位半LED数码管显示,测量范围AC0~450V,精度0.5级。 5、数字交流电流表: 三位半LED数码管显示,测量范围AC0~2A,精度0.5级。 6、智能数字功率、功率因数表: 可测试:视在功率、有功功率、无功功率、电流、电压、频率、功率因数,精度0.5级。 6.1产品的主要性能特点: 本仪表可应用于交流功率或直流功率的测量与控制。 6.2、五位LED数码管显示,前四位显示测量参数,从0.01~99.99W到1~9999KW,六档量程自动转换,最小分辨力为0.01W(10mW),末位数码管显示测量参数的单号符号。 6.3、视在功率、有功功率、无功功率、电流、电压、频率、功率因数等参数通过按钮可轮换显示。 6.4、仪表具有上、下限报警控制功能,内置继电器及蜂鸣器;用户可根据需要自行选择设置视在功率、电流、电压报警。

三、操作方法及说明 1、将该仪器三相电源插头插入三相电源插座。插入前,要先检查电源应是三相四线380V。接入后面板上三相电源接线端子带电,方可引出使用。使用时要从保险管右边“U、V、W、N”引出。 2、打开仪表部分船形开关,仪表带电工作,方可使用,电压、电流表使用时正确接入即可;功率、功率因数使用说明如下。 仪表的面板上设有5个LED指示灯、3个设定控制按狃(分别为K4、K1、K2、K3)、1个蜂鸣器自锁开关K4。 High 指示灯亮:表示上限报警控制信号输出状态。 Low 指示灯亮:表示下限报警控制信号输出状态。 有功指示灯亮:表示仪表显示读数以KW(千瓦)为单位。 无功指示灯亮:表示仪表显示读数为无功功率。 K1键为在设定状态下为功能设定键及确认键。 K2键在设定状态下为左右移位键(←→);在测量状态为视在功率、有功功率、无功功率显示功能选择键。 K3在设定状态下为数字设定键和功能转换键(↑↓);在测量状态下为功率、电压、电流、频率、功率因数显示功能选择键。 显示部分: 末位数码管为被测参数符号指示管,“P”表示功率,“H”表示频率,“C”表示功率因数,“A”表示电流,“V”表示电压。 1、在功率测量状态下,如果功率值超过9999W,仪表的●KW指示灯亮,此时仪表显示读数以KW(千瓦)为单位。

峰值包络检波器检波原理及失真分析

峰值包络检波器检波原理及失真分析 【摘要】峰值包络检波器是由二极管,电阻,电容组成,电路结构十分简单。检波原理是信号源通过二级管向负载电容C充电和负载电容C对负载电阻R放电 按高频周期作锯齿状波动,其平均值的过程,当C的充放电达到动态平衡后,V 是稳定的,且变化规律与输入调幅信号的包络变化规律相同,从而实现了AM信号的解调。峰值包络检波会带来失真,包括惰性失真和负峰切割失真。现在应用不多,但对调幅解调的了解有很大的帮助。 【关键词】 包络检波锯齿状原理失真惰性负峰切割

前言 随着科技的发展,无线电通信在如今应用非常广泛 ,正如现在广泛使用的对讲机一样,即时沟通、经济实用、运营成本低、使用方便 , 同时还具有组呼通播、系统呼叫、机密呼叫等功能。在处理紧急突发事件中,在进行调度指挥中其作用是其他通信工具所不能比拟的。因此,为了更好的理解在高频电子线路中所学的知识和为以后的工作实践打好基础,我们三人借课程设计之际设计了一款峰值包络检波器。 一、实验电路 实验电路图: 图1 峰值包络检波器原理图 二、工作原理 (1)实验波形如图: 图2 峰值包络检波波型图

RC 电路有两个作用:一是作为检波器的负载;在两端产生解调输出的原调制信号电压;二是滤除检波电流中的高频分量。为此,RC 网络必须满足 R C c <<ω1 且 R C >>Ω1 。式中,c ω为载波角频率,Ω为调制角频率。 1.v s 正半周的部分时间(φ<90o ) 二极管导通,对C 充电,τ充 =R D C 。因为 R D 很小,所以τ充很小,v o ≈v s 2.v s 的其余时间(φ>90o ) 二极管截止,C 经R 放电,τ放=RC 。因为 R 很大,所以τ放很大,C 上电压下 降不多,仍有:v o ≈v s 1 ,2过程循环往复,C 上获得与包络(调制信号)相一致的电压波形,有很小的起伏。故称包络检波。 检波过程实质上是信号源通过二级管向负载电容C 充电和负载电容C 对负载电阻R 放电的过程,充电时间常数为R d C ,R d 为二极管正向导通电阻。 放电时间常数为RC ,通常R>R d ,因此对C 而言充电快、放电慢。经过若干个周期后,检波器的输出电压V 0在充放电过程中逐步建立起来,该电压对二极管VD 形成一个大的负电压,从而使二极管在输入电压的峰值附近才导通,导通时间很短,电流导通角很小。当C 的充放电达到动态平衡后,V 0按高频周期作锯齿状波动,其平均值是稳定的,且变化规律与输入调幅信号的包络变化规律相同,从而实现了AM 信号的解调。 (2)指标分析 因v s 幅度较大,用折线法分析。 1. v s 为等幅波 包络检波器波形:

通信原理实验四 实验报告 抽样定理与PAM系统实训

南昌大学实验报告 学生姓名:学号:专业班级: 实验类型:■验证□综合□设计□创新实验日期:实验成绩:实验四抽样定理与PAM系统实训 一、实验目的 1.熟通过对模拟信号抽样的实验,加深对抽样定理的理解; 2.通过PAM调制实验,使学生能加深理解脉冲幅度调制的特点; 3.通过对电路组成、波形和所测数据的分析,了解PAM调制方式的优缺点。 二、实验原理 1.取样(抽样、采样) (1)取样 取样是把时间连续的模拟信号变换为时间离散信号的过程。 (2)抽样定理 一个频带限制在(0,f H) 内的时间连续信号m(t),如果以≦1/2f H每秒的间隔对它进行等间隔抽样,则m(t)将被所得到的抽 样值完全确定。 (3)取样分类 ①理想取样、自然取样、平顶取样; ②低通取样和带通取样。 2.脉冲振幅调制电路原理(PAM) (1)脉冲幅度调制系统 系统由输入电路、高速电子开关电路、脉冲发生电路、解调滤波电路、功放输出电路等五部分组成。 图 1 脉冲振幅调制电路原理框图 (2)取样电路 取样电路是用4066模拟门电路实现。当取样脉冲为高电位时,

取出信号样值;当取样脉冲为低电位,输出电压为0。 图 2 抽样电路 图 3 低通滤波电路 三、实验步骤 1.函数信号发生器产生2KHz(2V)模拟信号送入SP301,记fs; 2.555电路模块输出抽样脉冲,送入SP304,连接SP304和SP302,记fc; 3.分别观察fc>>2fs,fc=2fs,fc<2fs各点波形; 4.连接SP204 与SP301、SP303H 与SP306、SP305 与TP207,把扬声 器J204开关置到1、2 位置,触发SW201 开关,变化SP302 的输入 时钟信号频率,听辨音乐信号的质量. 四、实验内容及现象 1.测量点波形 图 4 TP301 模拟信号输入 图 5 TP302 抽样时钟波形(555稍有失真) fc=38.8kHz ①fc>>2fs,使fs=5KHz: 图 6 TP303 抽样信号输出1 图7 TP304 模拟信号还原输出1 ②fc=2fs,使fs=20KHz: 图8 TP303 抽样信号输出2 图9 TP304 模拟信号还原输出2 ③fc<2fs,使fs=25KHz: 图10 TP303 抽样信号输出3 图11 TP304 模拟信号还原输出3 2.电路Multisim仿真 图12 PAM调制解调仿真电路 图13 模拟信号输入 图14 抽样脉冲波形 图15 PAM信号 图16 低通滤波器特性 图17 还原波形 更多学习资料请见我的个人主页:

电路原理实验 实验4-7.

实验4-7 电阻,电感,电容元件阻抗特性的测定 一、实验目的 1. 熟悉交流阻抗的测量方法,验证电阻,感抗,容抗与频率之间的关系,测定R ~ f(电阻-频率),X L ~ f(感抗-频率)和X C ~ f(容抗-频率)特性曲线及电路元件参数对响应的影响。 2.加深理解R,L,C元件端电压与电流的相位关系,学会测量阻抗角的方法。 二、电路图(按照个人数据表填写下图的元件值) 图4-7-1 RLC阻抗频率特性的仿真电路 图4-7-2 R阻抗频率特性的实测电路

三、仿真测量R 、L 、C 元件阻抗频率特性 1. 按照个人数据表填写下表左边的元件值,取样电阻为r=100Ω,测量时用万用表(毫伏表),将测量的U R 、U L 、U C 有效值填入表4-7-1。 2. 计算公式 3R i r 1051U U I -?-= 电阻测量电路中有:R r I I = R R I U R =∴ 32L 2i r 1051 U U I -?-= 电感测量电路中有:L r I I = L L L I U X =∴ 32 C 2i r 1051 U U I -?-= 电容测量电路中有:C r I I = C C C I U X =∴ 3. 从表4-7-1中任选1个频点,将电阻、电容和电感的仿真图分别插入到报告中指定位置。 图4-7-3 频点为5kHz 时电阻上U R 的电压 图4-7-4 频点为5kHz 时电感上U L 的电压

表4-7-1 R、L、C元件阻抗频率特性的测定输入电压U P-P=4V(有效值U i=2.83V) 4. 用Excels将仿真数据生成R、L、C阻抗频率特性图

多功能数字钟实验报告

《多功能数字钟电路的设计、制作》 课程设计报告 班级:(兴) 2008级自动化 姓名:胡荣 学号:2008960623 指导教师:刘勇 2010年11月13日

目录 一、设计目的.................................1 二、设计内容及要求...........................1 三、总设计原理...............................1 四、主要元件及设备...........................2 五、单元电路的设计...........................5 1、数字电子计时器组成原理.................5 2、用74LS160实现12进制计数器..............6 3、校时电路...............................7 4、时基电路设计...........................8 六、设计总电路图.............................8 七、设计结果及其分析.........................8 八、设计过程中的问题及解决方案...............9 九、心得体会.................................9 十、附录.....................................10

多功能数字钟电路设计 一、设计目的 通过课程设计要实现以下两个目标:一、初步掌握电子线路的设计、组装及调试方法。即根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;二、课程设计为后续的毕业设计打好基础。毕业设计是系统的工程设计实践,而课程设计的着眼点是让我们开始从理论学习的轨道上逐渐引向实际方面,运用已学过的分析和设计电路的理论知识,逐步掌握工程设计的步骤和方法,同时,课程设计报告的书写,为今后从事技术工作撰写科技报告和技术资料打下基础。 二、设计内容及要求 1、功能要求: ①基本功能: 以数字形式显示时、分、秒的时间,小时计数器的计时要求为“12翻1”,并要求能手动快校时、快校分或慢校时、慢校分。 ②扩展功能: 定时控制,其时间自定;仿广播电台正点报时—自动报正点时数。 2、设计步骤与要求: ①拟定数字钟电路的组成框图,要求先实现电路的基本功能,后扩展功能,使用的器件少,成本低; ②设计各单元电路,并用Multisim软件仿真; ③在通用电路板上安装电路,只要求显示时分; ④测试数字钟系统的逻辑功能; ⑤写出设计报告。设计报告要求:写出详细地设计过程(含数字钟系统的整机逻辑电路图)、调试步骤、测试结果及心得体会。 三、总设计原理 数字电子钟原理是一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路、报时电路等七部分组成。石英晶体振荡器产生的信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器译码,并通过显示器显示时间。 四、主要元件及设备 1、给定的主要器件: 74LS00(4片),74LS160(4片)或74LS161(4片),74LS04(2片),74LS20(2片),74LS48(4片),数码管BS202(4只),555(1片),开关(1个),电阻47k(2个)电容10uF(1个)10nF(1个) 各元件引脚图如下图:

电路实验总结

电路实验总结 总结的对象是什么?总结的对象是过去做过的工作或完成的某项任务,进行总结时,要通过调查研究,努力掌握全面情况和了解整个工作过程,只有这样,才能进行全面总结,避免以偏概全。 电路实验总结一:一个长学期的电路原理,让我学到了很多东西,从最开始的什么都不懂,到现在的略懂一二。 在学习知识上面,开始的时候完全是老师讲什么就做什么,感觉速度还是比较快的,跟理论也没什么差距。但是后来就觉得越来越麻烦了。从最开始的误差分析,实验报告写了很多,但是真正掌握的确不多,到最后的回转器,负阻,感觉都是理论没有很好的跟上实践,很多情况下是在实验出现象以后在去想理论。在实验这门课中给我最大的感受就是,一定要先弄清楚原理,在做实验,这样又快又好。 在养成习惯方面,最开始的时候我做实验都是没有什么条理,想到哪里就做到哪里。比如说测量三相电,有很多种情况,有中线,无中线,三角形接线法还是Y形接线法,在这个实验中,如果选择恰当的顺序就可以减少很多接线,做实验应该要有良好的习惯,应该在做实验之前想好这个实验要求什么,有几个步骤,应该怎么安排才最合理,其实这也映射到做事情,不管做什么事情,应该都要想想目的和过程,

这样才能高效的完成。电原实验开始的几周上课时间不是很固定,实验报告也累计了很多,第一次感觉有那么多实验报告要写,在交实验报告的前一天很多同学都通宵了的,这说明我们都没有合理的安排好自己的时间,我应该从这件事情中吸取教训,合理安排自己的时间,完成应该完成的学习任务。这学期做的一些实验都需要严谨的态度。在负阻的实验中,我和同组的同学连了两三次才把负阻链接好,又浪费时间,又没有效果,在这个实验中,有很多线,很容易插错,所以要特别仔细。 在最后的综合实验中,我更是受益匪浅。完整的做出了一个红外测量角度的仪器,虽然不是特别准确。我和我组员分工合作,各自完成自己的模块。我负责的是单片机,和数码显示电路。这两块都是比较简单的,但是数码显示特别需要细致,由于我自己是一个粗心的人,所以数码管我检查了很多遍,做了很多无用功。 总结:电路原理实验最后给我留下的是:严谨的学习态度。做什么事情都要认真,争取一次性做好,人生没有太多时间去浪费。 电路实验总结二:电路实验,作为一门实实在在的实验学科,是电路知识的基础和依据。它可以帮助我们进一步理解巩固电路学的知识,激发我们对电路的学习兴趣。在

大连理工大学数字电路课程设计报告:多功能数字时钟设计

大连理工大学本科实验报告题目:多功能数字时钟设计 课程名称:数字电路与系统课程设计 学院(系):信息与通信工程学院 专业:电子信息工程 班级: 学生姓名: 学号: 完成日期:2014年7月16日 2014 年7 月16 日

题目:多功能数字时钟设计 1 设计要求 1) 具有“时”、“分”、“秒”及“模式”的十进制数字显示功能; 2) 具有手动校时、校分功能,并能快速调节、一键复位(复位时间12时00分00秒); 3) 具有整点报时功能,从00分00秒起,亮灯十秒钟; 4) 具有秒表功能(精确至百分之一秒),具有开关键,可暂停、可一键清零; 5) 具有闹钟功能,手动设置时间,并可快速调节,具有开关键,可一键复位(复位时间12时00分00秒),闹钟时间到亮灯十秒钟进行提醒; 6) 具有倒计时功能(精确至百分之一秒),可手动设置倒计时时间,若无输入,系统默认60秒倒计时,且具有开关键,计时时间到亮灯十秒钟进行提醒,可一键复位(复位时间默认60秒)。 2 设计分析及系统方案设计 2.1 模式选择模块:按键一进行模式选择,并利用数码管显示出当前模式。模式一:时钟显示功能;模式二:时钟调节功能;模式三:闹钟功能;模式四:秒表功能;模式五:倒计时功能。 2.2 数字钟的基本功能部分:包括时、分、秒的显示,手动调时,以及整点报时部分。基本模块是由振荡器、分频器、计数器、译码器、显示器等几部分组成。利用DE2硬件中提供的50MHZ晶振,经过分频得到周期为1s的时钟脉冲。将该信号送入计数器进行计算,并把累加结果以“时”“分”“秒”的形式通过译码器由数码管显示出来。 具有复位按键1,在时钟模式下按下复位键后对时钟进行复位,复位时间12时00分00秒。 进入手动调时功能时,通过按键调节时间,每按下依次按键2,时钟时针加一,按下按键2一秒内未松手,时钟时针每秒钟加十;按键1对分针进行控制,原理与时针相同并通过译码器由七位数码管显示。 从00分00秒开始,数字钟进入整点报时功能(本设计中以一个LED灯代替蜂鸣器,进行报时),亮灯10秒钟进行提示。 2.3多功能数字钟的秒表功能部分:计时范围从00分00.00秒至59分59.99秒。可由复位键0异步清零,并由开关1控制计时开始与停止。 将DE2硬件中的50MHZ晶振经过分频获得周期为0.01秒的时钟脉冲,将信号送入计数器进行计算,并把累计结果通过译码器由七位数码管显示 2.4多功能数字钟的闹钟功能部分:进入闹钟功能模式后,通过按键2(设定小时)和按键1(设定分钟)设定闹钟时间,当按下按键一秒内未松手时,可进行快速设定时间。当时钟进入闹钟设定的时间(判断时钟的时信号时针,分针分别与闹钟设定的时信号时针、分针是否相等),则以LED灯连续亮10秒钟进行提示,并由开关0控制闹钟的开和关。 2.5 多功能数字钟的倒计时功能部分:可通过按键3(设定分针)和按键2(设定秒针)设定倒计时开始,当按下按键一秒内未松手时,可进行快速设定时间。当没有手动时间设定时,系统默认为60秒倒计时。倒计时的时钟与数字钟的时钟相同,每迎到一个1s时钟上升

峰值检波的各种设计

一、前言 峰值检测电路(PKD,Peak Detector)的作用是对输入信号的峰值进行提取,产生输出Vo = Vpeak,为了实现这样的目标,电路输出值会一直保持,直到一个新的更大的峰值出现或电路复位。 峰值检测电路在AGC(自动增益控制)电路和传感器最值求取电路中广泛应用,自己平时一般作为程控增益放大器倍数选择的判断依据。有的同学喜欢用AD637等有效值芯片作为程控增益放大器的判据,主要是因为集成的方便,但个人认为是不合理的,因为有效值和信号的正负峰值并没有必然联系;其次,实际应用中这类芯片太贵了。当然,像电子设计竞赛是可以的,因为测试信号总是正弦波,方波等。(本文参加了TI公司的博文比赛,觉得还行的话,希望大家帮顶一下、回复一个,谢谢大家,我会更努力的:-) 二、峰值检测电路原理 顾名思义,峰值检测器(PKD,Peak Detector)(本文默认以正峰值检测为例)就是要对信号的峰值进行采集并保持。其效果如下如(MS画图工具绘制): 根据这样的要求,我们可以用一个二极管和电容器组成最简单的峰值检测器。如下图(TINA TI 7.0绘制): 这时候我们可以选择用面包板搭一个电路,接上信号源示波器观察结果,但在这之前利用仿真软件TINA TI进行简单验证会节省很多时间。通过简单仿真(输入正弦信号5kHz,2Vpp),我们发现仅仅一个二极管和电容器组成的峰值检测器可以工作,但性能并不是很理想,对1nF的电容器,100ms后达到稳定的峰值,误差达10%。而且,由于没有输入输出的缓冲,在实际应用中,电容器中的电荷会被其他部分电路负载消耗,造成峰值检测器无法保持信号峰值电压。

电路原理图设计及Hspice实验报告

电子科技大学成都学院 (微电子技术系) 实验报告书 课程名称:电路原理图设计及Hspice 学号: 姓名: 教师: 年06月15日 实验一基本电路图的Hspice仿真 实验时间:同组人员: 一、实验目的 1.学习用Cadence软件画电路图。 2.用Cadence软件导出所需的电路仿真网表。 3.对反相器电路进行仿真,研究该反相器电路的特点。 二、实验仪器设备 Hspice软件、Cadence软件、服务器、电脑 三、实验原理和内容 激励源:直流源、交流小信号源。 瞬态源:正弦、脉冲、指数、分线段性和单频调频源等几种形式。 分析类型:分析类型语句由定义电路分析类型的描述语句和一些控制语句组成,如直流分析(.OP)、交流小信号分析(.AC)、瞬态分析(.TRAN)等分析语句,以及初始状态设置(.IC)、选择项设置(.OPTIONS)等控制语句。这类语句以一个“.”开头,故也称为点语句。其位置可以在标题语句之间的任何地方,习惯上写在电路描述语句之后。 基本原理:(1)当UI=UIL=0V时,UGS1=0,因此V1管截止,而此时|UGS2|> |UTP|,所以V2导通,且导通内阻很低,所以UO=UOH≈UDD,即输出电平. (2)当UI=UIH=UDD时,UGS1=UDD>UTN,V1导通,而UGS2=0<|UTP|,因此V2截止。此时UO=UOL≈0,即输出为低电平。可见,CMOS反相器实现了逻辑非的功能. 四、实验步骤

1.打开Cadence软件,画出CMOS反相器电路图,导出反相器的HSPICE网表文件。 2.修改网表,仿真出图。 3.修改网表,做电路的瞬态仿真,观察输出变化,观察波形,并做说明。 4.对5个首尾连接的反相器组成的振荡器进行波形仿真。 5.分析仿真结果,得出结论。 五、实验数据 输入输出仿真: 网表: * lab2c - simple inverter .options list node post .model pch pmos .model nch nmos *.tran 200p 20n .dc vin 0 5 1m sweep data=w .print v(1) v(2) .param wp=10u wn=10u .data w wp wn 10u 10u 20u 10u 40u 10u 40u 5u .enddata vcc vcc 0 5 vin in 0 2.5 *pulse .2 4.8 2n 1n 1n 5n 20n cload out 0 .75p m1 vcc in out vcc pch l=1u w=wp m2 out in 0 0 nch l=1u w=wn .alter vcc vcc 0 3 .end 图像: 瞬态仿真: 网表: * lab2c - simple inverter .options list node post .model pch pmos .model nch nmos .tran 200p 20n .print tran v(1) v(2) vcc vcc 0 5 vin in 0 2.5 pulse .2 4.8 2n 1n 1n 5n 20n cload out 0 .75p m1 vcc in out vcc pch l=1u w=20u

推荐-基于多功能数字钟的课程设计报告 精品

EDA技术课程设计 多功能数字钟 学院:城市学院 专业、班级: 姓名: 指导老师: 20XX年12月

目录 1、设计任务与要求 (2) 2、总体框图 (2) 3、选择器件 (2) 4、功能模块 (3) (1)时钟记数模块 (3) (2)整点报时驱动信号产生模块 (6) (3)八段共阴扫描数码管的片选驱动信号输出模块 (7) (4)驱动八段字形译码输出模块 (8) (5)高3位数和低4位数并置输出模块 (9) 5、总体设计电路图 (10) (1)仿真图 (10) (2)电路图 (10) 6、设计心得体会 (11)

一、设计任务与要求 1、具有时、分、秒记数显示功能,以24小时循环计时。 2、要求数字钟具有清零、调节小时、分钟功能。 3、具有整点报时,整点报时的同时输出喇叭有音乐响起。 二、总体框图 多功能数字钟总体框图如下图所示。它由时钟记数模块(包括hour、minute、second 三个小模块)、驱动8位八段共阴扫描数码管的片选驱动信号输出模块(seltime)、驱动八段字形译码输出模块(deled)、整点报时驱动信号产生模块(alart)。 系统总体框图 三、选择器件 网络线若干、共阴八段数码管4个、蜂鸣器、hour(24进制记数器)、minute(60进制记数器)、second(60进制记数器)、alert(整点报时驱动信号产生模块)、 seltime(驱动4位八段共阴扫描数码管的片选 驱动信号输出模块)、deled(驱动八段字形译 码输出模块)。

四、功能模块 多功能数字钟中的时钟记数模块、驱动8位八段共阴扫描数码管的片选驱动信号输出模块、驱动八段字形译码输出模块、整点报时驱动信号产生模块。 (1) 时钟记数模块: <1.1>该模块的功能是:在时钟信号(CLK)的作用下可以生成波形;在清零信号(RESET)作用下,即可清零。 VHDL程序如下: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity hour24 is port( clk: in std_logic; reset:instd_logic; qh:BUFFER STD_LOGIC_VECTOR(2 DOWNTO 0); ql:BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0)); end hour24; architecture behav of hour24 is begin process(reset,clk) begin if reset='1' then qh<="000"; ql<="0000"; elsif(clk'event and clk='1') then if (qh<2) then if (ql=9) then ql<="0000"; qh<=qh + 1; else ql<=ql+1; end if; else if (ql=3) then ql<="0000"; qh<="000"; else ql<=ql+1; end if; end if; end if; end process; end behav; 仿真波形如下:

二极管峰值包络检波器的设计

******************* 实践教学 ******************* 计算机与通信学院 2012年秋季学期 《通信系统基础实验》设计报告题目:二极管峰值包络检波器的设计

目录 一、实验目的 (1) 1.1、进一步了解调幅波的原理,掌握调幅波的调制方法 (1) 1.2、了解调幅波解调的原理,掌握调幅波的解调方法 (1) 1.3、了解二极管包络检波的主要指标,检波效率及波形失真 (1) 1.4、掌握用集成电路实现同步检波的方法 (1) 二、设计指标 (1) 三、整体电路图说明 (1) 四、详细单元电路设计 (2) 4.1、峰值包络检波 (2) 4.2、失真电路 (3) 4.3、改进电路 (5) 4.4、实验电路 (5) 五、整体电路设计与仿真结果 (6) 5.1、混频器仿真电路仿真图 (6) 5.2、包络检波仿真 (7) 六、设计总结 (7) 七、参考文献 (8)

一、实验目的 1.1、进一步了解调幅波的原理,掌握调幅波的调制方法 1.2、了解调幅波解调的原理,掌握调幅波的解调方法 1.3、了解二极管包络检波的主要指标,检波效率及波形失真 1.4、掌握用集成电路实现同步检波的方法 二、设计指标 2.1、输入AM信号 2.2、输出信号 三、整体电路图说明 在设计电路时要考虑选择性和通频带的要求,保证输出的高频波纹小,减小频率 失真,避免惰性失真和负峰切割失真。在选择二极管时要选择正向电阻小、反向电阻大、结电容小最高工作频率高的二极管。一般多用点触型锗二极管2AP系列。其正向电阻小,正向电流上升快,在信号较小时就可以进入大信号线形检波区。电阻R的选择,主要考虑输入电阻及失真的问题,同时考虑对Kd的影响.容C不能太大,以防止惰性失真:C太小又会使高频波纹大,应使RC>>Tc。 图1:整体电路图

相关主题
文本预览
相关文档 最新文档