01-13 时钟板
- 格式:pdf
- 大小:231.86 KB
- 文档页数:6
主板检测卡代码大全一般来说代码:FF、00、C0、D0、CF、F1或什么也没有表示CPU没通过C1、C6、C3、D3、D4、D6、D8、B0、A7、E1表示内存不过24、25、26、01、0A、0B、2A、2B、31表示显卡不过某些集成显卡主板23、24、25表示可以正常点亮,某些VIA芯片组显示13则表示可以点亮,某些品牌机里的主板显示0B则表示正常,某些主板显示4E表示正常点亮,某些INTEL芯片组的主板显示26或16则表示可以正常点亮。
C1、C6、C3、01、02这个组合循环跳变大部分是I/0坏或刷BIOS如显示05、ED、41则直接刷BIOS 00 .已显示系统的配置;即将控制INI19引导装入。
.01 处理器测试1,处理器状态核实,如果测试失败,循环是无限的。
处理器寄存器的测试即将开始,不可屏蔽中断即将停用。
CPU寄存器测试正在进行或者失败。
02 确定诊断的类型正常或者制造。
如果键盘缓冲器含有数据就会失效。
停用不可屏蔽中断;通过延迟开始。
CMOS写入/读出正在进行或者失灵。
03 清除8042键盘控制器,发出TESTKBRD命令 AAH 通电延迟已完成。
ROM BIOS 检查部件正在进行或失灵。
04 使8042键盘控制器复位,核实TESTKBRD。
键盘控制器软复位/通电测试。
可编程间隔计时器的测试正在进行或失灵。
05 如果不断重复制造测试1至5,可获得8042控制状态。
已确定软复位/通电;即将启动ROM。
DMA初如准备正在进行或者失灵。
06 使电路片作初始准备,停用视频、奇偶性、DMA电路片,以及清除DMA电路片,所有页面寄存器和CMOS停机字节。
已启动ROM计算ROM BIOS检查总和,以及检查键盘缓冲器是否清除。
DMA初始页面寄存器读/写测试正在进行或失灵。
07 处理器测试2,核实CPU寄存器的工作。
ROM BIOS检查总和正常,键盘缓冲器已清除,向键盘发出BAT 基本保证测试命令。
高精度时钟芯片的测试方法介绍中国电子科技集团公司第五十八研究所武新郑解维坤摘要:高精度时钟芯片是一种能够提供精确计时的芯片,相对于普通的时钟芯片,它的晶体和温度补偿集成在芯片中,为提高计时精度提供了保障,它同时还具备日历闹钟功能、可编程方波输出功能等。
本文以DS3231芯片为例,以J750Ex测试机和相关仪表为测试环境,重点介绍以I2C总线协议为基础的内部寄存器功能和芯片各模块功能的测试。
通过测试机测试保存在寄存器中秒、分、时、星期、日期、月、年和闹钟设置等信息,以及电源控制功能,通过测试机对示波器和频率计的程控实现对老化修正和输出频率的测试,同时还会重点介绍该芯片时钟精度的测试方法和测试环境。
关键词:高精度时钟芯片;DS3231芯片;J750Ex测试机;I2C总线协议Introduction of testing method of the extremely accurate RTCWu Xin-zheng(China Electronic Technology Group Corporation, No.58 Research Institute , Jiangsu Wuxi214035, China)Abstract:The extremely accurate real time clock is a piece of chip which can maintain accurate timekeeping, compared with the ordinary RTC chip, its integrated temperature compensated crystal oscillator and crystal are located in the center of the chip, which provides an assurance for promoting the exacticy, it also has two programmable time-of-day alarms and a programmable square-wave output. This paper takes DS3231 for instance, the environment with J750Ex and related instruments, introduces inner register with I2C and the testing method of every module. The ATE tests seconds, minutes, hours, day, date, month, and year information, the function of power. By means of OSC and frequency meter, it can test the output wave and register for aging trim, at the same time, also introduced the testing method and environment of accuracy.Key words:Extremely accurate real time clock; DS3231; testing equipment of J750Ex; I2C-bus1 引言DS3231是一款高精度的时钟芯片,具有集成的温度补偿晶体振荡器和一个32.768KHz 的晶体,可为器件提供长期精确度;包含备用电源输入端,断开主电源后仍可保持精确的计时;寄存器内部能保存时间和闹钟设置等信息;提供两个可编程的日历闹钟和一个可编程方波输出,支持I2C总线接口。
NTX300使用手册Ver. 1.2.6 D r af tP/N: N TX300-M anual-1.2.62014/1/6注意:Ysync, Inc.深圳市南山区沙河西路3009号新能源产业园2A版权所有版权© 2009, Ysync, Inc。
保留所有权利。
本文档使用所有产品名称,服务标签,商标及注册商标均归其所有者拥有。
目录1、NTX300概述 (4)2、安装配置 (5)2.1. 选择合适的位置安装GPS天线 (5)3、使用操作 (6)3.1.安装 (6)3.2.NTX300连接 (6)3.3.管理通讯连接 (7)4、串口通讯监管 (7)4.1.VER命令 (7)4.2.HELP命令 (8)4.3. SA命令 (8)4.4. TZ命令 (9)4.5. UD命令 (9)4.6. ANT命令 (10)4.7. GPS命令 (10)4.8. STA命令 (11)4.8.1 . GPS版本(选配) (11)4.8.2. 1PPS版本(选配) (12)4.8.3. IRIGB版本(选配) (13)5、附录 (14)5.1. NTX300引脚定义 (14)5.2. 产品规格 (14)5.3. 结构说明 (16)5.4. NTX300测试评估板介绍 (17)5.4.1. NTX300测试评估板连接 (17)5.4.2. NTX300测试评估板配置 (18)1、NTX300概述NTX300代表着下一代的高精度GNSS时钟板的新概念,模块采用50x50mm的尺寸与高稳恒温晶振的尺寸相当,采用引脚设计,方便用户将模块安装在自己的电路板上与使用恒温晶振一样使用时钟板。
额外的输入输出连接器安置在模块的正面方便用户连接并扩展用户的实际需求。
使用NTX300与使用恒温晶振或铷原子钟一样简单方便,但NTX300具有比铷钟或恒温晶振更好的长期稳定性,板载的北斗B1,GPS L1波段接收机不仅有效提升了恒温晶振的温度特性并对老化进行了补偿同时双接收引擎保障用户的同步可靠性。
ITL-01智能人工长途台1.简介ITL2000智能人工长途台是在ZXJ10(V10.0)程控交换机的基础上开发的军用话务台,通常是单模块局,单模块采用新的智能人工话务台机架,如果是多模块局,则仍然采用ZXJ10(V10.0)机架。
智能人工长途台,就是由微机完成对各种电路端口进行扫描,将其呼叫信息通过屏幕视图提供给话务员,话务员操作键盘,将指令输入微机,由微机控制交换网络完成对各种电路之间的接续。
智能人工长途台与老式人工台的最大区别是增加了人工交互功能,也就是说,整个接续过程是通过人与系统之间的不断交互信息来完成的,系统根据接续的进展情况不断地向话务员提示,要求话务员予以响应,话务员通过向系统发出命令从而引导系统进行接续。
2.系统功能特点2.1.系统特点2.1.1.处理能力强所有模块的主处理机采用Pentem_II/Power_PC技术,所有单元处理器采用Intel386EX。
采用4K或8K无阻塞交换网络。
2.1.2.可靠性高模块间光纤连接,电气隔离性好,抗干扰能力强;所有重要部件如主处理机、网板、网驱动板、时钟板、通信板、用户单元处理器等均采用1+1备用;单板大量采用表面贴器件,工艺水平先进,能耗少;机间通信,无论串行或并行通信总线均采用CRC校险和奇偶校验.可以综合语音交换、数据交换、人工交换等多种方式,适合于专网和特殊用户的需求。
2.1.3.开放性好方便引入ATM宽带接入模块;Internet接入模块等。
2.1.4.接口丰富用户-网络接口有:模拟用户接口、ISDN的BRI(2B+D)和PRI(30B+D)、64kb/s和n*64kb/s数据用户接口、ADSL和HDSL宽带用户接口;网络间接口有:E1/T1接口、PHI接口、STM-1接口、各种模拟用户(共电专线)、模拟中继接口(环路、磁石、载波、E&M、卫星等)。
2.1.5.模块内配置灵活1)各种插板可完全由维护终端数据库配置成不同的应用;2)数字中继板有4条PCM,每一条PCM线均可配置成30B+D接口、V5.2/V5.1接口、PHI接口、NO7号中继、随路中继、模块间或模块间连接;3)模拟信令板有120路资源;每60路均可任意配置成DTMF、MFC、CID、R2信令、会议电路、普通音板、智能业务的内置IP;4)通信板可配置成模块内和模块间通信板、NO7信令板、V5.2/V5.1信令板、30B+D信令板、话务台信令板;5)数字用户板和模拟用户板在同一单元内任意混插互换。
主板检测卡代码大全一般来说代码:FF、00、C0、D0、CF、F1或什么也没有表示CPU没通过C1、C6、C3、D3、D4、D6、D8、B0、A7、E1表示内存不过24、25、26、01、0A、0B、2A、2B、31表示显卡不过某些集成显卡主板23、24、25表示可以正常点亮,某些VIA芯片组显示13则表示可以点亮,某些品牌机里的主板显示0B则表示正常,某些主板显示4E表示正常点亮,某些INTEL芯片组的主板显示26或16则表示可以正常点亮。
C1、C6、C3、01、02这个组合循环跳变大部分是I/0坏或刷BIOS如显示05、ED、41则直接刷BIOS 00 .已显示系统的配置;即将控制INI19引导装入。
.01 处理器测试1,处理器状态核实,如果测试失败,循环是无限的。
处理器寄存器的测试即将开始,不可屏蔽中断即将停用。
CPU寄存器测试正在进行或者失败。
02 确定诊断的类型(正常或者制造)。
如果键盘缓冲器含有数据就会失效。
停用不可屏蔽中断;通过延迟开始。
CMOS写入/读出正在进行或者失灵。
03 清除8042键盘控制器,发出TESTKBRD命令(AAH)通电延迟已完成。
ROM BIOS 检查部件正在进行或失灵。
04 使8042键盘控制器复位,核实TESTKBRD。
键盘控制器软复位/通电测试。
可编程间隔计时器的测试正在进行或失灵。
05 如果不断重复制造测试1至5,可获得8042控制状态。
已确定软复位/通电;即将启动ROM。
DMA初如准备正在进行或者失灵。
06 使电路片作初始准备,停用视频、奇偶性、DMA电路片,以及清除DMA电路片,所有页面寄存器和CMOS停机字节。
已启动ROM计算ROM BIOS检查总和,以及检查键盘缓冲器是否清除。
DMA初始页面寄存器读/写测试正在进行或失灵。
07 处理器测试2,核实CPU寄存器的工作。
ROM BIOS检查总和正常,键盘缓冲器已清除,向键盘发出BAT(基本保证测试)命令。
硬件描述13 时钟板
13时钟板关于本章
介绍MCLK单板的功能、面板及结构、指示灯、接口、开关及跳线、保险、技术指标。
MCLK为系统时钟板,通过时钟软件锁相功能,为系统提供稳定准确的时钟信号。
固定
配置在主控框的后插0、1号槽位,采用主备方式工作。
MCLK单板既可以用于SSM-256
机框,也可以用于SSM-32机框。
MCLK单板主要提供以下功能:
l时钟输入:
–可接收1路来自外同步接口的2048 kbit/s或2048 kHz信号输入。
–可接收2路来自TDM接口板的8 kHz线路时钟输入。
–可接收1路来自GPS/GLONASS系统的卫星定时信号输入,可使用单GPS接收
卡,也可以使用GPS/GLONASS双星接收卡。
–UG03MCLK_VD单板还可接收1路来自外同步接口的1544 kbit/s或64 kHz+8
kHz或64 kHz+8 kHz+400 Hz信号输入。
l时钟输出:
–可输出18路RS-422电平差分16kHz时钟信号,对于主控框,通过背板总线发
送给本框的MNET单板或MTNC单板,对于其它插框,通过时钟配线提供。
–可输出1路2048 kbit/s或2048 kHz外同步信号。
–UG03MCLK_VD单板还可输出1路1544 kbit/s外同步信号。
l每块MCLK板同时向一个插框的主备MNET单板分别输出一路时钟信号。
l支持主备两块时钟板只接一路外同步参考源的工作方式。
目前使用的MCLK单板包括UG03MCLK_VB和UG03MCLK_VD。
UG03MCLK_VD在
提供UG03MCLK_VB的全部功能外,新增的功能包括:
l UG03MCLK_VD单板可接收1路来自外同步接口的1544 kbit/s或64 kHz+8 kHz或
64 kHz+8 kHz+400 Hz信号输入,可输出1路1544 kbit/s外同步信号。
l UG03MCLK_VD单板拉手条新增1.5M/64K接口。
13.1 MCLK单板面板
13.2 MCLK单板指示灯13.3 MCLK单板接口13.4 MCLK单板的保险13.5 MCLK单板技术指标
硬件描述13 时钟板
13.1 MCLK单板面板
UG03MCLK_VB面板及结构如图13-1所示。
图13-1 UG03MCLK_VB面板及结构示意
图13-2 UG03MCLK_VD 面板及结构示意
13.2 MCLK 单板指示灯
MCLK 单板指示灯的含义如表13-1所示。
表13-1 MCLK 板指示灯含义
硬件描述13 时钟板
13.3 MCLK单板接口
MCLK单板接口如表13-2所示。
表13-2 MCLK单板接口
l每个CLK_OUT接口输出三路时钟信号,分别送给三个插框的MNET单板,主备MCLK对应同一插框中的主备MNET单板。
对于主控框系统通过背板方式传输时钟信号,不使用外部时
钟配线。
l对于2M_IN接口,同时支持2MHz或2Mbit/s的BITS时钟信号。
如果同时提供这两种时钟信号则优先使用2Mbit/s信号。
l 1.5M/64K接口为UG03MCLK_VD单板新增接口,RJ45连接器的针脚关系为1——R+,2——R-,4——T+,5——T-。
13.4 MCLK单板的保险
MCLK单板保险位置请参见13.1 MCLK单板面板,指标如表13-3所示。
表13-3 MCLK单板保险
13.5 MCLK单板技术指标
MCLK单板技术指标如表13-4所示。
表13-4 MCLK单板技术指标。