数字电子技术基础习题及答案
- 格式:doc
- 大小:19.84 MB
- 文档页数:54
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)B.(127)C.(FF)D.(255)1016 10 106.与十进制数(53.5)等值的数或代码为。
10 A.(0101 0011.0101) B.(35.8) C.(110101.1) D.(65.4)8 8421BCD1627.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期:数为)等值的7.与八进制数(438.8 B.(27.6) C.(27.011)3 ) D. (100111.11).A. (1001112162169. 常用的BCD码有。
码三 D.余421码格 B.雷码 C.8偶A.奇校验码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)比十进制数(18)小。
()108)(。
1为应值上位验校的码验校奇1248在,时5数制进十送传当.6.7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t / T,则周期T越大占空比q越小。
()w9.十进制数(9)比十六进制数(9)小。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。
2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。
对偶函数Y ’= A + BC 。
3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。
A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。
A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。
⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。
解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。
第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。
A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。
数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。
2. 十进制数15 对应的二进制数是()。
A. 1111B. 1101C. 1011D. 1001答案:A。
15=8+4+2+1,对应的二进制为1111。
3. 二进制数1010 对应的十进制数是()。
A. 8B. 9C. 10D. 11答案:C。
1010=2³+2¹=8+2=10。
4. 8421BCD 码1001 表示的十进制数是()。
A. 9B. 11C. 13D. 15答案:A。
8421BCD 码中1001 对应9。
5. 逻辑函数的最小项之和表达式是()。
A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。
逻辑函数的最小项之和表达式是唯一的。
二、逻辑门电路6. 以下不属于基本逻辑门的是()。
A. 与门B. 或门C. 非门D. 与非门答案:D。
与非门是由与门和非门组合而成,不属于基本逻辑门。
7. 三输入端与门的输出为0,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。
与门只有当所有输入都为1 时输出才为1,否则输出为0。
8. 三输入端或门的输出为1,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。
或门只要有一个输入为1 时输出就为1。
9. 非门的逻辑功能是()。
A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
非门对输入信号取反。
10. 与非门的逻辑功能是()。
A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
第1章习题与参考答案【题1-1】将以下十进制数转换为二进制数、八进制数、十六进制数。
〔1〕25;〔2〕43;〔3〕56;〔4〕78解:〔1〕25=〔11001〕2=〔31〕8=〔19〕16〔2〕43=〔101011〕2=〔53〕8=〔2B〕16〔3〕56=〔111000〕2=〔70〕8=〔38〕16〔4〕〔1001110〕2、〔116〕8、〔4E〕16【题1-2】将以下二进制数转换为十进制数。
〔1〕10110001;〔2〕10101010;〔3〕11110001;〔4〕10001000解:〔1〕10110001=177〔2〕10101010=170〔3〕11110001=241〔4〕10001000=136【题1-3】将以下十六进制数转换为十进制数。
〔1〕FF;〔2〕3FF;〔3〕AB;〔4〕13FF解:〔1〕〔FF〕16=255〔2〕〔3FF〕16=1023〔3〕〔AB〕16=171〔4〕〔13FF〕16=5119【题1-4】将以下十六进制数转换为二进制数。
〔1〕11;〔2〕9C;〔3〕B1;〔4〕AF解:〔1〕〔11〕16=〔00010001〕2〔2〕〔9C〕16=〔10011100〕2〔3〕〔B1〕16=〔1011 0001〕2〔4〕〔AF〕16=〔10101111〕2【题1-5】将以下二进制数转换为十进制数。
〔1〕1110.01;〔2〕1010.11;〔3〕1100.101;〔4〕1001.0101解:〔1〕〔1110.01〕2=14.25〔2〕〔1010.11〕2=10.75〔3〕〔1001.0101〕2=9.3125【题1-6】将以下十进制数转换为二进制数。
〔1〕20.7;〔2〕10.2;〔3〕5.8;〔4〕101.71解:〔1〕20.7=〔10100.1011〕2〔2〕10.2=〔1010.0011〕2〔3〕5.8=〔101.1100〕2〔4〕101.71=〔1100101.1011〕2【题1-7】写出以下二进制数的反码与补码〔最高位为符号位〕。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.1是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。
4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。
。
5.触发器的基本性质有 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是 延时 。
7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为 。
8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 13 。
三.化简逻辑函数(14)1.用公式法化简---+++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=mdD C B A Y )()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。
四.设计一个8421码的检码电路。
要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。
要求列出真值表,写出逻辑函数式,画出逻辑图。
(15)五.触发器电路如图1(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)。
(15)六.分析图2电路实现何种逻辑功能,其中X 是控制端,对X =0和X =1分别分析,设初态为1,112==Q Q 。
(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。
芯片引脚图如图3所示,序列信号为11001101(左位为先)。
(15)数字电子技术试卷(3)三.填空(16)1.十进制数86的二进制数是 ;8421BCD 码是 。
2.在Y=AB+CD 的真值表中,Y =1的状态有 个。
3.4位二进制数码可以编成 个代码,用这些代码表示0~9十进制输的十个数码,必须去掉 代码。
4.描述触发器逻辑功能的方法有 。
5.若Q =1,J=0,K=1,则=+1n Q 。
。
6.设ROM 地址为70~A A ,输出为30~Y Y ,则ROM 的容量为。
7.一个8位二进制D/A 转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为 。
8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。
三.化简逻辑函数(14)1.用公式法化简C B BC BC A BCD A A Y --++++=____,化为最简与或表达式。
2.用卡诺图化简∑∑=mdD C B A Y )()+(11,10,9,3,2,113,8,6,4,0),,,(,化为最简与或表达式。
四.由双4选1数据选择器组成的电路如图1所示,①写出21,Y Y 的表达式。
②列出21,Y Y 的真值表。
(15)五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。
试用门电路设计。
要求:列出真值表,写出逻辑函数式,画出逻辑电路图。
(15) 六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出21,Q Q 与Y 的对应波形。
(设21,Q Q 的初态为11)(15)七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C 端左进位输出。
芯片引脚图如图3所示。
(15)数字电子技术试卷(4)四.填空(16)1.十进制数3.5的二进制数是 ;8421BCD 码是。
2.在()B A A Y ⊕=的结果是 。
3.D 触发器的状态方程为 ,如果用D 触发器来实现T 触发器的功能,则T 、D 间的关系为 。
4.一个64选1的数据选择器,它的选择控制端有 个。
5.6位D/A 转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为伏。
6.一片64K ×8存储容量的只读存储器ROM ,有 条地址线,有条数据线。
7. 由555定时器构成的单稳态触发器,输出脉宽≈W T 。
8.和是衡量A/D 、D/A 转换器性能优劣的主要指标。
五.回答问题(10)1.已知XY=XZ ,则Y=Z ,正确吗?为什么?2.已知X+Y=XY ,则X=Y ,正确吗?为什么?三.化简逻辑函数(14)1.用公式法化简C B AC C B A Y +++=---,化为最简与或表达式。
2.用卡诺图化简∑∑=mdD C B A Y )()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。
四.分析图1所示电路,要求列出21,Y Y 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。
(15)五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)六.试用D 触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。
要求有设计过程。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷5一.选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1. 将十进制数(3.5)10转换成二进制数是 ( )① 11.11 ② 10.11③ 10.01 ④ 11.102. 三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( )① m2 ② m5③ m3 ④ m73.一片64k ×8存储容量的只读存储器(ROM ),有 ( )①64条地址线和8条数据线 ②64条地址线和16条数据线③16条地址线和8条数据线 ④16条地址线和16条数据线4. 在ADC 工作过程中,包括保持a ,采样b ,编码c ,量化d 四个过程,他们先后顺序应该是 [ ]① abcd ② bcda③ cbad ④ badc5.以下各种ADC 中,转换速度最慢的是 ( )① 并联比较型 ② 逐次逼进型③双积分型④以上各型速度相同6. 一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为( )①1:3 ②1:4③1:5 ④1:67. 当三态门输出高阻状态时,输出电阻为( )①无穷大②约100欧姆③无穷小④约10欧姆8.通常DAC中的输出端运算放大器作用是( )①倒相②放大③积分④求和9. 16个触发器构成计数器,该计数器可能的最大计数模值是( )①16 ②32③162④21610.一个64选1的数据选择器有()个选择控制信号输入端。
( )①6 ②16③32 ④64二.判断题(20分)1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2.三态门输出为高阻时,其输出线上电压为高电平()3.前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
()7.当时序逻辑电路存在无效循环时该电路不能自启动()8.RS触发器、JK触发器均具有状态翻转功能()9.D/A 的含义是模数转换( )10.构成一个7进制计数器需要3个触发器( )三、简答题(每小题5分,共10分)1.用基本公式和定理证明下列等式:()ABC BC A C AB B C AB ++=+。
2请写出RS 、JK 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
四.用卡诺图化简以下逻辑函数 (每小题5分,共10分)1.D C A C B A D C D C A ABD ABC Y ++⋅+++=2.()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =0五.一个组合电路具有3个输入端A,B,C ,一个输出端Y ,其输入和输出波形如图1所示,使用或非门设计电路。
(15分)六.8选1数据选择器CC4512的逻辑功能如表4.1所示。
试写出图2所示电路输出端Y 的最简与或形式的表达式。
(10分)七.如图3所示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
(15分)数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=()16=()102、(8C)16=()2=()103、(127 )10=()2=()164、(110101.11)8=()165、(-1101B)原码=()反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。
a) 一个逻辑函数全部最小项之和恒等于0b)一个逻辑函数全部最大项之和恒等于0c)一个逻辑函数全部最大项之积恒等于1d )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。