电子专业 硬件工程师面试试题及部分答案
- 格式:docx
- 大小:38.30 KB
- 文档页数:13
硬件应用工程师面试题及答案1.介绍一下你在硬件设计方面的经验和专业背景。
答:我拥有X年的硬件设计经验,曾在ABC公司担任硬件工程师一职,负责设计和调试ABC产品的电路板。
我的专业背景包括电子工程学士学位,并持有X证书。
2.请分享一个你成功解决硬件设计问题的案例。
答:在上一家公司,我们遇到了一起电磁干扰的问题,导致产品性能下降。
我通过重新设计电源隔离电路和优化布线,成功解决了这个问题,提高了产品的整体稳定性。
3.谈谈你对硬件开发生命周期的理解,以及在其中的角色。
答:硬件开发生命周期包括需求分析、设计、原型制作、测试、生产和维护。
我的角色通常涉及到从设计到测试的整个过程,确保产品在各个阶段都能符合预期性能要求。
4.你熟悉哪些硬件设计工具和软件?答:我熟悉使用Altium Designer、CadenceAllegro等工具进行电路设计和布局。
同时,我也有使用仿真工具如SPICE进行电路分析的经验。
5.在硬件设计中,如何权衡成本和性能?能否分享具体案例?答:在ABC项目中,我们需要在保证产品性能的同时控制成本。
我采用了新型的低功耗处理器,通过优化电源电路,成功降低了成本,同时确保了产品的性能。
6.如何处理硬件设计中的故障排除?请分享一次你成功解决硬件故障的经验。
答:在DEF项目中,我们遇到了一个电源模块的故障。
通过分析电路图和使用示波器,我定位到了一个电容故障,并迅速更换解决了问题,确保了项目的进度。
7.你对硬件安全性有何了解?在设计中有何考虑?答:硬件安全性对于某些应用至关重要。
在GHI项目中,我引入了加密算法保护存储在设备上的敏感数据,并采用了物理隔离措施,确保硬件的安全性。
8.解释一下EMI和EMC以及在硬件设计中的应对策略。
答:EMI是电磁干扰,EMC是电磁兼容性。
在JKL项目中,我通过优化PCB布局、添加滤波器和屏蔽罩等手段,有效减小了电磁辐射,提高了产品的电磁兼容性。
9.在硬件设计中,如何考虑能耗优化?能否分享一次能耗优化的实际案例?答:在MNO项目中,我采用了先进的低功耗组件和功率管理技术,通过智能休眠模式和动态电压调整,成功降低了产品的整体能耗,延长了电池寿命。
硬件测试工程师面试题及答案1.介绍一下你在硬件测试领域的经验和专业背景。
答:我持有电子工程学士学位,并在过去五年内一直从事硬件测试工程师的工作。
我在公司X负责测试嵌入式系统和电路板,确保其符合规格和质量标准。
我参与了多个项目,例如Y项目,通过编写自动化测试脚本提高了测试效率,减少了错误率。
2.请描述一下你如何规划硬件测试的流程。
答:我首先会仔细研究硬件规格和设计文档,制定测试计划。
然后,根据测试计划编写详细的测试用例,包括正常和异常情况。
我善于使用自动化测试工具,确保测试的全面性和一致性。
最后,我会进行系统集成测试,确保硬件与其他组件协同工作。
3.你在硬件故障排除方面有何经验?答:我有丰富的硬件故障排除经验。
在项目Z中,我们面临一个电源管理问题,通过使用示波器和逻辑分析仪等仪器进行详细分析,最终定位并解决了问题。
这经验加深了我对硬件故障排除的理解。
4.你如何评估硬件测试的风险,并采取什么措施来降低风险?答:在测试计划的初期阶段,我会进行风险评估,识别潜在的问题。
我会优先测试高风险区域,并确保测试用例充分覆盖可能的故障情况。
此外,我会与开发团队密切合作,及时了解设计变更,并相应地调整测试策略。
5.谈谈你在性能测试方面的经验。
答:我曾参与过一个项目,需要对嵌入式系统的性能进行评估。
我通过利用性能测试工具模拟不同负载条件,分析系统响应时间、吞吐量和资源利用率。
这帮助我们在产品发布前解决了潜在的性能瓶颈问题。
6.如何确保测试结果的可重复性和一致性?答:我在测试中使用自动化测试框架,确保测试用例能够在相同环境下反复执行。
此外,我会定期检查测试环境的配置,确保与测试用例中的要求一致。
对于手动测试,我会详细记录测试步骤和环境配置,以确保可重复性。
7.在硬件测试中,你如何处理测试过程中发现的缺陷?答:我会使用缺陷跟踪工具记录每个缺陷的详细信息,包括复现步骤、环境和严重程度。
同时,我会与开发团队紧密合作,提供准确的信息,以便他们更好地理解和解决问题。
第1篇一、基础知识1. 请简要介绍电子电路的基本组成和功能。
2. 什么是基尔霍夫定律?请分别说明基尔霍夫电流定律和基尔霍夫电压定律。
3. 什么是晶体管?请列举晶体管的三种主要类型及其特点。
4. 请解释什么是放大电路?放大电路的主要参数有哪些?5. 什么是反馈电路?请列举反馈电路的几种类型及其应用。
6. 什么是频率响应?如何判断一个放大电路的稳定性?7. 什么是差分放大电路?为什么差分放大电路在模拟电路中应用广泛?8. 请解释什么是PCB(印刷电路板)?PCB设计过程中需要注意哪些问题?9. 什么是EMC(电磁兼容性)?为什么硬件工程师需要关注EMC?10. 请列举几种常见的无源元件及其符号和功能。
二、电路设计与分析1. 请设计一个简单的放大电路,并分析其性能参数。
2. 请设计一个稳压电路,并说明其工作原理和适用场景。
3. 请设计一个滤波电路,并分析其滤波效果。
4. 请设计一个开关电源,并说明其工作原理和主要参数。
5. 请设计一个PWM(脉冲宽度调制)电路,并分析其控制原理。
6. 请设计一个通信接口电路,并说明其工作原理和协议。
7. 请设计一个传感器电路,并分析其信号处理方法。
8. 请设计一个电源管理电路,并说明其功能。
三、数字电路与系统1. 请解释什么是数字电路?数字电路与模拟电路的主要区别是什么?2. 什么是逻辑门?请列举常见的逻辑门及其功能。
3. 什么是触发器?请列举几种常见的触发器及其功能。
4. 什么是时序电路?请列举几种常见的时序电路及其功能。
5. 什么是组合电路?请列举几种常见的组合电路及其功能。
6. 什么是微处理器?请列举微处理器的主要功能。
7. 什么是总线?请列举总线的主要类型及其特点。
8. 什么是嵌入式系统?请列举嵌入式系统的主要特点。
四、硬件描述语言与FPGA1. 什么是硬件描述语言(HDL)?请列举几种常见的HDL及其特点。
2. 什么是FPGA(现场可编程门阵列)?FPGA的主要特点是什么?3. 请用Verilog或VHDL设计一个简单的数字电路,并说明其工作原理。
硬件工程师面试题集(含答案)一、选择题1. 以下哪个不是微处理器的组成部分?A. 寄存器B. 控制单元C. 内存单元D. 输入/输出接口答案:C2. 在数字电路中,以下哪个逻辑门不能实现?A. 与门B. 或门C. 非门D. 异或门答案:D3. 以下哪个是存储器容量最小的类型?A. ROMB. RAMC. EEPROMD. FLASH答案:A4. 以下哪个不是时序逻辑电路?A. 触发器B. 计数器C. 寄存器D. 加法器答案:D5. 以下哪个信号表示数据传输结束?A. 同步信号B. 异步信号C. 握手信号D. 结束信号答案:D二、填空题1. 微处理器的字长一般是指其_____。
答案:数据位2. 常用的时序逻辑电路有____、____和____。
答案:触发器、计数器、寄存器3. 在数字电路中,逻辑1用____表示,逻辑0用____表示。
答案:高电平、低电平4. 存储器按照访问方式可分为____和____。
答案:随机存储器、只读存储器5. 微处理器与其他芯片之间通过____进行数据传输。
答案:总线三、判断题1. 微处理器的性能直接影响计算机的性能。
(√)2. 并行电路的传输速度比串行电路快。
(√)3. 所有存储器都具有读写功能。
(×)4. 微处理器的时钟频率越高,其处理速度越快。
(√)5. 数字电路不需要电源。
(×)四、简答题1. 请简述微处理器的组成。
答案:微处理器由运算单元、控制单元、寄存器、输入/输出接口等组成。
2. 请解释什么是总线。
答案:总线是计算机各种功能芯片之间进行数据传输的通道。
3. 请简述触发器的作用。
答案:触发器是一种时序逻辑电路,用于存储和控制信号的状态。
4. 请解释什么是字长。
答案:字长是指微处理器一次能处理的二进制位数,通常字长越大,处理能力越强。
5. 请简述数字电路的特点。
答案:数字电路是一种以数字信号为基础,通过逻辑门、触发器等元件实现数字信号处理和控制的电路。
电力电子产品硬件研发工程师面试题及答案1.请介绍一下您在电力电子产品硬件研发方面的工作经验以及您在上一份工作中的主要贡献。
答:在上一份工作中,我担任了电力电子产品硬件研发工程师的职务,负责设计和优化功率逆变器电路。
通过引入新型元件和采用先进的控制策略,成功提高了产品的效率,并减少了热损失。
我的工作使得公司产品在市场上更具竞争力。
2.在电力电子产品的硬件设计中,您如何平衡性能、成本和可靠性?能否分享一次成功的经验?答:在硬件设计中,我注重性能、成本和可靠性的平衡。
例如,在上一次项目中,我采用了高效的拓扑结构,同时精选了成本适中的元件,以确保产品在性能上达到最佳水平,同时保持相对较低的制造成本。
通过详细的成本效益分析和可靠性测试,最终成功交付了一款满足客户需求的高性价比产品。
3.在电力电子产品研发中,您如何应对不同环境条件对硬件的影响?请提供一个具体的案例。
答:在先前的项目中,我们面临了一项要求产品在极端温度条件下工作的挑战。
我采用了温度补偿技术,通过调整电路参数以适应不同温度,确保产品在□40°C至85°C范围内能够稳定工作。
这项改进显著提高了产品的可靠性,同时满足了客户在极端环境中的需求。
4.请解释电力电子产品中的EMI/EMC问题,以及您是如何处理这些问题的?答:EMI/EMC问题在电力电子产品中至关重要。
我在设计过程中采用了滤波器、屏蔽和优化布局等手段,以减少电磁辐射和提高抗干扰性。
我还进行了系统级的电磁兼容性测试,确保产品在实际应用中不会干扰其他设备,同时能够抵御外部电磁干扰。
5.请说明您对电力电子产品安全性的关注点,以及您在设计中采取的措施。
答:在电力电子产品设计中,安全性是首要考虑因素之一。
我关注过电流、电压和温度的限制,并在设计中引入了多层保护机制,如过流保护、过温保护和过压保护。
这些措施确保产品在正常使用条件下始终保持安全,并在异常情况下能够及时切断电源,防止损坏或危害用户。
硬件工程师面试题及答案1.你能介绍一下你之前所做过的硬件项目吗?你在这个项目中负责了哪些任务?答:可以举例一个之前做过的硬件项目。
在这个项目中,我负责了硬件设计、原理图设计、PCB布局设计、硬件测试、问题分析和解决等任务。
2.你对硬件设计的流程和标准了解吗?答:了解。
硬件设计的流程通常包括需求分析、概念设计、详细设计、实现、测试和验证等阶段。
同时,硬件设计的标准包括电气标准、机械标准、安全标准等,需要根据不同的项目和产品进行相应的选择和应用。
3.你使用过哪些EDA工具?你对这些工具的使用熟练程度如何?答:我使用过多个EDA工具,包括Altium Designer、OrCAD、PADS等。
在这些工具中,我最熟悉的是Altium Designer,熟练掌握了原理图设计、PCB布局设计、制版输出等功能。
4.你如何保证硬件的可靠性和稳定性?答:在硬件设计中,我会尽可能使用成熟、可靠的电子元器件和电路方案,确保硬件的可靠性和稳定性。
同时,我也会进行各种测试和验证,例如环境测试、可靠性测试、EMC测试等,以验证硬件的稳定性和可靠性。
5.你对EMC的认识和了解如何?答:EMC是指电磁兼容性,是指设备和系统在电磁环境中的电磁耐受能力。
在硬件设计中,需要考虑EMC的问题,避免设备和系统受到电磁干扰或对周围环境造成干扰。
因此,我通常会在硬件设计中采用一些措施,例如屏蔽设计、接地设计、滤波设计等,以提高设备和系统的EMC能力。
6.你对安全标准和认证了解如何?答:在硬件设计中,需要考虑安全标准和认证,例如CE认证、UL认证等。
这些标准和认证通常包括机械、电气、环境等多个方面的要求,需要严格遵守和实施。
在硬件设计中,我会了解和掌握相应的标准和认证要求,确保硬件设计符合相应的标准和认证要求。
7.你在硬件测试中,如何排查故障?答:在硬件测试中,我会先根据测试结果和测试数据进行分析和评估,确定问题的大致方向。
然后,我会通过分析原理图、PCB布局图、元器件手册等,逐步缩小故障范围,并进行相应的测试和验证。
硬件工程师面试题集(DSP,嵌入式系统,电子线路,通讯,微电子,半导体)1、下面是一些基本的数字电路知识问题,请简要回答之。
(1) 什么是Setup和Hold 时间?答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。
建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。
输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的SetupTime。
如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。
保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。
如果Hold Time 不够,数据同样不能被打入触发器。
(2) 什么是竞争与冒险现象?怎样判断?如何消除?答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。
由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
(3) 请画出用D 触发器实现2 倍分频的逻辑电路答:把D 触发器的输出端加非门接到D 端即可,如下图所示:(4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?答:线与逻辑是两个或多个输出信号相连可以实现与的功能。
在硬件上,要用OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC 门,应在OC 门输出端接一上拉电阻(线或则是下拉电阻)。
(5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别?答:同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。
硬件经典面试100 题(附参考答案)1、请列举您知道的电阻、电容、电感品牌(最好包括国、国外品牌)。
电阻:美国:AVX、VISHAY 威世日本:KOA 兴亚、Kyocera 京瓷、muRata 村田、Panasonic 松下、ROHM 罗姆、susumu、TDK:LIZ 丽智、PHYCOM 飞元、RALEC 旺诠、ROYALOHM 厚生、SUPEROHM 美隆、TA-I 大毅、TMTEC 泰铭、TOKEN德键、TYOHM 幸亚、UniOhm 厚声、VITROHM、VIKING 光颉、WALSIN 华新科、YAGEO 国巨新加坡:ASJ中国:FH 风华、捷比信电容:美国:AVX、KEMET 基美、Skywell 泽天、VISHAY 威世英国:NOVER 诺华德国:EPCOS、WIMA 威马丹麦:JENSEN 战神日本:ELNA 伊娜、FUJITSU 富士通、HITACHI 日立、KOA 兴亚、Kyocera 京瓷、Matsushita 松下、muRata 村田、NEC、nichicon(蓝宝石)尼吉康、Nippon Chemi-Con(黑金刚、嘉美工)日本化工、Panasonic 松下、Raycon 威康、Rubycon(红宝石)、SANYO 三洋、TAIYO YUDEN 太诱、TDK、TK 东信国:SAMSUNG 三星、SAMWHA 三和、SAMYOUNG 三莹:CAPSUN、CAPXON(丰宾)凯普松、Chocon、Choyo、ELITE 金山、EVERCON、EYANG 宇阳、GEMCON 至美、GSC 杰商、G-Luxon 世昕、HEC 禾伸堂、HERMEI 合美电机、JACKCON 融欣、JPCON 正邦、LELON 立隆、LTEC 辉城、OST 奥斯特、SACON 士康、SUSCON 冠佐、TAICON 台康、TEAPO 智宝、WALSIN 华新科、YAGEO 国巨:FUJICON 富之光、SAMXON 万裕中国:AiSHi 艾华科技、Chang 华威电子、FCON 金富康、FH风华、HEC 东、JIANGHAI 江海、JICON 吉光电子、LM 利明、R.M 三水日明电子、Rukycon 海丰三力、Sancon 海门三鑫、SEACON 鑫龙茂电子、SHENGDA 升达、TAI-TECH 台庆、TF 同飞、TEAMYOUNG 天扬、QIFA 奇发电子电感:美国:AEM、AVX、Coilcraft 线艺、Pulse 普思、VISHAY 威世德国:EPCOS、WE日本:KOA 兴亚、muRata 村田、Panasonic 松下、sumida 胜美达、TAIYO YUDEN 太诱、TDK、TOKO、TOREX 特瑞仕:CHILISIN 奇力新、yers 美磊、TAI-TECH 台庆、TOKEN 德键、VIKING 光颉、WALSIN 华新科、YAGEO 国巨中国:Gausstek 丰晶、GLE 格莱尔、FH 风华、CODACA 科达嘉、Sunlord 顺络、紫泰荆、英达2、请解释电阻、电容、电感封装的含义:0402、0603、0805。
硬件工程师面试题集(DSP,嵌入式系统,电子线路,通讯,微电子,半导体)---Real_Yamedei下面是一些基本的数字电路知识问题,请简要回答之。
(1) 什么是Setup和Hold 时间?答:Setup/Hold Time用于测试芯片对输入信号和时钟信号之间的时间要求。
建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。
输入数据信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间通常所说的SetupTime。
如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。
保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。
如果Hold Time不够,数据同样不能被打入触发器。
(2) 什么是竞争与冒险现象?怎样判断?如何消除?答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。
由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
(3) 请画出用D触发器实现2倍分频的逻辑电路答:把D触发器的输出端加非门接到D端即可,如下图所示:(4) 什么是”线与”逻辑,要实现它,在硬件特性上有什么具体要求?答:线与逻辑是两个或多个输出信号相连可以实现与的功能。
在硬件上,要用0C门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏0C门,应在0C门输出端接一上拉电阻(线或则是下拉电阻)。
(5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别?答:同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系电路设计可分类为同步电路设计和异步电路设计。
硬件工程师笔试面试题及答案(fpga相关)硬件工程师笔试面试题及答案(FPGA相关)1. 请解释什么是FPGA,并简述其工作原理。
答案:FPGA(Field-Programmable Gate Array,现场可编程门阵列)是一种可以通过编程来配置的集成电路。
它由可编程逻辑块、可编程互连和I/O块组成,用户可以通过编程来定义这些逻辑块和互连的连接方式,从而实现特定的硬件逻辑功能。
2. FPGA与ASIC的主要区别是什么?答案:FPGA与ASIC的主要区别在于:- FPGA是可编程的,用户可以根据自己的需求来配置其逻辑功能,而ASIC(Application-Specific Integrated Circuit,专用集成电路)是为特定应用定制的,一旦制造完成就无法更改。
- FPGA的开发周期较短,适合快速原型开发和产品迭代,ASIC的开发周期较长,但一旦量产,成本较低。
- FPGA的功耗通常高于ASIC,因为ASIC可以针对特定应用进行优化。
3. 描述FPGA设计流程的基本步骤。
答案:FPGA设计流程的基本步骤包括:- 需求分析:确定设计目标和性能要求。
- 逻辑设计:使用硬件描述语言(如VHDL或Verilog)编写设计代码。
- 综合:将设计代码转换为FPGA可以理解的逻辑网表。
- 布局布线:将逻辑网表映射到FPGA芯片的物理资源上,并进行布线。
- 仿真:通过软件模拟来验证设计的正确性。
- 编程下载:将设计文件下载到FPGA芯片中进行测试。
- 调试:根据测试结果对设计进行调整和优化。
4. 在FPGA设计中,如何优化时序性能?答案:在FPGA设计中,优化时序性能可以通过以下方法:- 使用流水线技术来减少关键路径的延迟。
- 优化逻辑设计,减少逻辑深度。
- 使用快速的触发器和低延迟的逻辑门。
- 适当地使用时钟树和时钟管理技术。
- 进行时序约束和时序分析,确保时序要求得到满足。
5. 请列举FPGA设计中常见的测试方法。
模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)基尔霍夫电流定律是一个电荷守恒定律,即在一个电路中流入一个节点的电荷与流出同一个节点的电荷相等.基尔霍夫电压定律是一个能量守恒定律,即在一个回路中回路电压之和为零.2、平板电容公式(C=εS/4πkd)。
(未知)3、最基本的如三极管曲线特性。
(未知)4、描述反馈电路的概念,列举他们的应用。
(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。
(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。
(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。
(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。
(未知)11、画差放的两个输入管。
(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图。
并画出一个晶体管级的运放电路。
(仕兰微电子)13、用运算放大器组成一个10倍的放大器。
(未知)14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间。
(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R 上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。
当RC<< period - setup ? hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。
组合逻辑电路最大延迟为T2max,最小为T2min。
问,触发器D2的建立时间T3和保持时间应满足什么条件。
(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式。
(威盛VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点。
(威盛VIA 2003.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。
(威盛VIA2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。
(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。
(未知)22、卡诺图写出逻辑表达使。
(威盛VIA 2003.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。
(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operationregion of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门。
(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 inputAND gate and explain which inputhas faster response for output rising edge.(less delay time)。
(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。
(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate。
(威盛VIA 2003.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或。
(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图。
(科广试题)33、用逻辑们和cmos电路实现ab+cd。
(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。
(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’。
(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简)。
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。
(Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器。
(华为)40、给出两个门电路让你分析异同。
(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。
(未知)43、用波形表示D触发器的功能。
(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器。
(扬智电子笔试)45、用逻辑们画出D触发器。
(威盛VIA 2003.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之。
(威盛)47、画出一种CMOS的D锁存器的电路图和版图。
(未知)48、D触发器和D锁存器的区别。
(新太硬件面试)49、简述latch和filp-flop的异同。
(未知)50、LATCH和DFF的概念和区别。
(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
(南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图。
(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)57、用D触发器做个4进制的计数。
(华为)58、实现N位Johnson Counter,N=5。
(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器。
(未知)61、BLOCKING NONBLOCKING 赋值的区别。
(南山之桥)62、写异步D触发器的verilog module。
(扬智电子笔试)module dff8(clk , reset, d, q);inputclk;inputreset;input[7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的Verilog描述?(汉王笔试)module divide2( clk , clk_o, reset);inputclk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些?b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。
(汉王笔试)PAL,PLD,CPLD,FPGA。
module dff8(clk , reset, d, q);inputclk;inputreset;inputd;output q;reg q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、请用HDL描述四位的全加法器、5分频电路。
(仕兰微电子)66、用VERILOG或VHDL写一段代码,实现10进制计数器。
(未知)67、用VERILOG或VHDL写一段代码,实现消除一个glitch。
(未知)68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的)。
(威盛VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计。
(仕兰微电子)70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。
(扬智电子笔试)71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数。
(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求。
(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程。
(未知)73、画出可以检测10010串的状态图,并verilog实现之。