广工数电试卷 - 副本
- 格式:doc
- 大小:569.00 KB
- 文档页数:4
广东工业大学考试试卷课程名称: 数字电子技术A一、 填空題(20分)1. ( 731 )8 = ( )10= ( )8421BCD2. 半導體數碼管的每個顯示段是由 構成的。
3. JK 觸發器的次態方程為,則驅動方程J= , K= 。
4. 觸發器的輸出脈衝寬度與輸入信號無關。
5. 在A/D 電路中輸入信號的最大頻率是15kHz,則取樣脈衝的頻率至少要大於 kHz 。
6. 若把輸入的正弦波轉換成同頻的矩形波,則採用 電路。
7.一個8位D/A 轉換器的每個量化階梯為0.025V 電壓,則它最大能表示 V 電壓 。
8. 圖1所示電路的最簡與或式為 。
二、判斷題(5分) 1. 由譯碼器和邏輯門構成的電路能同時實現多個函數輸出。
( ) 2. 函數 與互為反函數。
( ) 3. 將4個三態門的輸出接到同一條數據線上,則在任何時刻應至少有一個三態門處於高阻態 ( )4. 石英晶體多謝振盪器的主要優點是振盪頻率高。
( )5. 連續“同或”100個0的結果是1。
( )三、單項選擇題 (15分)1. 函數F(a,b,c,d)=Σm(2,3,6,8,9,10,11,12,12,14)的最簡 與-或 式是F= 。
A. B. C. D. 2. 十進制計數器74160不能實現( )分頻。
A. 4B. 10C. 2D. 163. 在8位D/A 轉換器中,其分辨率是 。
A. 1/8B. 1/256C. 1/255D. 1/24. 右圖中CMOS 邏輯門構成的電路 輸出不為高電平的是( )。
A. Y 1和Y 2B. Y 2和Y 3C. Y 3和Y 4,且Y 2為高阻態D. Y 2和Y 4+=+++=++=++++++++5. 圖3所示邏輯電路的邏輯功能是()。
A. 譯碼器B. 數據比較器C. 數據選擇器D. 全加器四. 寫出如圖所示各門電路的輸出最簡表達式。
圖中是74系列TTL電路。
Y1= Y2= Y3= 五、寫出下圖所示電路的次態方程,並畫出觸發器輸出端波形圖。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
试卷二一填空题:(每空 2 分,共16 分)1 、十进制数27.25 对应的二进制数为,十六进制数为。
2 、二进制数1000111 对应的8421BCD 码为。
3 、逻辑函数的反函数,对偶函数F ′ = 。
4 、有一个容量为256 × 4 位的ROM ,该ROM 有个存储单元,根地址线。
5 、题5 图所示电路中,若输入时钟脉冲CP 的频率为40kHz ,则输出Z 的频率为。
题5 图二、选择题:在每小题的四个备选答案中选出一个或多个正确答案,并将其代号写在题中的括号“【】”内。
(每小题 2 分,共12 分)6 、在下列逻辑电路中,不是组合逻辑电路的有。
. 译码器. 编码器. 全加器. 寄存器7 、题7 图所示各电路中,能正常工作的是。
题 7 图《数字电子技术》试题A( 共5 页) 第1 页8 、题8 图所示TTL 电路中,若开门电阻,关门电阻,能实现逻辑功能的电路是。
题 8 图9 、题9 图所示电路中,能完成逻辑功能的电路是。
题 9 图10 、用ROM 实现逻辑设计时,要求ROM 的与阵列必须产生。
变量的个最小项变量的个或项变量的个与项变量的个或项11 、构造一个十进制加法计数器,至少要用JK 触发器。
. 3 个. 4 个. 5 个. 10 个三、分析与设计题(共72 分)12 、将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。
共6 分)••,约束条件为。
《数字电子技术》试题 A( 共 5 页 ) 第 2 页13 、某双 4 选 1 数据选择器的功能如下表,接成如题 13 图 所示的电路。
分析电路功能,写出输出逻辑函数的表达式,用最小项之和的形式表示。
(共 8 分) 4 选 1 选择器功能表题 13 图选通 地 址 输出1 × × 0 0 00 0 0 1 0 10 0 1 1试卷二14 、写出题 14 图( )所示电路的次态函数(即),并画出在题 14 图()给定信号作用下的电压波形。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
广东工业大学考试试卷答案(A卷)课程名称:数字集成电路设计试春满分100分考试时间:2014年1月13日(第19周星期二)一、名词释义(共20分)摩尔定律:当价格不变时,集成电路上可容纳的晶体管数目,约每隔18个月便会増加一倍,性能也将提fl—倍。
(4分)传播延时:tpHL,输岀由高变低翻转的响应时间,50%Vin->50%Vout5 tpLH,輸岀由低变高翩转的响应肘间,50%Vin->50%Vout^(4分)扇岀:连接到驱动门描岀端负載门的数目。
(4分)寄存器:存放二进制数据器件,由锁存器构成,一般为边沿触发。
(4分)时钟抖动:同一点上相继的时钟沿随时间的变动。
(4分)二、埴空(共40分)1.电感憫合噪声(2分)电容福合噪声(2分)电源地噪声(2分)2.扩散电容(2分)覆盖电容(2分)沟道电容(2分)3.全比例缩小(2分)电压恒定按比例缩小(2分)一般化缩小(2分)4.动态功耗(2分)短路功耗(2分)静态功耗(2分)5.2N (2分)N+1 (2分)N+2 (2分)6.同或F I~.IB^A3(2 分)异或Fl -.45-^5 (2分)7.全定制(2分)半定制(2分)8. a (2 分)三、分析设计(共40分)1.组合逻辑a. r = U*scD;b・若以最小尺寸反相器为参考,在该电路中,串联器件尺寸増大两倍,并联器件尺寸维持不变。
如图所示。
C.输入中最后穏定的信号为关铤信号,保证关键信号路径上的晶体管靠近输岀,可减小延时。
如图所示。
2.时序逻辑a.上升沿触发;工作原理:若理想时钟,当CLK=O时,T1导通,T2截止, 数据D通过T1保存到Ch当CLK=1时,T1截止,T2导通,数据D通过II, T2, 12传输到Q。
b.大于T1的传播延时;4:近似为0; ”切大于II, T2, 13的总传播延时。
3.系统时钟a.优点I H树时钟分布技术,理,想情况下的时钟偏差为零;缺点I易受工艺影响,实际几何形态不重要,电气上的对称更重要。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
试卷一一填空题(每题2 分,共14 分)•=( ) 16 。
•函数的反函数__________ 。
•一个10 位地址码、8 位输出的ROM ,其存储矩阵的容量为__________ 。
•单稳态触发器的主要用途为__________ 、__________ 和延时。
•一个8 位D/A 转换器的最小输出电压增量为0.02V ,当输入代码为11011001 时,输出电压为__________ 。
•若一个8 位D/A 转换器的分辨率用百分数表示,则应是__________ 。
•已知TTL 与非门的特性如下: 输入电流mA ,40 m A 。
输出低电平时,输出电流最大为10mA ,输出高电平时,输出电流最大为1mA ,则其扇出系数N 0 =__________ 。
二、判断下图所示各电路接法的对错,对的打“ ? ”,错的打“ × ”。
(除特殊说明外,均为TTL 电路)(8 小题,共16 分)(1 )(2 )CMOS 电路(3 )(4 )(5 )(6 )(7) (8)CMOS 电路三用卡诺图化简逻辑函数,约束条件为。
将结果写成与非—与非形式。
(6 分)四已知逻辑函数,(1 )用公式法化简为最简与- 或式。
(2 )用3 线-8 线译码器(逻辑符号如右图)和最少的门电路实现该逻辑函数。
译码器输出低电平有效,使能端。
(10 分)五在双积分式A/D 转换器中,计数器的最大计数容量为N 1 =(3000) 10 ,若参考电压V REF =+15V ,第二次计数值N 2 =(2000) 10 ,此时的输入模拟电压为多少?输出数字量是多少?(4 分)•六用RAM2114 芯片构成和3 线-8 线译码器组成4K × 8 的RAM ,画出逻辑图。
(6 分)七试用两片如图所示的四位二进制加法计数器74LS161 (Q 3 为高位端)构成85 进制计数器。
要求两片之间采用同步级连及整体置数法置0 实现。
(8 分)74LS161 功能表CPRD LD EP ET工作状态′ 0 ′ ′ ′ 清01 0 ′ ′ 预置数′ 1 1 0 ′ 保持′ 1 1 ′ 0 保持1 1 1 1 计数八设TTL 主从JK 触发器的初态Q n =0 ,试画出下图所示的输入信号作用下触发器的工作波形。
期末考试试题课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
广东工业大学试卷用纸,共6 页,第 页1广东工业大学试卷用纸,共6 页,第 页2广东工业大学试卷用纸,共6 页,第 页3 9、欲将缓慢变化的波形转换成矩形脉冲,应选用:( A )A .施密特触发器B .多谐振荡器C .单稳态触发器D .RS 触发器 10、由555定时器构成单稳态触发器其输出脉冲宽度W t 为:(A ) A .1.1RC B . 0.7RC C .1.43RC D .2.2RC三、 分析题(本大题共30分)1、试分析图1所示逻辑电路 (1)写出标准与或表达式(4分); (2)写出最简与非-与非式(4分); (3)写出最简或非-或非式(4分)。
图1CAB C B A ABC BC A A C B C B BC A C B BC AC B BC Y +++=•++=•⊕+=•⊕•=)()()()1(1(2)画由卡诺图并圈“1”项化简,得BCAC AB Y ++=1(3)圈卡诺图“0”项化简,得)()()()()()(则C B C A B A C B C A B A Y C B C A B A CB C A B A C B C A B A C B C A B A Y +++++=+•+•+=+•+•+=••=++=++=11)()()(2、试分析图2所示电路,写出标准与或表达式(4分)0Y 1Y 2Y 3Y 4Y 5Y 6Y 7Y &Y 2AB C "1"图2&&1=&A BCY 1(A,B,C)广东工业大学试卷用纸,共6 页,第 页4广东工业大学试卷用纸,共6 页,第 页5 Y1/2 74LS153D 3 D 2 D 1 D 0A 1 A 0 STA B1C四、设计题(本大题共20分)1、现有一个组合电路真值表如下,输入为A 、B 、C ,输出为L ,试设计该电路。
(1)画出逻辑函数的卡诺图;(2分) (2)写出最简与或式;(4分) (3)写出标准与或表达式;(2分)(4)用数据选择器74153实现,画出连线图。
XX: __ _______班级: __________ 考号: ___________成绩: ____________本试卷共 6页,满分100 分;考试时间: 90 分钟;考试方式:闭卷题号一二三四(1)四(2)四(3)四(4)总分得分一、填空题(每空 1 分,共 20 分)1.有一数码 10010011,作为自然二进制数时,它相当于十进制数(),作为 8421BCD码时,它相当于十进制数()。
2. 三态门电路的输出有高电平、低电平和() 3 种状态。
3. TTL 与非门多余的输入端应接()。
4. TTL 集成 JK 触发器正常工作时,其R d和 Sd 端应接()电平。
5.已知某函数 F B A C D AB C D,该函数的反函数 F =()。
6.如果对键盘上 108 个符号进行二进制编码,则至少要()位二进制数码。
7. 典型的 TTL 与非门电路使用的电路为电源电压为()V ,其输出高电平为()V ,输出低电平为() V , CMOS 电路的电源电压为() V 。
8. 74LS138 是 3 线— 8 线译码器,译码为输出低电平有效,若输入为 A 2A1 A 0=110时,输出Y7 Y6 Y5 Y4 Y3 Y2 Y1Y0应为()。
9.将一个包含有 32768 个基本存储单元的存储电路设计16位为一个字节的ROM 。
该 ROM 有()根地址线,有()根数据读出线。
10.两片中规模集成电路10 进制计数器串联后,最大计数容量为()位。
11.下图所示电路中,Y 1=();Y 2=();Y3=()。
A Y 1B Y 2Y 312.某计数器的输出波形如图 1所示,该计数器是()进制计数器。
第1页(共 28页)13.驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15 小题,每小题2 分,共 30 分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
习题第一章1.1 将下列二进制数转换为等值的十进制数和十六进制数。
(100010111 )2 ;(1101101 )2 ;(0.01011111 )2 ;(11.001 )2 。
1.2 将下列十六进制数转换为等值的二进制数和十进制数。
(8C )16 ;(3D.BE )16 ;(8F .FF )16 ;(10.00 )16 。
1.3 将下列十进制数转换为等值的二进制数和十六进制数。
(37 )10 ;(51 )10 ;(25.25 )10 ;(0.75 )10 。
1.4 用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或式。
( 1 )( 2 )( 3 )( 4 )( 5 )1.5 将下列函数化为最小项表达式。
( 1 )( 2 )( 3 )1.6 用卡诺图化简法将下列逻辑函数化为最简与或式。
( 1 )( 2 )( 3 )( 4 )( 5 ),约束条件为1.7 逻辑代数中三种最基本的逻辑运算是什么?1.8 任意两个不同的最小项之积恒为。
1.9 逻辑变量A 、B 、C 的全部最小项之和恒为。
1.10 8421BCD 码(10001000 )对应的余3 码为。
1.11 函数的最简与或式是。
; ;; ;1.12 的原函数。
; ;1.13 以下的逻辑式中,正确的是。
则则习题第二章2.1 在逻辑电路中,以1 表示高电平,以0 表示低电平的逻辑关系称为逻辑。
2.2 用于实现基本逻辑运算的电子电路通称为。
2.3 要封锁一个或门(即输出恒为高电平),可将其中一个输入端接电平。
2.4 要封锁一个与门(即输出恒为低电平),可将其中一个输入端接电平。
2.5 三态输出门电路的三种输出状态是、和。
2.6 输出能实现线与(即输出端并联)的门电路有。
2.7 若将8 个三态门的输出端共用一条数据线,则在任何时刻应至少有个三态门的输出端处于高阻状态。
2.8 二极管门电路如下图所示,已知二极管、的导通压降为,当时,输出是。
2.9 在下列各TTL 门电路中,的是图。
绪论单元测试1【判断题】(100分)世界上第一块集成电路芯片诞生于1947年。
()A.对B.错第一章测试1【判断题】(10分)4位二进制数的最大数是1111B()A.对B.错2【判断题】(10分)4位八进制数的最大数是8888O()A.对B.错3【判断题】(10分)4位十六进制数的最大数是FFFFH()A.错B.对4【判断题】(10分)与4位二进制数的最大值等值的十进制数是15()A.对B.错5【判断题】(10分)与4位八进制数的最大值等值的十进制数是4038()A.错B.对6【判断题】(10分)与4位十六进制数的最大值等值的十进制数为65535()A.对B.错7【判断题】(10分)二进制数(1011.11)2的十进制数是11.3()A.对B.错8【判断题】(10分)十进制数(26.335)10转换成二进制数是=(11010.011)2()A.错B.对9【判断题】(10分)(000101010000)8421BCD是(150)10也是(96)16()A.对B.错10【判断题】(10分)用BCD码表示十进制数(36)10=(00110111)8421BCD()A.错B.对第二章测试1【判断题】(10分)两个变量的异或运算和同或运算之间是反逻辑的关系。
()A.错B.对2【判断题】(10分)代入定理中对代入逻辑式的形式和复杂程度有限制。
()A.对B.错3【判断题】(10分)将一个约束项写人逻辑函数式或不写入逻辑函数式,对函数的输出有影响。
()A.错B.对4【判断题】(10分)将一个任意项写人逻辑函数式或不写入逻辑函数式,对函数的输出无影响。
()A.对B.错5【判断题】(10分)去掉无关项才能得到更简单的逻辑函数化简结果。
()A.对B.错6【判断题】(10分)逻辑运算是逻辑变量与及常量之间逻辑的算术运算,是数量之间的运算。
()A.错B.对7【判断题】(10分)在逻辑代数中交换律和普通代数的运算规则是相同的。