数字时钟的Multisim设计与仿真.docx
- 格式:docx
- 大小:792.03 KB
- 文档页数:9
数字时钟仿真设计山东大学(威海)机电与信息工程学院09级通信工程姓名:XXX学号:XXXXXXXXX目录目录 (1)序言 (2)设计思路 (2)设计原理 (2)一、秒脉冲产生电路 (2)二、计数器电路 (3)1. 六十进制计数电路 (3)2. 二十四/十二进制计数电路 (3)三、校时、校分电路 (4)四、报时电路 (5)五、总电路 (6)实现的功能 (6)感想 (6)参考文献: (7)序言数字时钟是用数字集成电路构成的、用数码显示的一种现代计时器,与传统机械表相比,它具有走时准确、显示直观、无机械传动装置等特点,因而广泛应用于车站、码头、机场、商店等公共场所。
在控制系统中,数字时钟也常用来做定时控制的时钟源。
设计思路数字时钟由振荡器、分频器、计数器、译码显示、报时等电路组成。
其中,振荡器和分频器组成标准秒信号发生器,直接决定计时系统的精度。
由不同进制的计数器、译码器和显示器组成计时系统。
将标准秒信号送入采用六十进制的“秒计数器”,每累计60s就发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。
“分计数器”也采用六十进制计数器,每累计60min,发出一个“时脉冲”信号,该信号将被送到“时计数器”。
“时计数器”采用二十四或十二进制计时器,可实现对一天24小时或12小时的累计。
译码显示电路将“时”、“分”、“秒”计数器的输出状态通过六位七段译码显示器显示出来,可进行整点报时,计时出现误差时,可以用校时电路校时、校分。
数字时钟的原理框图如图1所示。
图1.原理框图设计原理根据仿真电路的设计要求,该电路应满足一下功能:1.具有时、分、秒的十进制数字显示的计时器。
2.具有手动校时、校分的功能。
3.通过开关能实现小时的十二进制和二十四进制转换。
4.具有整点报时的功能,应该是每个整点完成相应点数的报时。
以及闹钟功能。
一、秒脉冲产生电路秒脉冲产生电路在此例中的主要功能有两个:一是产生标准脉冲信号,二是可提供整点报时所需要的频率信号。
MULTISIM数字电子技术电子时钟设计实验报告数字时钟一、实验目的学习综合数字电子电路的设计、实现和调试方法。
二、实验内容(1)设计一个24小时制的数字时钟。
(2)要求:计时、显示精度到秒;有校时功能。
采用中小规模集成电路设计。
(3)发挥:增加闹钟功能。
三、设计方案首先构成一个555定时器和分频器产生震荡周期唯一秒的标准“秒”脉冲信号,由74LS160D采用清零法分别组成六十进制的秒计数器、六十进制得分计数器、二十四进制的是计数器。
使用555定时器的输出作为秒计数器的CP脉冲,把秒计数器的进位输出作为分计数器的CP脉冲,分计数器的进位输出作为是计数器的CP脉冲。
使用SEVEN_SEG_COM_K_GREEN数码管作为显示器,74LS48为驱动器。
校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。
四、性能指标精度稳定性五、电路框图整时计数器秒计数器分计数器点(24进制) (60进制) (60进制) 报时校时电路秒信号发生器六、电路原理图6.1 六十进制分秒电路 VCC12VVCCU1CLK2U12~CLR1~LOAD9GND8ENT106ENPRCO7155404DQD611CQC512GNDBQB413AQA3 14DCD_HEXVCC74LS160D12VU2CLK2VCC~CLR1~LOAD9U1328ENT10ENPRCO71512GND11DQD61110 CQC5129BQB413AQA314GNDDCD_HEX74LS160DU8AU7A297400N 32317400N60进制分秒电路该图使用的是整体置数,可靠性高。
首先将两片74LS160D接成百进制的计数器。
然后将电路的59状态译码产生LD=1信号,同时接到两片74LS160D上,在下一个计数脉冲到达时,将0000同时置入两片74LS160D中,从而得到60进制的计数器。
进位信号可以直接由门U9A引出。
6.2 二十四进制时电路35U5VCCCLK2~CLR1VCC12VU16~LOAD9ENT10ENPRCO23715GND22DQD21611CQC20512BQB4133AQA314GNDDCD_HEXVCC74LS160D12VU6CLK2~CLRVCC1~LOAD9U172ENT10ENPRCO71527DQDGND26611CQC25512BQB24413AQA314 GNDDCD_HEX74LS160DU11A7400N24进制时电路24进制计数器使用整体置零法接成的。
m u l t i s i m时钟的设计与仿真The pony was revised in January 2021哈尔滨工业大学数字时钟的设计与仿真目录1.设计要求2. 总电路图及工作原理3.电路组成介绍3.1脉冲形成电路3.2分频电路3.3 60进制计数器及显示电路3.4 24进制计数器及显示电路3.5 时间设置电路4. 电路的测试5. 分析与评价附录:元器件清单1.设计要求本次设计任务是要求用Multisim10.0软件设计一个数字时钟电路,即用数字显示出时间结果。
设计要求如下:(a)以数字形式显示时、分、秒。
(b)小时计时采用24进制的计时方式,分、秒采用60进制的计时方式。
(c)要求能够对时钟进行时间设置。
2. 总电路图及工作原理数字时钟的总电路图如下所示:数字时钟工作原理:数字时钟电路由555振荡发生器、分频器、两个60进制分秒计数器、一个24进制小时计数器以及6个数字显示器组成。
电路工作时由555振荡器产生频率为1000HZ的脉冲,经由三个74LS90D构成的千分频的分频器得到频率为1HZ的脉冲,脉冲输入计数电路(分秒由60进制计数电路计数,小时由24进制计数电路计数),然后将相应数字显示到数字显示器上即所要显示的时间。
另外,时钟的时间设置可以通过三个与单刀双掷开关相连的时钟信号发生器来实现。
电路的设计流程图如下所示3.电路组成介绍3.1 脉冲形成电路脉冲形成电路为555计时器组成的振荡电路。
考虑到时钟对精度要求较高,故在时钟电路中由555振荡电路产生频率为1KHz的脉冲信号,然后经过千分频的分频器分频产生1Hz脉冲。
555振荡器的参数确定:T=0.7(R1+R2)C=1ms,f=1/t=1KHZ,故可令R1=5kΩ,R2=5KΩ,C=100nF。
(以上设置在实际仿真的时候速度过慢,故在实际仿真中)脉冲形成电路如下所示:3.2 分频电路分频电路是三个用十进制计数器74LS90串联而成的千分频的分频器。
实验名称 : 简易数字钟设计系别:班号:实验者姓名:学号:实验日期: 2013 年 11 月实验报告完成日期: 2013 年 12 月指导老师意见:摘要:本数字钟实现了基本时间显示(包括分钟、小时、星期)、时间调整、闹钟以及精度为的秒表。
用于显示的数码管可实现时间、闹钟、秒表显示。
下面从外部到内部对时钟各模块说明并在最后介绍按键使用。
一、使用说明:(一)下表是操作步骤说明(从左到右逐级选择):(二)说明各按键的作用:1、SWITCH1:为显示切换也可以说是功能切换,因为这两者是同时进行的,当切到显示闹钟时,你可以调整闹钟。
2、SWITCH2:次级切换按键,比如当切到闹钟时,你可以通过波动它而选择要调小时还是分钟;3、INC:由于它大部分时间是在发生脉冲使当前对象的值增一的效果,故命名为INC。
但在基本时间功能处还有清零功能,在秒表功能处有开始/暂停的功能。
4、CLR:在基本时间时是所有清零的功能,在秒表功能时是秒表清零功能。
二、各模块说明。
最外层为:○1 clock_base(基本时间计数);○2 ALARM&&SCREEN(闹钟判断、秒表功能和闹钟、秒表、时间显示切换);○3SET_NUM(设置闹钟);○4FUNCTION_CH(按键翻译)附注:显示秒的数码管可去除。
信号源为10Hz的时钟信号。
秒表时,小时数码管为秒,分钟左一数码管为秒。
(一)clock_base:本模块实现秒、分、时、星期计数。
由一片七进制计数器、一片24进制计数器、两片60进制计数器以及一片10进制计数器74160N构成(因为只允许用一个时钟信号源,为满足秒表需要故用之)。
七进制、24进制、60进制计数器最后说明。
(二)ALARM&&SCREEN本模块实现功能:1、通过当前时间与设定的时间相比较实现闹钟功能并附有闹钟使能;2、用一片10进制计数器和一片60进制计数器实现秒表功能并附有开始/暂停和重置功能;3、用若干三或非门、非门、若干与门实现闹钟、秒表、时间显示切换。
数字电子技术课程设计学院:信息工程学院班级:电气二班姓名:刘君宇张迪王应博数字时钟的Multisim设计和仿真一、设计和仿真要求学习综合数字电子电路的设计、实现?基础调研?应用设计、逻辑设计、电路设计?用Multisim软件验证电路设计?分析电路功能是否符合预期,进行必要的调试修改?撰写Project报告,提交Multisim?24???????显示精通过对软件Multisim的学习和使用,进一步加深了对数字电路的认识。
在仿真过程中遇到许多困难,但通过自己的努力和同学的帮助都一一克服了。
首先,连接电路图过程中,数码管不能显示,后经图形放大后才发现是电路断路了。
其次,布局的时候因元件比较多,整体布局比较困难,因子电路不如原电路直观,最后在不断努力下,终于不用子电路布好整个电路。
调试时有的器件在理论上可行,但在实际运行中就无法看到效果,所以得换不少器件,有时无法找出错误便更换器件重新接线以使电路正常运行。
在整个设计中,计数器的接线比较困难,反复修改了多次,在认真学习其用法后采用归零法和置数法设计出60进制和24进制的计数器。
同时,在最后仿真时,预置的频率一开始用的是1hz,结果仿真结果反应很慢,后把频率加大,这才在短时间内就能看到全部结果。
总之,通过这次对数字时钟的设计与仿真,为以后的电路设计打下良好的基础,一些经验和教训,将成为宝贵的学习财富。
数字电子技术基础感想(分工:完成24小时计时功能)本学期我们学习了数字电子技术基础这门课程,通过一学期的学习,我学习到了cmos门电路,ttl门电路,编码器,译码器,触发器和时序电路等数电专业的知识。
上学期接触过模拟电路的知识,在学习数电后,感受到了两门课很多相同又不同的地方。
老师在学期末给我们布置了一个作业,设计数字电路实现时钟功能的作业。
这次作业结合了大部分本学期所学习的知识,综合性极强。
我们在设计中应用了自动校时,并实现了闹钟的功能。
在扩展功能里,我们的时钟可以显示星期,可以整点报时,闹钟功能实现了彩铃响铃。
基于Multisim的数字钟实验电路的设计与仿真
在电子技术实验教学中,构建学生的电路设计理念,提高学生的电路设计能力,是教学的根本目的和核心内容。
数字钟电路的设计和仿真,涉及模
拟电子技术、数字电子技术等多方面知识,能够体现实验者的理论功底和设计
水平,是电子设计和仿真教学的典型案例。
文中采用了555 定时器电路、计数电路、译码电路、显示电路和时钟校正电路,来实现该电路。
1 系统设计方案
数字钟由振荡器、分频器、计时电路、译码显示电路等组成[1-3]。
振荡器是数字钟的核心,提供一定频率的方波信号;分频器的作用是进行频率变换,产生频率为1 Hz 的秒信号,作为是整个系统的时基信号; 计时电路是将时基信号进行计数;译码显示电路的作用是显示时、分、秒时间;校正电路用来对时、分进行校对调整。
其总体结构图,如图1 所示。
2 子系统的实现
2.1 振荡器
本系统的振荡器采用由555 定时器与RC 组成的多谐振荡器来实现,如图2 所示即为产生1 kHz 时钟信号的电路图。
此多谐振荡器虽然产生的脉冲误差较大,但设计方案快捷、易于实现、受电源电压和温度变化的影响很小[4]。
2.2 分频器
由于振荡器产生的频率高,要得到标准的秒信号,就需要对所得到的信号进行分频。
在此电路中,分频器的功能主要有两个:1) 产生标准脉冲信号;。
一、设计目的1、了解并掌握电子电路的一般设计方法,具备初步的独立设计能力。
2、通过查阅手册和文献资料,进一步熟悉常用电子器件的类型和特性,并掌握合理选用的原则;进一步掌握电子仪器的正确使用方法。
3、学会使用EDA软件Multisim对电子电路进行仿真设计,并利用该软件对所设计的电子电路进行仿真测试。
4、通过对自己所设计的电子电路进行实际组装、测试,初步掌握普通电子电路的安装、布线、调试等基本技能,5、提高综合运用所学的理论知识独立分析和解决问题的能力,学会撰写课程设计总结报告;培养严肃认真的工作作风和严谨的科学态度。
二、设计内容、要求及设计方案1、任务利用multisim仿真软件和电子元器件设计并制作一个数字钟。
2、基本要求1)准确计时,以数字形式显示时、分和秒的时间。
2)如真实时钟,小时的计时要求为“12翻1”,分和秒的时间要求为60进制。
3)自由校正时间。
3、扩展功能1)定时闹钟功能。
2)仿广播电台正点报时。
4、总体方案数字钟电路的组成方框图如下图1所示,其主体电路的工作原理如下:由555定时器产生1kHz的脉冲信号,经由74LS90构成的三级分频器后,输出1Hz的单位脉冲,为由74LS90和74LS92构成的60进制秒计数器提供时钟,秒计数器十位再向74LS90和74LS92构成的60进制分钟计数器提供时钟脉冲,其高位再向由74LS191和74LS74构成的12进制小时计数器提供时钟脉冲。
秒、分和时计数器的输出分别接到各自的译码器的输入端,驱动数码管显示。
图1 多功能数字钟系统框图5、可选元器件与非门:74LS00 4片;计数器:74LS90 5片、74LS92 2片、74LS191 2片;译码器:74LS47 6片;数码管4只;555定时器:NE555 2片;发光二极管4只;触发器:74LS74 2片;逻辑门:74LS03 (OC)2片、74LS04 2片、74LS20 2片。
三、自己所负责的单元电路设计在最初的小组分工中,本人主要负责整个电子电路第一步的振荡器与分频器的设计工作。
综合实践(论文)题目数字钟学院通信与电子工程学院专业班级学生姓名学生学号指导教师摘要:本次设计主要是利用数字电路实验箱上的74LS160、555定时器、74LS00与七段显示译码器设计简易数字钟,实现准确计时,以数字形式显示时、分、秒的时间和校时功能。
由于采用纯数字硬件设计制作,与传统机械表相比,它具有走时准、显示直观、无机械传动装置等特点。
它的小时周期为12,分和秒的周期为60。
关键字:数字时钟时计数器分计数器秒计数器校时器目录摘要: (I)第1章绪论 (1)1.1 设计要求 (1)1.2 设计任务 (1)第2章总体框图 (2)2.1 总体框图 (2)2.2 设计思路及模块功能 (2)第3章选择器件 (3)3.1 74LS160(本实验需要6片) (4)3.2 74LS04(本实验需要1片) (6)3.3 74LS00(本实验需要2片) (7)3.4 74LS20(本实验需要1个) (8)3.5 LED(本实验需要6个) (9)3.6 三极管8099(本实验需要1个) (11)3.7 小灯泡(本实验需要1个) (11)第4章功能模块 (13)4.1 秒脉冲发生器 (13)4.2 计数译码显示 (13)4.3 整点报时电路 (17)第 5章总体设计电路图 (19)结论 (21)参考文献 (22)附录 (23)第1章绪论1.1 设计要求能进行正常的时,分,秒计时功能,分别由6个数码管显示24h,60min,60s.Sb键进行校时:按下Sh键时,时计数器一秒速度递增,并按24循环,记满23后再回00.Sm键进行校分:按下Sm键时,分计时器以秒速度递增,并按60计数循环,记满59后再回00,但不能向“时”进位。
Sc键进行秒清零:按下Sc键时,可对秒清零。
扬声器整点报时:当计时器达59'51、59'53、59'55及59'57时,鸣叫声频率为500Hz;到达59'59是为最后一声整点报时,频率为1k Hz。
电子产品世界基于Multisim 14仿真设计的多功能数字电子钟Multifunctional digital electronic clock based on simulation design of Multisim 14金子涵,任致远,史旭东,王胜铎 (黑龙江工程学院,哈尔滨150050)摘 要:数字电子钟是一种利用数字电子技术实现计时的钟表。
本文介绍了在Multisim 14仿真软件上设计的满足要求的可调闹钟功能数字钟,对其设计原理、整体框图和各单元电路做了详细说明。
利用Multisim软件具有花费少、效率高、周期短,功能强等优势,可对数字电子钟电路进行分层设计。
将整机框图拆分成多个单元电路,再将各单元电路连线成整机电路,结构清晰,便于理解每个单元电路功能,使整机电路功能一目了然。
关键词:数字电子钟;Multisim 14;可调闹钟;反馈置数法;分层设计0 引言Multisim 14是美国NI公司研发的一款以Windows 为操作平台的EDA工具软件[1],可以对模拟、数字电路进行仿真与设计,具有丰富仿真分析能力,所以在电子技术领域以Multisim仿真软件为平台进行电路设计非常普遍。
数字电子钟是一种以数字电路技术实现计时的现代计数器,与传统机械式时钟相比,具有更高的准确性和直观性,且无机械装置,使用寿命更长,因此得到了广泛使用。
从原理上讲,数字电子钟是一种典型数字电路,包括组合逻辑电路和时序电路[2],所以,本文借助Multisim 14软件仿真数字电路便捷高效的优势,进行模块化电路设计,使得设计花费少、效率高、周期短。
1 设计任务1.1 基本功能1)应用模拟振荡电路实现正弦波时钟信号发生,并作为数字钟的时钟信号。
2)实现数字时钟计时功能,时间以24 min为1个周期。
3)用数码管显示分钟、秒。
1.2 扩展功能1)具有校时功能,可以对分钟和秒单独校时。
2)计时过程具有闹钟功能,到达指定时间(时间可选定)蜂鸣。
电子电路Multisim 设计和仿真学院:专业和班级:姓名:学号:数字时钟的MUltiSim设计和仿真一、设计和仿真要求学习综合数字电子电路的设计、实现和调试1. 设计一个24或12小时制的数字时钟。
2. 要求:计时、显示精确到秒;有校时功能。
采用中小规模集成电路设计。
3. 发挥:增加闹钟功能。
二、总体设计和电路框图1. 设计思路1).由秒时钟信号发生器、计时电路和校时电路构成电路。
2).秒时钟信号发生器可由555定时器构成。
3).计时电路中采用两个60进制计数器分别完成秒计时和分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。
4).校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。
2. 电路框图图1.数字钟电路框图三、子模块具体设计1. 由555定时器构成的1Hz秒时钟信号发生器。
由下面的电路图产生IHz的脉冲信号作为总电路的初输入时钟脉冲图2.时钟信号发生电路2. 分、秒计时电路及显示部分在数字钟的控制电路中,分和秒的控制都是一样的,都是由一个十进制计数 器和一个六进制计数器串联而成的,在电路的设计中我采用的是统一的器件 74LS160D 的反馈置数法来实现十进制功能和六进制功能, 根据74LS160D 的结构 把输出端的0110 (十进制为6)用一个与非门74LS00引到CLR 端便可置0,这 样就实现了六进制计数。
由两片十进制同步加法计数器 74LS160级联产生,采用的是异步清零法。
显示部分用的是七段数码管和两片译码器 74LS48D 0I VS S-图3.分秒计时电路3•时计时电路及显示部分由两片十进制同步加法计数器 74LS160级联产生,采用的是同步置数法, u1输出端为0011 (十进制为3)与u2输出端0010 (十进制为2)经过与非门接 两片的置数端。
显示部分用的是七段数码管和两片译码器 74LS48D 。
-SVR2 ASKClAIRl4SkΩ 1-■ VlEe-・-RST DIg.-I rH 良-■ ・■ ΓRI ・ ■ ・∙≡ CON:GHD*Cl G2 z⅛10μF: z⅛zl:OOnF■ 555 R3 , ■, 100ΩPTUaL1 OnrRIiS 4UlcOUI^r 4LSIEDL>US-ML &4&OS&V图4.时计时电路4. 校时电路校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。
如图,当开关A,B 闭合,CQ 断开时,电路进行正常的计时工作;当开关 A,B 断开,C,D 闭合时,就可以自动进行校时。
当然也可以手动校准时间,这是 需要不断地闭合、断开开关,每次只改变一个数。
其中 C 是校时开关,D 是较分 开关,开关E 用来控制秒得校准,断开时,秒显示为 0。
四、整体电路原理图整体电路共分为五大模块:脉冲产生部分、计数部分、译码部分、显示部分、 校时部分。
主要由震荡器、秒计数器、分计数器、时计数器、 BCD 七段显示译码 /驱动器、LED 七段显示数码管、时间校准电路构成。
数字钟数字显示部分,采用译码与二极管串联电路,将译码器、七段数码管 连接起来,组成十进制数码显示电路,即时钟显示。
要完成显示需要6个数码管, 八段的数码管需要译码器械才能显示,然后要实现时、分、秒的计时需要 60进 制计数器和24进制计数器,在在仿真软件中发生信号可以用函数发生器仿真, 频率可以随意调整。
60进制可能由10进制和6进制的计数器串联而成,频率振 荡器可以由晶体振荡器分频来提供,也可以由555定时来产生脉冲并分频为1Hz 。
计数器的输出分别经译码器送显示器显示。
计时出现误差时 ,可以用校时电路校 时、校分。
aL516DDT~⅛⅛⅛⅛4US 74LSΛSD4LS160Dη7^7 -7⅛LS12D½h≡i JXi si GI图6.整体电路图五、仿真结果1. Ihz脉冲产生电路仿真振荡器可由晶振组成,也可以由555与RC组成的多谐振荡器。
由555定时器得到IHz的脉冲,功能主要是产生标准秒脉冲信号和提供功能扩展电路所需要的信号。
仿真分析开始前可双击仪器图标打开仪器面板。
准备观察被测试波形。
按下程序窗口右上角的启动/停止开关状态为1,仿真分析开始。
若再次按下,启动/停止升关状态为0,仿真分析停止。
电路启动后,需要调整示波器的时基和通道控制,使波形显示正常。
为了便于观察特把频率加大。
由图可见,所设计的电路可以产生方波。
图7(a).产生IkHz的脉冲波形图7(b).产生1Hz的脉冲波形2.脉冲输出电压观察在仪表栏里选用万用表接到555定时电路的输出端,设置万用表输出为直流电压。
点击运行按钮,由仿真结果可知脉冲输出电压较稳定,开始小幅度变化,最后稳定在3.33V O与最初设计基本相符。
图8.脉冲数出电压电路3. 60进制计数器计数仿真结果如图连接好电路,点击运行按钮,经过观察电路仿真结果所设计的电路是正确的,可以正常工作。
计数显示从0到59O当计数器数到59后有一个短暂的60 显示,这是异步清零的原因。
实际工作后不会出现计数不准的现象。
图9. 60进制计数器计数仿真电路4・24进制计数器计数仿真结果给电路加脉冲信号源,频率可以加大。
如图,频率为 IkHz ,经过观察电路 的仿真结果可以看到显示数字是从 O 到23与设计相符。
特别注意74LS160的连图10. 24进制计数器计数仿真电路5. 总体电路仿真结果1).秒计数向分计数进位仿真。
如图连接好电路,点击运行后,可以看到秒计数 计到59后可以向分计数器进位,电路运行正常。
< ≡- -a <* W ÷ EUAU2T-*LS1 I iθl>S r «11L MdLSlD TΨH - Γ7"4L S-I βOOiVθnFD l V⅝/ 严!⅞-1 ≠FVUS TAL ⅛4βO-■ — — ■ <— ⅛r ≡.^.∙≡⅛r ≡.3KWG-IILJa7 AL SAaD<Ξ>- I 74LSl^o2).分计数向时计数进位仿真。
给分计数器的个位计数片上加 IkHz 的时钟信号源,经过运行仿真后,可以看出分位计数到 59时可以向时位进位。
电路运行正 常。
≡li⅛iS ≥Bla⅛ Sag IL⅛•,∕a≡?⅞-⅞⅞⅞- g 744t-CW^∣ S⅞⅛V j74⅞r ∣1O4CI P 5*ξ*6. 开关校时电路仿真结果校时电路由开关、或非门和反相器构成,当 A 、B 、E 闭合,C 、D 断开时, 电路正常计时;当A 、B 随意,C 、D 闭合时,时,分自动校时;当手动校时时, 每开关一次示数增加1。
E 开关用来较秒的,闭合时正常工作,断开时秒显示 器为零,整个电路不工作。
可以起到较秒的作用。
经过仿真实验开关设置合理, 可以起到预定的效果,能够有效地校准时、分、秒。
t-≡⅛l≡⅞≠-≡pι≡⅛⅛a5 ■lift ! 冬昨WlS s-⅛-≡if b .⅞n⅞ ± LrI2 ±I≡πτr*!■1 *-J£Tmr7□JiUJ2B=EΞ>- i4-⅛⅞ ≡ 7⅛I -1∣vfl* “舁勻O⅛⅞ ≡ 7⅛t1⅛e EbWITλ b * <.・■»■■ ・ir- 叫J5六、 结论由震荡器、秒计数器、分计数器、时计数器、 BCD 七段显示译码/驱动器、LED 七段显示数码管设计了数字时钟电路,经过仿真得出较理想的结果,说明电 路图及思路是正确的,可以实现所要求的基本功能:计时、显示精确到秒、时分 秒校时。
七、 利用MultiSim 仿真软件设计体会通过对软件MUltiSim 的学习和使用,进一步加深了对数字电路的认识。
在 仿真过程中遇到许多困难,但通过自己的努力和同学的帮助都一一克服了。
首先, 连接电路图过程中,数码管不能显示,后经图形放大后才发现是电路断路了。
其 次,布局的时候因元件比较多,整体布局比较困难,因子电路不如原电路直观, 最后在不断努力下,终于不用子电路布好整个电路。
调试时有的器件在理论上可行,但在实际运行中就无法看到效果, 所以得换 不少器件,有时无法找出错误便更换器件重新接线以使电路正常运行。
在整个设 计中,74LS160的接线比较困难,反复修改了多次,在认真学习其用法后采用归 零法和置数法设计出60进制和24进制的计数器。
同时,在最后仿真时,预置的频率一开始用的是 1hz ,结果仿真结果反应很 慢,后把频率加大,这才在短时间内就能看到全部结果。
总之, 通过这次对数字 时钟的设计与仿真,为以后的电路设计打下良好的基础, 一些经验和教训,将成 为宝贵的学习财富。
:馬翩ilSHHCHHHIn1UtIIiiiifliS B ⅛≡⅞⅛BUlIiLJ12jL⅞⅞S 5⅛⅞ ≡7⅛HWD-j <f ——C 7*1P WO7⅛K ∣W遥FFI ;⅝⅞⅛S* CUleVE Iq 4∏AIUX 3E≡⅛fc.√lRΓU∣ -q-b"TiLlWDJLI B4⅞Γ∣⅛⅞⅛,? E 7*L IliW C-7⅛4 W⅛C 丁U 冲测UlO ;-nh⅛ι 二n⅛j¾U27⅞⅛U114 ħJ。