数电2试题第3套
- 格式:doc
- 大小:311.00 KB
- 文档页数:5
数电各章复习题及答案(DOC)第1章逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为A.8421BCD码B.5421BCD码C.余三码D.格雷码2.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D.163.十进制数25用8421BCD码表示为A.10101B.00100101C.100101D.101014.与十进制数(53.5)10等值的数或代码为A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A.(100111.011)2B.(27.6)16C.(27.3)16D.(100111.11)26.常用的BCD码有A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有A.容易设计B.通用性强C.保密性好D.抗干扰能力强8.逻辑变量的取值1和0可以表示:A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F的对偶式,可将F中的A.“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10.A+BC=A.A+BB.A+CC.(A+B)(A+C)D.B+C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为113.以下表达式中符合逻辑运算法则的是2A.C·C=CB.1+1=10C.0<1D.A+1=114.当逻辑函数有n个变量时,共有个变量取值组合?2nA.nB.2nC.nD.215.逻辑函数的表示方法中具有唯一性的是A.真值表B.表达式C.逻辑图D.卡诺图16.F=AB+BD+CDE+AD=A.ABDB.(AB)DC.(AD)(BD)D.(AD)(BD)17.逻辑函数F=A(AB)=A.BB.AC.ABD.AB二、判断题(正确打√,错误的打某)1.8421码1001比0001大。
《数字电子技术》模拟试题2 答案一、填空题(每空1分,共计30分)1. 45.75 2D.C 10001111.00101100 143.752. 只要有一个 不3. 2n 相邻4. 输入级 倒相级 输出级5. 输出高、低电平 二进制译码器 二-十进制译码器 显示译码器6. 数值比较器7. RS 触发器 JK 触发器 D 触发器 T 触发器 8. 当前输入信号 原来的状态 9. 同步 异步10. 波形变换 脉冲整形 脉冲鉴幅11. 模-数转换器(D/A 转换器) ()m a x 2i s f f ≥ 采样(取样) 二、判断题(每题1分,共10分) T F T T F T F T T F 三、化简题(每题6分,共12分)1、()()C B A C B A C B A Y ++⋅++⋅++=()CB AC B C B A A BC C B A C B A +=++=++⋅+=2、AC BC B A Y ++= ()∑=+++++=7532,,,m m m m A B C C B A A B C BC A BC A C B A则 AC B A Y +=四、分析与设计(第1题18分,第2题18分,第3题12分,共 48 分) 1、解:(1)写出输出逻辑函数式()()ABCC B A C B A C B A C B A C B A C B A Y +++=⊕+⊕=⊕⊕=(2)列逻辑函数真值表(3)分析逻辑功能A 、B 、C 三个输入变量中,有奇数个 1时,输出为 1,否则输出为 0。
因此,图示电路为三位判奇电路,又称奇校验电路。
2、解: ① 写方程组: 驱动方程:状态方程:将驱动方程代入JK 触发器的特性方程 中,得到电路的状态方程:nn n Q K Q J Q +=+1100==K J nQ K J 011==nn Q Q K J 0122==nn Q Q 010=+nn n Q Q Q 1011⊕=+nnnn Q Q Q Q 20112⊕=+同步时序电路,时钟方程省去。
数字电子技术题目第三章第三章组合逻辑电路一.填空题1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=100时,输出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’应为2.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=101时,输出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’应为3.数字电路按照是否有记忆功能通常可分为两类:和4.16选1数据选择器,其地址输入端有个5.8选1数据选择器有____________条地址控制线。
二.选择题1.在下列逻辑电路中,不是组合逻辑电路的是A.译码器B.编码器C.全加器D.寄存器2.三十二路数据选择器,其地址输入端有个A.16B.2C.5D.83.数据选择器是具有通道的器件A.多输入单输出B.多输入多输出C.单输入单输出D.单输入多输出4.欲对全班54个同学以二进制代码编码表示,最少需要二进制的位数是()A.5B.6C.10D.535.已知A、B 为逻辑门的输入端,F为输出端,其输入、输出波形如图1所示。
试判断这是哪种逻辑门的波形图1A.与非门B.与门C.或非门D.或门三.分析与设计1.将逻辑函数F=A’B’+A’C’+ABC转化为与非-与非表达式,并画出只由与非门实现的逻辑电路图。
2.将逻辑函数Y=AB+BC+CA化为与非-与非形式,并画出只由与非门实现的逻辑电路图。
3.用8选1数据选择器74HC151实现函数F=A’C’+A’B’C+AB’C’+ABC。
74HC1514.用8选1数据选择器74HC151实现逻辑函数F=A’C’+A’B’+ABC。
74HC1515.用8选1数据选择器实现函数F=AC+A’BC’+A’B’C74HC1516.用译码器74HC138实现函数F=AC+A’BC’+A’B’C。
要求写出设计过程。
7.译码器74HC138的逻辑符号如图8所示。
用译码器74HC138实现逻辑函数F=AC+A’BC+A’B’。
数字电子技术第三次作业一、单项选择题(3分,共 3 题,每小题 1 分)1. 闪存在运行时具有()功能。
A. 读/无写 B. 无读/写 C. 读/写 D. 无读/无写2. 一片64k×8存储容量的只读存储器(ROM),有()。
A. 64条地址线和8条数据线 B. 64条地址线和16条数据线 C. 16条地址线和8条数据线 D. 16条地址线和16条数据线3. 某模拟信号的上限截止频率为10MHz,则A/D转换器的采样频率应为()。
A. 大于10MHz B. 小于20 MHz C. 10~20MHz D. 大于20 MHz二、填空题(12分,共 12 题,每小题 1 分)1. 闪存具有较强的在系统 ______ 和 ______ 能力,掉电时数据 ______ 。
2. 动态随机存储器具有 ______ 、 ______ 和 ______ 操作,掉电时数据______ 。
3. 随机存取存储器(RAM)分为 ______ 和 ______ 。
按所用元件的不同,分为 ______ 和 ______ 型。
4. 掩模ROM的存储单元用半导体元件的 ______ 存储1或0,掉电后,数据不丢失,是非易失型存储器。
5. 可编程只读存储器是利用叠栅MOS管的浮栅 ______ 存储0或1的。
6. 为了保证控制系统的准确性和快速性,DAC和ADC必须有足够的 ______ 和足够快的 ______ 。
7. 数模转换器(DAC)的输入是 ______ 数字量,其输出是与输入数字量成比例的电压或电流(zd)。
DAC由 ______ 、 ______ 、 ______ 、 ______ 组成。
8. 逐次比较模数转换器输出数字量的 ______ 越多,转换时间 ______ 。
转换器的输入是取样保持电路输出的取样电压,保持时间 ______ 逐次比较模数转换器的转换时间。
9. 存储器芯片容量为64K*8位,则该芯片的地址线有 ______ 条。
数字电子技术基础试题三及答案
一、填空题
1、 根据逻辑功能的不同,数字电路可以分为 和 两大类。
2、有一数码101001001,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
3、74HC138是3线—8线译码器,译码为输出低电平有效,若输出
1234567Y Y Y Y Y Y Y Y 为10111111时,。
输入应为A 2A 1A 0= 。
二、判断下列说法是否正确,正确画√,错误画×。
1、TTL 与非门输入端接10k Ω电阻到地相当于此端接逻辑0。
( )
2、停电时会丢失存储数据的存储器是ROM 。
( )
三、试列出图示逻辑器件的真值表,并写出F 的表达式。
A
B C
四、试写出图中所示逻辑电路的输出表达式,并将它改用八选一数据选择器74HC151来实现。
∙
∙
∙1A
&&&&
B C
ο
ο
ο
ο
五、图示为某时序电路的状态转换图及输出波形图Q 1、Q 2及Z ,试画出该电路应加入的输入信号X 的波形,设初态Q 1Q 2=00,输入信号与CP 上升沿同步变化。
Z Q 1Q 2X
试题三答案
一、填空题:
1、组合逻辑电路、时序逻辑电路
2、329、149
3、110
三、解:真值表为
表达式:C B A C B A C B A F ++=
四、解:
五、解:设初态Q 1Q 2=00,按Q 1、Q 2的波形及Z 值,可求得X=01011100,图如下:
Z
Q1 Q2。
数字电子技术II学习通课后章节答案期末考试题库2023年1.用ROM实现两个3位二进制数相乘的乘法器时,所需的容量为( )。
参考答案:26×6位2.一个存储矩阵有64行、64列,则存储阵列的存储容量为( )个存储单元。
参考答案:4K3.能实现线与逻辑功能的门电路是( )。
参考答案:CMOS漏极开路门4.模数转换器的转换精度与输出数字量的位数关系是( )。
参考答案:输出的数字量位数越多转换精度越高5.二进制译码器的作用是将输入的代码译成特定的信号输出。
参考答案:对6.如果要构成模52计数器,需要74LVC161( )片。
参考答案:27.关于时序电路与组合电路,下列说法错误的是( )。
参考答案:时序电路由触发器构成,不含组合电路8.下列电路,触发器在时钟信号CLK作用下,输出保持不变的是( )。
参考答案:图d9.常用的模数转换器中转换速度最快的是( )。
参考答案:并行比较型10.如下图所示的计数器在M=0时,为( )计数器。
参考答案:八进制11.如下图所示的计数器在M=1时,为( )计数器。
参考答案:七进制12.确定如下图所示计数器的模,它是( )。
参考答案:十进制计数器13.当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象,称为竞争。
由竞争而可能产生输出干扰毛刺的现象称为冒险。
参考答案:对14.米利(Mealy)型时序逻辑电路的输出( )参考答案:与外部输入和内部状态都有关15.串行进位加法器的缺点是运算速度慢,优点是电路结构简单。
超前进位加法器的优点是运算速度快,缺点是电路结构复杂。
参考答案:对16.某触发器状态图如下,则该触发器为参考答案:T触发器17.当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。
参考答案:对18.三个D 触发器构成模8的同步二进制加法计数器的初态为101,经2016个时钟后,计数器状态为( )。
参考答案:10119.如图所示的数字逻辑部件。
第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。
A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。
A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。
A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。
A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。
A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。
A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。
A 卷一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110”b.“100”c.“010”d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
第三章布尔代数与逻辑函数化简1解:真值表如表3-1所示。
将F=1的与项相或即得F的逻辑表达式。
Ft K ABC + ABC + ABC + ABC= ABC + ABC + ABC + ABC + ABC + ABCFzF、= ABC + ABC + ABC + ABCS = ABC + ABC+ A 石C + ABC= ABC-r ABC + ABC + ABCC+1表3-1题]真值表表3-2等式〔"的证明过程(2)证明过程如表3-3所示。
表3-3等式(2)的证明过程(3)证明过程如表3・4所示。
9表3-4等式(3)的证明过程(4)证明过程如表3-5所示。
表3-5等式(4)的证明过程(5)证明过程如表3 - 6所示。
表3-6等式(引的证明过程ABC A+迟B+C A4-C0000+0+0 = 0000=00010+0+"00I1=00100—0+0 = 0110—0Q110+1+0= 1111=11000+0+0=0101—01010十0 1 = 1111=11101+0+0=1111=11111+1十 1 = 1111=1■—-- ——相等〔6) i正明过程如表3・7所示。
3.解对偶法则:将原式+宀・,・宀+, 1宀0, 0宀1并保持原来的优先级别,即得原函数对偶式。
反演法则;将原函数中I・;・7 +;0宀1,1 T0;原变量T反变量;反变量T原变量,两个或两个以上变量的非号不变,并保持原来的优先级别,得原函数的反函数。
(1)F=AB+CDG^(X+B> * (C+D)F={A+B) *(C+D)(2)F=A+B-^C+D-hEG=ABCDEF=ABC D • E<3) F=A BC+(A+BC) - CA+C)G^(A+B+C) * {[A * (B^rC)2+AC}F=(S+B+C) • {[A- (B+C)]+3C}(4)F=(?l+B+C)%丑亡=0G=AM?+ CS+B+C) = 1F=XBC+(>1+B+C) = 1 1(5)F = AB+d+HC+D+CE+D+EG= (A+B)C+D ・(B+C)D(C+E)DEF=G?十功C+D • (S+C)D(C+E)D • £4.证(1)左式=刁£+£畐• AS=(A+B)(A+B)(2)左式乂片㊉B@C^=ABC-hABC+ABC+ABC=^A(B㊉ 0十禺七00 =刀(^^)+>1(左00 ^AQBQC(3)左式=ABC+ABC+ABC+ ABC= A(SC+BC)+A<BC+BC)= ?1(B®C)+A(B©C) ^A(B^C) + A(B®C) = A©B®C(4)右式=出 F+启C+CN=7否*BC*C1= <A + B)(B+C)(C+A)=(AB + AC+BC)(亡+片) =ABC+ABC5.解:(1)F=ABC+ABC-\(2)F=AB+AC+BC=AB+BC(3)F=AB+AC+BCD = AB+AC(4)F = A©B+AB^AB+AB + AB^A + B⑸ F^AB+B+BC+B = B(6)F ^AB + AB^BC+BC=AB + ABC+ABC+ABC+ABC+BC^AB + ABC+AC+ABC+BC ^AB+AC+BC或 F =ABC^ABC+AB+BC+ABC+AB C=ABC+AC+AB+BC+ABC ^BC+AC+AB(7)F =<AC+BC) * B{AC+AC)= (AC+BC)^B+AC+AC^= (AC^rBC)LB+AC+AC3= ABC^AC+BC+ABC^AC+BC(8)F =ACD+BC+BD+AB+AC+BC+BC= ACD+BC+BD^AB+AC+B= ACD+BC+AC+B-=ACD+C+AC+B=A C D+C+B^AD+C+B6.解:(1)AB AC BC ABC ABCD的卡诺图简化过程如图⑻所示。
---○---○---
---○---○---
………… 评卷密封线 ……………… 密封线内不要答题,密封线外不准填写考生信息,违者考试成绩按0分处理 ……………… 评卷密封线 …………
200 ~200学年 学期数字电子技术Ⅱ期末考试试题 48学时,3学分,闭卷,总分100分,占总评成绩 70 % 一、填空题(本题20分,每空1分) 1.逻辑函数有四种表示方法,它们分别是_____________、_____________、______________和______________。
2.函数C B BC
C B A
D C B A A F ++++=的最简与或式是________________。
3.逻辑电路如图所示, 输入A =“1”,B =“1”,C =“0”,则输出F 为____________。
4. OC 门的输出端可并联使用,实现_______________功能;三态门可用来实现 _____________________________。
5.数字电路按照是否有记忆功能通常可分为两类: _____ _____ 和 _______ ________ 。
6.一个16选1数据选择器有___________个地址输入端,____________个数据输入端。
7.四位二进制编码器有_____________个输入端;____________个输出端。
8.用触发器设计一个24进制的计数器,至少需要____________个触发器。
9.施密特触发器有_________个稳定状态,单稳态触发器有__________个稳定状
态,多谐振荡器有_________个稳定状态。
二、简单分析题(本题30分) 1. 逻辑电路如图所示,试求输出逻辑函数式,列出真值表,并说明电路的逻辑功能。
(10分)
A
B
C
2.图为由八选一数据选择器构成的组合逻辑电路,图中a 1a 0b 1b
0为两个二位二进制数,试列出电路的真值表,并说明其逻辑功能。
(10分)
3. 已知边沿D 触发器构成的电路如图所示,试画出Q1,Q2的波形,设各触发器的初态为零。
(10分)
三、设计一个三人裁判表决电路,已知三人中有一个人是主裁判,其余二人是普通裁判,当主裁判同意且有一个或一个以上普通裁判同意时表决通过。
要求说明设计过程并且用最少的与非门实现。
(15分)
FF 1FF 2CP
四、说明图示电路的功能。
要求:(1)写出每个触发器的驱动方程、状态方程;
(2)列出状态转换表,画出状态图;(3)说明电路能否自启动。
(设各触发器初态为“0”)(15分)
五、试用同步十进制计数器74LS160设计一个60进制计数器,要求用反馈置数法。
74LS160的电路逻辑符号如下所示。
(10分)
2
六、图示电路是一简易触摸开关电路,当手摸金属片时,发光二极管亮,经过一定时间后,发光二极管熄灭。
(1)试问555定时器接成何种电路(2)发光二极管的发光时间
与哪些参数有关(10分)。