当前位置:文档之家› 数字电子技术基础期末考试试题和答案解析

数字电子技术基础期末考试试题和答案解析

数字电子技术基础试题(一)

一、填空题 : (每空1分,共10分)

1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 高电平、低电平和高阻态。

4 . 。

5 . 四。

6 . 12、 8

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )

1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,

输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门

B、与非门

C、异或门

D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ)

B、悬空

C、通过小电阻接地(<1KΩ)

B、 D、通过电阻接V CC

4.图2所示电路为由555定时器构成的(A )。

A、施密特触发器

B、多谐振荡器

C、单稳态触发器

D、T触发器

5.请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器

B、寄存器

C、译码器

D、触发器

6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器

B、计数型A/D转换器

C、逐次渐进型A/D转换器

B、 D、双积分A/D转换器

7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器

B、反相器

C、单稳态触发器

D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器

B、10位二进制计数器

C、十进制计数器

B、D、10位D/A转换器

9、已知逻辑函数与其相等的函数为( D)。

A、 B、 C、 D、

10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。

A、4

B、6

C、8

D、16

三、逻辑函数化简(每题5分,共10分)

1、用代数法化简为最简与或式

Y= A +

2、用卡诺图法化简为最简或与式

Y= + C +A D,约束条件:A C + A CD+AB=0

四、分析下列电路。(每题6分,共12分)

1、写出如图1所示电路的真值表及最简逻辑表达式。

图 1

2、写出如图2所示电路的最简逻辑表达式。

图 2

五、判断如图3所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分)

t

图3

六、用如图 4所示的8选1数据选择器CT74LS151实现下列函数。(8分)

Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)

图 4

七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图5所示,其LD端为同步置数端,CR为异步复位端)。(10分)

图 5

八、电路如图 6所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。

(设 Q 0 、Q 1 的初态为0。)(12分)

数字电子技术基础试题(一)参考答案

一、填空题 :

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 高电平、低电平和高阻态。

4 . 。

5 . 四。

6 . 12、 8

二、选择题:

1.C

2.D

3.D

4.A

5.C

6.A

7.C

8.C

9.D 10.C

三、逻辑函数化简

1、Y=A+B

2、用卡诺图圈0的方法可得:Y=(+D)(A+ )(+ )

四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。

2、B =1,Y = A ,

B =0 Y 呈高阻态。

五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:

图 10

六、如图 11所示:

D

图11

七、接线如图 12所示:

图12

全状态转换图如图 13 所示:

( a )

( b )

图 13

八、,,波形如图 14所示:

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题: (每空1分,共10分) 1. (30。25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为:、和 . 4 。主从型JK触发器的特性方程 = 。 5 . 用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分) 1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D). A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1。5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A ). A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5。请判断以下哪个电路不是时序逻辑电路(C ). A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1 2、写出如图2所示电路的最简逻辑表达式。 图 2 五、判断如图3所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分) t 图3 六、用如图 4所示的8选1数据选择器CT74LS151实现下列函数。(8分) Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1.(30。25) 10 = () 2 = () 16 . 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为: 、和。 4 。主从型JK触发器的特性方程= 。 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5。请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简 (每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30。25) 10 = ( ) 2 = () 16 。 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为: 、和。 4 。主从型JK触发器的特性方程 = 。 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条. 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1 2、写出如图2所示电路的最简逻辑表达式。 图 2 五、判断如图3所示电路的逻辑功能.若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分) t 图3 六、用如图 4所示的8选1数据选择器CT74LS151实现下列函数.(8分) Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)

数字电子技术基础期末考试试卷及-答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = (11110.01 ) 2 = ( 1E。4) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 . 3 . 三态门输出的三种状态分别为:、和。 4 。主从型JK触发器的特性方程 = 。 5 。用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 。 1. 3 . 高电平、低电平和高阻态. 4 . 。 5 。四。 6 . 12、 8 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分) 1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图. 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器

5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路. (每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1 2、写出如图2所示电路的最简逻辑表达式。 图 2

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 . 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为:、和。 4 。主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D). A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(〉1.5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A ). A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5。请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C). A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简 (每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术基础期末考试试卷及-答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30.25) 10 = (11110。01 ) 2 = ( 1E。4) 16 。 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为:、和。 4 。主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 1.(30.25) 10 = ( 11110。01 ) 2 = ( 1E.4 ) 16 。 2 。 1。 3 。高电平、低电平和高阻态。 4 。。 5 . 四. 6 . 12、 8 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图.

2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器

信息学院数字电子技术基础期末考试试卷3及答案

信息院《数字电子技术基础》期终考试试题(110分钟) (第三套) 一、填空(每题1分,共10分) 1.TTL门电路输出高电平为V,阈值电压为V; 2.触发器按动作特点可分为基本型、、和边沿型; 3.组合逻辑电路产生竞争冒险的内因是; 4.三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为; 5.如果要把一宽脉冲变换为窄脉冲应采用触发器; 6.RAM的扩展可分为、扩展两种; 7.PAL是可编程,EPROM是可编程; 8.GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式; 9.四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V; 10.如果一输入电压的最大值为1V,采用3位ADC时它的量化阶距为V。 、写出下列各图中的输出逻辑表达式,并化为最简与或式; (G1 G2 为OC 门,TG1 TG2 为CMOS 传输门)(10分) 图la 三、由四位并行进位全加器74LS283构成图2所示:(15分) 1.当A=0,X 3X 2X 1X 0=11,Y3Y 2Y 1Y 0=01求Z3Z2Z1Z0=?,W=? 2. 2. 当A=1,X 3X 2X 1X 0=11,Y3Y 2Y 1Y 0=0101 求Z3Z2Z1Z0=?,W=? 22*S4JYfY Y Y Y 1 V fY V V V 1 Atj7(7 777)W I'H I阳曾注*±挣tb 3. 3.写出X(X 3X 2X 1X 0),I(13 I 2^ 1^ 0),A与乙(乙3乙2乙1乙0),* -之间的算法公式,并指出 其功能.

四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。 设触发器的初态为0,画6个完整的C P脉冲的波形)(15分) 五、由可擦可编程只读存储器EPROM2716 构成的应用电路如图所示。 1.计算EPROM2716 的存储容量; 2. 2. 当ABCD=0110 时,数码管显示什么数字; 3. 3.写出Z的最小项表达式,并化为最简与或式;(15分)

数字电子技术基础试题及答案

数字电子技术基础试题及答案 数字电子技术基础期末考试试卷 课程名称:数字电子技术基础B卷 考试形式:闭卷 考核类型:考试 本试卷共3大题,卷面满分100分,答题时间120分钟。 题号 得分 一 二 三 总分 复核人 系别

专业(班级) 姓名 学号 得分评卷人 一、填空题:(每题2分,共10分) 1.时序逻辑电路一般由触发器和组合逻辑电路两部分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为38. 3.串行进位加法器的缺点是速度慢,想速度高时应采用并 行加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个稳 定状态。 5.用6个D触发器设计一个计数器,则该计数器的最大模 值M=64. 得分评卷人 二、化简、证明、分析综合题:(每小题10分,共70分)

1.写出函数F(A,B,C,D,E) = A + B + C + D + E的反函数。 F' = (A'·B'·C'·D'·E')' 2.证明逻辑函数式相等:BC + D + D(B + C)(AD + B) = B + D BC + D + D(B + C)(AD + B) BC + D + DAB + DB + DC B(C + D + AD) + D(1 + B + C) B + D 3.已知逻辑函数F=∑(3,5,8,9,10,12)+∑d(0,1,2) 1)化简该函数为最简与或式: F = A'B'C + A'BC' + AB'C' + ABC + ABD

2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器如图1所示,已知 R1=1KΩ,R2=8.2KΩ,C=0.1μF。试求脉冲宽度T,振荡频率f和占空比q。 图1 根据图1,可得: T = 0.693(R1 + 2R2)C = 0.693(1KΩ + 2×8.2KΩ)×0.1μF ≈ 2.1ms f = 1.44/(R1 + 2R2)C = 1.44/(1KΩ + 2×8.2KΩ)×0.1μF ≈ 48.8kHz q = (R1 + R2)/(R1 + 2R2) = (1KΩ + 8.2KΩ)/(1KΩ + 2×8.2KΩ) ≈ 0.77

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 . 2 . 逻辑函数L = +A+ B+ C +D =1。 3 。三态门输出的三种状态分别为:、和。 4 。主从型JK触发器的特性方程= . 5 . 用4个触发器可以存储位二进制数. 6 .存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为8条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ)

B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A ). A、施密特触发器B、多谐振荡器C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A +

数字电子技术期末知识考试及答案

数字电子技术期末知识考试 一、选择题 1、成语“万事俱备,只欠东风”说的是以下哪种逻辑关系( )[单选题] * A、或关系 B、与关系√ C、与非关系 D、或非关系 答案解析: “与”逻辑关系是指当决定某种结果的各个条件全部具备时,结果才会发生。“或”逻辑关系是指当决定某种结果的各种条件当中只要有任何一个具备时,结果就会发生。 2、十进制数91转换成二进制数是( )[单选题] * A、(10010001)B B、(1011011)B√ C、(1011011)D D、(10010001)D 3、与门逻辑关系可表述为( )[单选题] * A、有0出1,全1出0 B、有1出1,全0出1 C、有0出0,全1出1√ D、有1出0,全0出1

4、8421BCD码1001表示的十进制数为( )[单选题] * A、6 B、7 C、8 D、9√ 5、下列定律中属于分配律的是( )[单选题] * A、A(A+B) =A B、A+AB=A C、A+BC=(A+B)(A+C)√ D、A+A=A 6、JK触发器当CP=1,J=1,K=0,在CP脉冲的下降沿到来时,其状态为( )[单选题] * A、置1端√ B、置0端 C、保持 D、计数 答案解析: 根据JK触发器的功能表可知,当CP=1,J=1,K=0,在CP脉冲的下降沿到来时,状态功能为置1 7、组合逻辑电路通常由( )组合而成。[单选题] * A、门电路√ B、触发器 C、计数器 D、寄存器

8、三位二进制编码器输出与输入端的数量分别为( )[单选题] * A、3个和2个 B、3个和8个√ C、8个和3个 D、2个和3个 9、已知逻辑函数Y=AB+BC,若要Y=1,则ABC的取值可能是( )[单选题] * A、010 B、110√ C、101 D、100 10、触发器有两个稳态,存储8位二进制信息要( )个触发器。[单选题] * A、2 B、8√ C、16 D、32 11、普通编码器在任何时刻,只能对( )个输入信号进行编码[单选题] * A、2 B、3 C、1√ D、4 答案解析: 普通编码器在任何时刻,只能对1个输入信号进行编码。优先编码器允许多个输入信号有效,按优先级别

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。

相关主题
文本预览
相关文档 最新文档