微机原理考试题目及知识点整理
- 格式:doc
- 大小:361.00 KB
- 文档页数:15
微机原理试题及答案一、选择题。
1. 下列哪个不是微机系统的基本组成部分?A. 中央处理器。
B. 存储器。
C. 输入设备。
D. 输出设备。
答案,C。
2. 下列哪个不属于微处理器的功能?A. 运算。
B. 控制。
C. 存储。
D. 输入。
答案,D。
3. 以下哪个不是微机系统软件的组成部分?A. 操作系统。
B. 应用软件。
C. 数据库软件。
D. 固件。
答案,C。
4. 下列哪个不是微机系统的外部设备?A. 打印机。
B. 鼠标。
C. 显示器。
D. 内存条。
答案,D。
5. 下列哪个不是微机系统的存储器?A. 内存。
B. 硬盘。
C. CPU。
D. 光盘。
答案,C。
二、填空题。
1. 微机系统的核心部件是______。
答案,中央处理器。
2. 微机系统的内存是用来存储______。
答案,程序和数据。
3. 微机系统的主要输入设备有键盘、______。
答案,鼠标。
4. 微机系统的操作系统是用来管理______。
答案,硬件和软件资源。
5. 微机系统的显示器是用来输出______。
答案,图像和文字。
三、简答题。
1. 什么是微机系统?简要描述其基本组成部分。
答,微机系统是由中央处理器、存储器、输入设备、输出设备和系统总线等基本组成部分组成的计算机系统。
2. 请简要介绍微处理器的功能及其作用。
答,微处理器是微机系统的核心部件,其主要功能包括运算、控制和存储,它负责执行计算机程序中的指令,是计算机的大脑。
3. 请简要介绍微机系统的软件组成部分。
答,微机系统的软件包括操作系统、应用软件和固件,其中操作系统是管理硬件和软件资源的系统软件,应用软件是为用户提供各种功能的软件,固件是存储在计算机芯片中的软件。
四、问答题。
1. 请简要描述微机系统的工作原理。
答,微机系统的工作原理是通过中央处理器执行指令,从存储器中读取程序和数据,经过运算和控制后,将结果输出到显示器或打印机等输出设备上。
2. 请简要介绍微机系统的存储器种类及其特点。
答,微机系统的存储器包括内存、硬盘、光盘等,其中内存用于临时存储程序和数据,速度快但容量小;硬盘用于永久存储数据,容量大但速度较慢;光盘用于存储大量数据,但读写速度较慢。
微机原理试题库及答案一、选择题(每题2分,共20分)1. 微处理器的内部结构通常分为哪几个部分?A. 算术逻辑单元(ALU)B. 控制单元(CU)C. 寄存器组D. 所有以上2. 下列哪个不是微机的输入设备?A. 键盘B. 鼠标C. 打印机D. 扫描仪3. 微机的存储器分为哪两种类型?A. 只读存储器(ROM)和随机存取存储器(RAM)B. 硬盘和固态硬盘C. 内部存储器和外部存储器D. 缓存和主存4. 微机的总线分为哪几类?A. 数据总线、地址总线和控制总线B. 并行总线和串行总线C. 内部总线和外部总线D. 低速总线和高速总线5. 微机的中断系统的作用是什么?A. 处理异常情况B. 执行程序C. 管理存储器D. 控制输入输出设备6. 微机的指令系统包括哪些基本操作?A. 加法、减法、乘法和除法B. 逻辑运算C. 移位操作D. 所有以上7. 微机的操作系统主要负责什么?A. 管理硬件资源B. 管理用户界面C. 执行程序D. 管理网络通信8. 微机的编译系统的作用是什么?A. 将高级语言程序转换为机器语言程序B. 管理内存C. 执行程序D. 管理输入输出设备9. 微机的硬件系统和软件系统之间的关系是什么?A. 相互独立B. 相互依赖C. 硬件系统可以独立工作D. 软件系统可以独立工作10. 微机的外设接口通常包括哪些类型?A. 并行接口和串行接口B. USB接口和HDMI接口C. 网络接口和音频接口D. 所有以上二、填空题(每空2分,共20分)1. 微机的中央处理器(CPU)主要包括______和______。
2. 微机的存储器地址空间通常分为______和______。
3. 微机的输入输出接口通常包括______、______和______。
4. 微机的总线宽度决定了数据传输的______。
5. 微机的中断优先级是指中断请求的______。
6. 微机的指令集是CPU执行______的集合。
7. 微机的操作系统是管理______和______的软件。
微机原理试题库及答案一、选择题1. 微机中,CPU的英文全称是:A. Central Processing UnitB. Central Power UnitC. Central Processing UnitD. Central Program Unit答案:A2. 下列哪项不是微机的组成部分?A. 主板B. 硬盘C. 显示器D. 打印机答案:D3. 在微机中,RAM的意思是:A. Random Access MemoryB. Read And MemoryC. Random Access MonitorD. Read And Memory答案:A4. 微机的总线分为哪几类?A. 数据总线、地址总线、控制总线B. 电源总线、数据总线、控制总线C. 地址总线、控制总线、电源总线D. 数据总线、控制总线、电源总线答案:A5. 微机的存储器分为哪两类?A. 硬盘和软盘B. 内存和外存C. 随机存取存储器和顺序存取存储器D. 只读存储器和可读写存储器答案:B二、填空题6. 微机的CPU主要由________和________组成。
答案:算术逻辑单元(ALU);控制单元(CU)7. 微机的存储器地址空间是________位的。
答案:16位、32位或64位,根据具体微机的配置而定。
8. 在微机中,________是用来存储指令和数据的。
答案:内存(RAM)9. 微机的I/O设备包括________、________等。
答案:键盘、鼠标、打印机、显示器等10. 微机的中断系统允许________在________时请求CPU的注意。
答案:外设;执行特定操作三、简答题11. 简述微机的工作原理。
答案:微机的工作原理基于指令的执行。
CPU从内存中取出指令,通过控制单元解码指令,然后执行算术逻辑单元(ALU)进行必要的计算或逻辑操作。
操作结果可能存储回内存或发送到I/O设备。
整个过程由控制单元协调,确保指令的正确执行。
微机原理试题库及答案一、选择题1. 在微机系统中,CPU不能直接访问的存储器是()。
A. RAMB. ROMC. CacheD. 硬盘2. 下列关于微处理器的叙述中,错误的是()。
A. 微处理器是微机的核心部件B. 它包括控制器和运算器两部分C. 微处理器只能执行整数运算D. 微处理器可以执行控制命令3. 在微机系统中,用于存放当前正在执行的程序和数据的存储器是()。
A. ROMB. RAMC. 硬盘D. 软盘4. 微机系统中,I/O设备通过()与CPU进行通信。
A. 数据总线B. 控制总线C. 地址总线D. I/O总线5. 在微机系统中,用于实现存储器扩展的芯片是()。
A. 计数器B. 寄存器C. 存储器接口芯片D. 算术逻辑单元二、填空题6. 微机系统中的总线包括________、________和________三种类型。
7. 在微机系统中,________是用于存储程序和数据的物理部件。
8. 中断系统允许CPU在执行程序过程中,对外界请求做出响应,这种响应称为________。
9. 微机系统中的________是用于控制CPU和其他系统部件协同工作的部件。
10. 在微机系统中,________是用于暂时存放信息的高速存储部件。
三、简答题11. 简述微处理器的发展历程及其对计算机性能的影响。
12. 描述微机系统中存储器的层次结构,并解释每一层次的作用。
13. 解释中断在微机系统中的作用及其实现方式。
14. 阐述微机系统中输入/输出设备的作用及其与CPU的通信过程。
15. 描述微机系统中总线的作用及其分类,并解释它们各自的功能。
四、计算题16. 给定一个16位的二进制补码数,其数值为F7E1,请计算其十进制等价值。
17. 如果一个微机系统的时钟频率为2GHz,且每个时钟周期可以执行一条指令,计算在一分钟内该系统可以执行多少条指令。
18. 给定一个微机系统的内存地址范围是0x0000到0xFFFF,请计算该系统的最大内存容量。
1. 简述8086的最小方式和最大方式。
答:8086 CPU有两种工作模式,即最小模式和最大模式。
当MN/MX引脚接高电平时是最小方式,最小模式的特点是: 适用于单一处理机系统;不需总线控制器8288(对内存储器和I/0接口所需的控制信号都由CPU直接提供);M/IO引脚可直接引用。
当MN/MX引脚接地时是最大方式,最大模式的特点是:适用于多处理机系统;需总线控制器8288(对内存储器和I/O接口所需的控制信号要由专用的总线控制器8288提供);M/IO引脚不可直接引用。
2.8086系统中,下一条指令所在单元的物理地址如何计算?答:指令的物理地址为:16×CS+IP(注意CS、IP为十进制值)。
1.8086是( C )。
A.单片机B.单板机C.微处理器D.微机系统2.单片机是( B )。
A.微处理器B.微型计算机C.微机系统D.中央处理器2.设BX=0123H DI=1000H DS=3200H,默认DS作为操作数对应的段寄存器(假定没使用段前缀),试指出下列指令的寻址方式,并写出其操作数的有效地址和物理地址。
(1)MOV AX,[1A38H]解:(1)直接寻址有效地址=1A38H,物理地址=32000H+1A38H=33A38H(2)MOV AX,[BX]解:(2)寄存器间接寻址有效地址=0123H物理地址=32000H+0123H=32123H(3)MOV AX,[BX+1A38H]解:(3)寄存器相对基址寻址有效地址=0123H+1A38H=1B5BH,物理地址=32000H+1B5B=33B5BH(4) MOV AX,[BX+DI]解:(4) 基址变址寻址有效地址=0123H+1000H=1123H,物理地址=32000H+1123H=33123H(5)MOV AX,[BX+DI+1A38H]解:(5)相对基址变址寻址有效地址=0123H+1000H+1A38H=2B5BH,物理地址=32000H+2B5BH=34B5BH4. 如何通过页目录项和页表项得到物理地址。
微机原理1、8086 从功能上分成两全局部:总线接口单元BIU〔负责 8086CPU与储藏器和 I/O 设备间的信息传达。
〕,执行单元 EU 〔负责指令的执行。
〕2、执行工作方式: 8 位微办理器〔串行工作〕, 8086〔并行工作〕。
3、8086 微办理器的执行环境:地址空间,根本程序执行存放器,堆栈, I/O 端口。
4、根本的程序执行存放器〔8086〕:8 个通用存放器、 1 个指令指针存放器、 1 个标志存放器、 4 个段存放器5、8086 的 16 位通用存放器是:AX〔累加器〕 BX〔基址存放器〕 CX〔计数〕 DX〔数据〕:数据寄存器SI〔源变址〕 DI〔目的变址〕 BP〔基址指针〕 SP〔货仓指针〕:指针存放器6、8086 的 8 位通用存放器是:AL BL CL DL〔低8 位〕AH BH CH DH〔高8 位〕7、16 位的段存放器: CS、SS、DS、ES8、16 位 FLAGS存放器包括一组状态标〔 SF,ZF,OF,CF,AF,PF〕、一个控制标志〔 DF〕和两个系统标志〔 IF,TF 〕9、下一条将要执行指令的PA=〔CS〕内容左移 4 位+〔IP 〕10、逻辑地址的形式为:段存放器:偏移地址;物理地址=段存放器(D S/CS/SS/ES〕左移四位 +偏移地址11、寻址方式:〔1〕马上数寻址方式〔 2〕存放器寻址方式〔 3〕直接寻址方式〔 4〕存放器间接寻址方式〔 5〕存放器相对寻址方式[ 马上方式,存放器方式,储藏器方式]12、最小组态:就是系统中只有一个 8088/8086 微办理器,全部的总线控制信号,都是直接由 CPU产生的,系统中的总线控制逻辑电路被减到最少,该模式适用于规模较小的微机应用系统。
最大组态:系统中能够只有一个微办理器,也能够有两个或两个以上的微办理器,其中一个为主办理器,即 8086/8088CPU,其他的微办理器称之为协处理器,它们是协助主办理器工作的。
微机原理复习题(附答案)一.名词解释1.算术逻辑部件(ALU)(P4)答:cpu内部的算数逻辑部件也叫运算器,是专门用来处理各种数据信息的,它可以进行加、减、乘、除算术运算和与、或、非、异或等逻辑运算。
2.控制器(P5)答:是CPU的控制中心3.字长(P9)答:是cpu同时能处理的数据位数,也称数据宽度。
字长越长,计算能力越高,速度越快。
4.主频(P9)答:Cpu的时钟频率,和cpu的运算速度密切相关,主频越高,运算速度越快。
5.偶校验(P11)答:运算结果的低八位中所含的1的个数为偶数,则PF为1。
6.奇校验(P11)答:运算结果的低八位中所含的1的个数为奇数,则PF为0。
7.总线周期(P12)答:在取指令和传送数据时,CPU总线接口部件占用的时间。
8.最小模式(P13)答:在系统中只有一个微处理器9.中断向量(P27)答:中断处理子程序的入口地址,每个中断类型对应一个中断向量。
10.非屏蔽中断(NMI)(P28)答:从引脚NMI进入的中断,它不受中断允许标志IF的影响。
11.可屏蔽中断(INTR)(P28)答:从引脚INTR进入的中断,它受中断允许标志IF的影响。
12.基址(P77)答:任何通用寄存器都可以作为基址寄存器,即其内容为基址。
注意,这里的基址不是段基址,而只是一个延续下来的习惯叫法,实际上是指有效地址的一个基础量。
13.直接寻址(P77)答:数据在存储器中,有效地址由指令直接给出。
默认段地址寄存器DS。
直接寻址是对存储器访问时可采用的最简单的方式。
14.指令性语句(P127)答:一条指令,在汇编的过程中会产生对应的目标代码。
如:ADD AL,BL和MOV AX,1000都是指令性语句。
15.指示性语句(伪指令)(P127)答:伪指令,为汇编程序提供某些信息,让汇编程序在汇编过程中执行某些特定的功能。
16.接口技术(P177)答:接口按功能分为两类:一类是使CPU正常工作所需要的辅助电路,通过这些辅助电路,使CPU得到时钟信号或接收外部的多个中断请求等;另一类是输入/输出接口,利用这些接口,CPU可接收外部设备送来的信息或发送给外设。
《微机原理》知识点及考试题型、分值一、各章节知识点第1章绪论重点:1、数制间转换2、原、补码转换其他:二进制编码;不考:1、定点数、浮点数第2章Intel8086微处理器考核:1、CPU结构;2、存储器管理;3、引脚(只考常用引脚,如读写引脚、M/IO、RESET);4、指令周期、总线周期、时钟周期的概念;5、寻址方式;6、主要指令(堆栈操作、算术运算、逻辑运算等)不考:1、指令(AAA、AAS、AAM、AAD、CMPS、SCAS)第3章宏汇编语言程序设计重点:1、变量2、顺序、分支、循环程序设计3、DOS系统调用其他:1、子程序、宏指令的概念及区别不考:1、TITLE指令2、多重循环程序设计3、子程序设计4、汇编语言程序的建立、汇编、连接与调试(3.12节内容)第4章Intel80486微处理器不考:所有本章内容第5章半导体存储器考核:1、存储器分类、容量2、几种译码方式的特点3、存储器的连接(根据接线图分析地址范围、给出地址范围要求连线)不考:1、PC机的存储器(5.5节内容)2、高速缓冲存储器系统(5.6节内容)3、不常用的具体芯片第6章I/O接口技术考核:1、接口、端口的概念2、编址方式3、I/O指令4、几种数据传送方式的特点不考:1、DMA方式(6.3节的内容)第7章中断系统考核:1、中断的概念2、中断向量表的概念、设置3、8259A(建议不考或考基本概念)不考:1、32位微处理器的中断(7.3节内容)第8章常用接口芯片考核:1、8255A2、82533、A/D、D/A不考:1、8251A(8.3节内容)2、82380(8.5节内容)第9章总线不考:本章所有内容第10章典型微型计算机系统不考:本章所有内容二、题型、分值填空题、选择题、程序分析题、编程题说明:1、填空题、选择题(45~55分)2、程序分析题量不宜多(4题以内,分值12~20分)3、编程题最多3题(分值不宜超过30分)A、顺序程序、分支程序、循环程序设计(简单程序要求写出完整程序、较复杂的程序写出主程序即可)B、中断向量表的设置、8253的初始化等C、应用接口(2个芯片以内,给出控制字)题目总体的量、难度和去年考试相当即可。
1:冯·诺依曼关于计算机系统运行的核心思想是程序存储和程序控制两个概念。
2:微机系统的结构特点,是把运算器和控制器部件集成一块集成电路芯片内,该芯片被称为微处理器CPU。
3:微机系统采用总线结构,按照所传送信息的类型的不同,总线可分为地址总线AB、数据总线DB、控制总线CB。
4:微机的工作过程,是取指令、分析指令和执行指令三个步骤不断循环。
5:8088CPU有20位地址总线,可直接寻址的内存空间是1MB,相应的物理地址范围为00000H到FFFFFH。
6:8088CPU内部有四个16位段寄存器,分别是代码段寄存器CS、数据段寄存器DS、堆栈段寄存器SS和附加段寄存器ES。
7:从编程结构来看,8086CPU可分为总线接口部件BIU和执行部件EU两大部分,前者的主要功能是控制与片外的数据传送,后者的主要功能是分析执行指令。
8:ALU单元在8086CPU的执行部件EU中,可进行算术运算和逻辑运算。
9:8086CPU内部指令队列为6B;8088内部指令队列为4B。
10:8086CPU被复位后,其内部一些寄存器状态为:标志寄存器F=0000H,代码段寄存器CS=0FFFFH。
11:8088CPU的20位地址总线中,高四位是地址/状态复用总线;低八位是地址/数据复用总线。
12:CPU中得两个基址寄存器分别是数据段寄存器基址BX、堆栈段寄存器基址BP;两个变址寄存器分别是源变址寄存器SI、目的变址寄存器DI。
13:8086CPU中有一个16位标志寄存器,其中包括6个状态标志和3个控制标志。
14:在最小工作模式下,8086、8088微机系统的控制信号由CPU直接产生;而在最大工作模式下,控制信号则由总线控制器8288根据CPU的控制而产生,系统可以配置多个协处理器。
15:要把一项数据写入某I/O端口,8088CPU产生的下列控制信号电平状态为:RD=1,WR=0,M/IO=1。
16:若某CPU的主频为8MHz,其时钟周期为0.125μS,典型的总线周期为0.5μS。
填空题知识点整理1.CPU的读写操作、微处理器的性能指标:参考填空题6、7、8。
2.中断响应中两个总线周期。
p160主要是对于时序图的理解,熟悉书中160页内容,理解两个总线周期的作用。
第一个周期8259A收到外设的中断请求(IR0~IR7),分析请求并向CPU请求中断(INT),CPU做出响应(INTA*),锁住总线(LOCK*),8259A在级联方式时选择从片(CAS0~CAS2,输出被响应中断的从8259A 的编码);第二个周期CPU发出第二个响应(INTA*),8259A把中断向量号送上数据总线(D0~D7),CPU利用向量号执行中断程序。
主要理解其中“4)8259A收到第一个INTA有效信号后,使最高优先权的ISR置位,对应的IRR复位”即进入中断服务状态,“5)8259A在收到第二个INTA有效时,把中断向量号送上数据总线,供CPU读取”即让CPU处理中断。
补充:关于中断还可能会考查关于中断级联的问答题,要求画出连接:3.三大总线,DB和AB决定什么。
p7微机三大总线包括地址总线、数据总线和控制总线,是微处理器与存储器与I/O接口之间信息传输的通路。
地址总线(AB):由微处理器向外设的单向总线,用以传输微处理器将要访问的外设的地址信息。
地址线的数量决定了系统直接寻址空间的大小。
数据总线(DB):微处理器与外设间数据传输线,为双向总线。
读操作时,外设将数据输入微处理器,写操作时,微处理器将数据输出外设。
数据线的数量决定了一次可传输数据的位数。
控制总线(CB):双向总线,用于协调系统中个部件的操作,有些信号线将微处理器的控制信号或状态信号送往外界,有些信号线将外界的请求或联络信号送往微处理器。
控制总线决定总线功能强弱与适应性的好坏。
4.DMA及相关。
其传送过程涉及的信号。
p140、p151、p189~p193直接存储器存取DMA是一种外设与存储器之间直接传输数据的方法,适用于需要数据高速大量传送的场合。
填空题知识点整理1.CPU的读写操作、微处理器的性能指标:参考填空题6、7、8。
2.中断响应中两个总线周期。
p160主要是对于时序图的理解,熟悉书中160页内容,理解两个总线周期的作用。
第一个周期8259A收到外设的中断请求(IR0~IR7),分析请求并向CPU请求中断(INT),CPU做出响应(INTA*),锁住总线(LOCK*),8259A在级联方式时选择从片(CAS0~CAS2,输出被响应中断的从8259A的编码);第二个周期CPU发出第二个响应(INTA*),8259A把中断向量号送上数据总线(D0~D7),CPU利用向量号执行中断程序。
主要理解其中“4)8259A收到第一个INTA有效信号后,使最高优先权的ISR置位,对应的IRR复位”即进入中断服务状态,“5)8259A在收到第二个INTA有效时,把中断向量号送上数据总线,供CPU读取”即让CPU 处理中断。
补充:关于中断还可能会考查关于中断级联的问答题,要求画出连接:3.三大总线,DB和AB决定什么。
p7微机三大总线包括地址总线、数据总线和控制总线,是微处理器与存储器与I/O接口之间信息传输的通路。
地址总线(AB):由微处理器向外设的单向总线,用以传输微处理器将要访问的外设的地址信息。
地址线的数量决定了系统直接寻址空间的大小。
数据总线(DB):微处理器与外设间数据传输线,为双向总线。
读操作时,外设将数据输入微处理器,写操作时,微处理器将数据输出外设。
数据线的数量决定了一次可传输数据的位数。
控制总线(CB):双向总线,用于协调系统中个部件的操作,有些信号线将微处理器的控制信号或状态信号送往外界,有些信号线将外界的请求或联络信号送往微处理器。
控制总线决定总线功能强弱与适应性的好坏。
4.DMA及相关。
其传送过程涉及的信号。
p140、p151、p189~p193直接存储器存取DMA是一种外设与存储器之间直接传输数据的方法,适用于需要数据高速大量传送的场合。
DMA数据传送利用DMA控制器进行控制,不需要CPU直接参与。
传送过程涉及的信号(参考p189~p190):请求和响应信号:总线请求HRQ与总线响应HLDA(用以获取总线控制权)、通道请求DREQ0~DREQ3和通道响应DACK0~DACK3;传送控制信号:地址选通ADSTB和地址允许AEN(锁存和发送地址)、地址线A0~A7和数据线DB0~DB7(在传送期间分别用于输出低8位与高8位存储器地址)、存储器读MEMR*、存储器写MEMW*、I/O读IOR*、I/O 写IOW*。
5.8237控制下进行“存储器读写传送”对应有效信号、两个周期。
DMA读:把数据从存储器传送到外设。
MEMR*有效从存储器读数据,IOW*有效把数据写入外设;DMA写:把外设输入的数据写入存储器。
IOR*有效从外设输入数据,MEMW*有效把数据写入存储器。
DMA传送时序图:两个周期:空闲周期:复位后及没有DMA请求则处于空闲周期,8237A作为从设备受微处理器控制,在此周期8237A始终执行Si状态。
有效周期:8237A在Si状态采样到DMA请求则进入有效周期,8237A作为主控芯片控制DMA传送操作。
6.8253计数器位数及写控制字时A0、A1的状态。
p177每一个计数器通道有一个16位减法计数器。
写控制字时A0、A1的状态为1、1,即高电平。
7.8255A控制字、分组、工作方式、端口位数。
p203~控制字包括方式控制字及端口C置位/复位控制字,参考书p208~p209。
分组:3个数据端口分为两组进行控制,A组控制端口A(PA0~PA7)和端口C的上(高)半部分(PC4~PC7);B组控制端口B和端口C的下(低)半部分(PC0~PC3)。
工作方式:有3种工作方式:方式0、方式1和方式2,参考书p204~p207。
方式0基本输入输出方式,主要用于无条件传送和查询方式的接口电路,3个端口均可工作在此方式;方式1选通输入输出方式,主要用于程序查询和中断方式的接口电路,端口A和B可工作在此方式;方式2双向选通传送方式,适用于与双向传送数据的外设及程序查询和中断方式的接口电路,只有端口A 可工作在此方式。
端口位数:均为8位,注意C端口分上下。
8.8259初始化命令字约定及确定使用哪个操作命令字。
p163、p167初始化命令字必须按照ICW1~ICW4的顺序写入。
ICW1(初始化字)和ICW2(中断向量字)必须写;ICW3(级联命令字)由ICW1的SNGL(D1,决定是否级联)决定,SNGL=1则不需写ICW3,SNGL=0则需写入ICW3;ICW4(中断方式字)由ICW1的IC4(D0)决定,为1要写,为0则不写。
操作命令字的确定(参考书中p167的例子):mov al,0ah ;0AH=00001010Bout 20h,alnopin al,20h看端口地址,20h为偶地址则A0=0,那么输出的命令字有ICW1、OCW2和OCW3(参考p159),再看命令字内容,ICW的D4固定为1,排除;OCW2的D4D3固定为00,排除;所以为OCW3。
那么读了哪些内容?D2D1D0=010,所以是读了IRR的内容(参考p166表7-5)。
如果为奇地址如何区分?奇地址输出的命令字有ICW2、ICW3、ICW4和OCW1,根本区分不出来,所以应该不考。
9.同步异步的传输单位。
p234异步通信以字符为传输单位,同步通信以帧为传输单位。
10.CS作用、串行接口的典型结构。
p239CS为片选信号,用以选中芯片,只有当一个芯片的片选信号有效时,微处理器才能对此芯片进行数据的输入输出。
串行接口的典型结构参考书中p239~p240。
主要是发送/接收的保持/移位寄存器组成的双缓冲结构对串/并数据的转换以及如何实现串行数据的发送与接收。
串行数据的发送:来自CPU的并行数据存放在发送保存寄存器中,发送时数据进入发送移位寄存器,加入起始位、校验位和停止位逐位输出(串行数据)。
串行数据的接收:接收到的串行数据在接收移位寄存器中去除起始位、校验位和停止位转换成并行数据,接收完一个字符后送入接收数据缓冲寄存器。
11.高速缓存主要解决的问题。
缓存数据,主要解决CPU与存储器之间速度不匹配的问题,以提高处理效率。
12.接口技术研究的问题。
CPU和I/O设备之间传送的信息。
三种技术,编址方式。
p134、p136、p140接口技术研究的问题:外设在工作原理、驱动方式、信息格式以及工作速度方面彼此差别大,不能与CPU 直接相连,必须经过转换电路即I/O接口。
传送的信息:数据信息、状态信息和控制信息。
数据传送方式(三种技术):程序方式(分为无条件传送与中断传送)、中断方式与DMA方式。
p140编址方式:I/O端口与存储器地址独立编址、I/O端口与存储器地址统一编址及I/O地址译码。
13.计算存储芯片构成存储系统。
p110芯片的存储容量=存储单元数×每个存储单元的数据位数=2M×NM为地址信号(地址线数量),可以区别2M个存储单元,N为每个存储单元保存的数据位数。
可参考书中p111的例子。
14.中断分类相关。
p153参考书中p153,除了分类还可以了解中断是如何产生的,以及对应的标志位。
内部中断(软件中断):除法错中断、指令中断、溢出中断、单步中断。
外部中断(硬件中断):非屏蔽中断、可屏蔽中断。
15.结合引脚的总线四种操作组合。
p9616.分时复用技术。
p95同一引脚在不同时刻具有不同的功能,优点是可以减少对外引脚的个数。
常见的是地址总线和数据总线的复用,在不同的时钟周期输出不同的数据(参考书中p95)。
17.为何需要接口电路:参考知识点12.18.8088的逻辑结构。
参考p18的图2-2及上下文。
主要是理解总线接口单元及执行单元的作用,分别执行哪些操作。
地址加法器的作用(p23):将逻辑地址中的16位段地址左移二进制4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得20位物理地址,以进行寻址。
19.中断相关、中断向量、中断向量号计算。
p156中断相关参考知识点14,对于中断向量可参考填空题11题。
主要是中断向量号计算,依照公式中断向量的地址(物理地址)=中断类型号(n)×4来计算地址或类型号(也叫向量号),以及写出中断入口地址。
这里举个例子(不是老师给的题):PC机采用向量中断方式处理8级中断,中断号依次为08H~0FH,在RAM0:2CH单元开始依次存放23H、FFH、00H和F0H四个字节,该向量对应的中断号以及中段程序入口是?解答:每个中断向量在中断向量表中占4个字节。
低16位存放中断程序的偏移地址IP,高16位存放中断程序的段地址CS。
对于本题,中断类型号:2CH除以4得0BH;?中断程序入口地址CS:IP为F000:FF23H。
这里要注意除法运算的进制问题,以及入口地址的书写。
20.六个周期及相互关系、五个地址。
p98、p23六个周期(p98):指令周期:一条指令取值、译码到执行完成的过程。
包含多个总线周期。
总线周期也称机器周期:伴有数据交换的总线操作。
包含多个时钟周期。
时钟周期:CPU进行不同的具体操作,处于不同的操作状态。
时间长度为时钟频率的倒数。
空闲周期:时钟周期的一种,一般是芯片空闲时所处的状态,CPU在此状态进行内部操作,没有对外操作。
等待周期:时钟周期的一种,一般是芯片等待是所处的状态,CPU在等待周期维持之前的状态不变,直到满足某种条件进入下一个时钟周期。
//例子可参考p99的写总线周期。
五个地址(p23):物理地址:对应每个物理存储单元都有一个唯一的20位地址,微处理器通过总线存取存储器数据时采用这个地址。
逻辑地址:分段后在8088内部和用户编程时,采用的“段地址:偏移地址”形式称为逻辑地址。
偏移地址:主存单元距离段起始位置的偏移量。
线性地址:逻辑地址到物理地址变换之间的中间层, 线性地址是一个32位无符号整数,过逻辑地址变换得到。
虚拟地址:从0号单元开始编址,顺序分配符号名对应的地址单元,不是主存中的真实地址,故称为相对地址、程序地址、逻辑地址或称虚拟地址。
《软件设计师教程》p11621.DMAC如何控制总线。
参考知识点4、5。
DMAC通过总线请求HRQ与总线响应HLDA来向CPU申请获取总线控制权,通过地址允许AEN来将锁存的高8位地址送入系统总线,DMA传送时用来屏蔽其它的总线驱动器。
通过MEMR*(IOR*)与MEMW*(IOW*)来实现存储器与外设通过总线的数据传输。
22.三大总线形成相关。
最小模式:地址总线:CPU的AD0~AD7, A8~A15, A15~A19 通过地址锁存器8282(3片) 构成。
?数据总线:直接由AD0~AD7提供,或通过数据收发器8286(8088为1片,8086为2片)供给。