4.组合逻辑电路(7)
- 格式:pdf
- 大小:8.13 MB
- 文档页数:22
组合逻辑电路一、单选题(每题1分)1.一个16路数据选择器,其地址输入(选择控制输入)端有 4 __ 个。
A 16个B 2个C 4个D 8个2.能完成两个1位二进制数相加并考虑到低位来的进位的电路称为。
A 编码器B 译码器C 全加器D 半加器3.在组合逻辑电路的常用设计方法中,可以用来表示逻辑函数。
A 真值表B 状态表C 状态图D 特性方程4.一个8路数据选择器,其地址输入(选择控制输入)端有。
A 1个B 2个C 3个D 4个5.一个32路数据选择器,其地址输入(选择控制输入)端有。
A 2个B 3个C 4个D 5个6.在下列逻辑电路中,不是组合逻辑电路的有。
A 译码器B 编码器C 全加器D 寄存器7.在下列电路中,只有属于组合逻辑电路。
A 触发器B 计数器1C 数据选择器D 寄存器8.用代码代表特定信号或者将代码赋予特定含义的过程称为。
A 译码B 编码C 数据选择D 奇偶校验9.由与非门构成的基本RS触发器的输入端为R、S,则其约束条件为。
A RS=0B R+S=1C RS=1D R+S=0二、判断题(每题1分)1.欲实现一个三变量组合逻辑函数,应选用下列选项中的C。
()A 编码器B 译码器C 数据选择器D2.如需要判断两个二进制数的大小或相等,可以使用下列选项中的C。
()A 译码器B 编码器C 数据选择器D 数据比较器3.用代码代表特定信号或者将代码赋予特定含义的过程称为下列选项中的C。
()A 译码B 编码C 数据选择D 奇偶校验4.通过四位数值比较器HC85比较两数的大小时,在A3 =B3、A2=B2情况下,如果A1>B1,则输出F(A>B〉=1,F(A<B)=F(A=B)=0。
( )5.一个班级有78位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少7位二进制数才能满足要求。
()6.半导体数码管的每个显示线段都是由下列选项中的C构成的A 灯丝B 发光二极管C 发光三极管D 熔丝237. 在二进制译码器中,若输入有4位代码,则输出信号数应选用下列选项中的C 。
电工与电子技术试题一、填空题(每空1分)1、若各门电路的输入均为A和B,且A=0,B=1;则与非门的输出为_________,或非门的输出为_________。
2、一个数字信号只有________种取值,分别表示为________ 和________ 。
3、模拟信号是在时间与幅值上________ 的,数字信号在时间与幅值上是________的。
4、根据逻辑功能的不同特点,逻辑电路可分为两大类: ________ 和________。
5、二进制数A=1011010;B=10111,则A-B=____.6、组合逻辑电路的输出仅仅只与该时刻的________ 有关,而与________ 无关.7、将________变成________ 的过程叫整流。
8、在单相桥式整流电路中,如果负载平均电流是20A,则流过每只晶体二极管的电流是______A。
9、单相半波整流电路,已知变压器二次侧电压有效值为22V,负载电阻RL=10Ω,则整流输出电压的平均值是______;流过二极管的平均电流是______;二极管承受的最高反向电压是______。
10、三极管是________控制元件,场效应管是________控制元件。
11、逻辑函数Y=(A+B)(B+C)(C+A)的最简与或表达式为_______.12、三极管输入特性曲线指三极管集电极与发射极间所加电压V CE一定时,与之间的关系。
13、作放大作用时,场效应管应工作在区。
14、放大电路的静态工作点通常是指__、和_.15、某三级放大电路中,测得Av1=10,Av2=10,Av3=100,总的放大倍数是_。
16、已知某小功率管的发射极电流IE=1.3mA ,电流放大倍数=49,则其输入电阻rbe= 。
17。
画放大器的直流通路时应将电容器视为 。
18. 放大器外接一负载电阻RL 后,输出电阻ro 将 。
19。
加法器,R1= Rf=R2=R3=10K Ω, 输入电压V1=10 mv ,V2=20 mv ,V3=30 mv ,则输出电压为 。
4.7比较器导读:在这一节中,你将学习:⏹数值比较器的概念⏹一位数值比较器电路⏹集成数值比较器及应用用来完成两个二进制数A、B大小比较的逻辑电路称为数值比较器,简称比较器。
其比较结果有A>B、A<B、A=B 三种情况。
4.7.1 1位数值比较器一位数值比较器是比较器的基础。
它只能比较两个一位二进制数的大小,图4-57所示为一个一位二进制比较器,可以通过分析得到它的输出逻辑表达式为:BA L=1;BAL=2;BABAABBAL+=+=3由输出逻辑表达得1位数值比较器的真值表如表4-24所示。
图4-57 1位二进制比较器表4-24 1位数值比较器的真值表由真值表可知,将逻辑变量A,B的取值当作二进制数,当A>B时L1=1;A<B时L2=1;A=B时L3=1。
4.7.2 集成数值比较器多位数值比较器的设计原则是先从高位比起,高位不等时,数值的大小由高位确定。
若高位相等,则再比较低位数,比较结果由低位的比较结果决定。
常用的集成数值比较器有4位数值比较器74LS85,其功能表如表4-25所示,从表4-25中可看出:表4-25 74LS85功能表真值表中的输入变量包括八个比较输入端A 3、B 3、A 2、B 2、A 1、B 1 、A 0、B 0和三个级联输入端A '>B '、A '<B '和A '=B '。
级联输入端是为了便于输入低位数比较结果,是为了能与其它数值比较器连接,以便组成更多位数的数值比较器。
3个输出信号 L 1(A >B )、L 2(A >B )、和L 3(A =B )分别表示本级的比较结果。
74LS85的逻辑图和引脚图如图4-58所示。
图4-58 74LS85的逻辑图和引脚图4.7.3 集成数值比较器应用举例数值比较器就是比较两个二进制数的大小,如果二进制数的位数比较多,就需将几片数值比较器连接进行扩展,数值比较器的扩展方式有并联和串联两种。
图4-59为两片四位二进制数值比较器串联扩展为八位数值比较器。
**4组合逻辑电路193**多选题{3A13}11-188051. 用门电路进行组合逻辑电路设计可能进行的步骤有( )。
A.列真值表和写出逻辑函数式B.逻辑函数化简与转换C.画出状态转换图D.画出逻辑图1. ABD2. 用中规模集成电路进行组合逻辑电路设计主要有( )。
A.电路功能全选用B.电路功能部分选用C.电路功能扩展使用D.电路功能改动使用2. ABCD3. 组合逻辑电路在电路结构上的特点是( )。
A.只含有门电路B.不含反馈电路C.可以有触发器D.不含存储单元3. ABD4. 下列电路中,属于组合逻辑电路的有( )。
A.触发器B.编码器C.数据选择器D.寄存器4. BC5. 下列电路中,不属于组合逻辑电路的有( )。
A.全加器B.计数器C.数据选择器D.寄存器5. BD6. 对用门电路组成的组合电路进行分析可能进行的步骤有( )。
A.从输入出发逐级写出各门电路的输出表达式直至写出逻辑函数的表达式B.对各输出函数表达式进行化简与转换C.列出各逻辑函数的真值表D.从真值表分析出相应的逻辑功能6. ABCD7. 要设计一个两位二进制数值比较器可能的方案有( )。
A.用门电路来实现B.改用模拟电路C.用四位二进制数值比较器改接D.用其它中规模集成电路如译码器改接7. ACD8. 对一个3线-8线译码器正确的叙述是( )。
A.它有3个主要输入端B.它有8个主要输入端C.它是二进制译码器D.同一时间只有一个输出端是有效的8. ACD9. 对一个全加器正确的叙述是( )。
A.三个输入端任意交换不影响电路的功能B.不作任何改动就可当作全减器使用C.对低位进位端接0就变成了半加器D.两个输出端可以交换9. AC10. 组合逻辑电路的特点有( )。
A.具有“记忆”功能B.任何时刻的输出,仅与当时的输入状态组合有关,与电路过去的状态无关C.任何时刻的输出,与当时的输入状态组合及电路过去的状态有关D.不具有“记忆”功能10. BD11. 消除竞争-冒险现象的方法有: ( )等方法。
数电期末模拟题及答案《数字电⼦技术》模拟题⼀⼀、单项选择题(2×10分)1.下列等式成⽴的是()A、 A⊕1=AB、 A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是()。
A、寄存器B、ROMC、加法器D、编码器4.同步时序电路和异步时序电路⽐较,其差异在于后者()A、没有触发器B、没有统⼀的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关,与输⼊⽆关5.将容量为256×4的RAM扩展成1K×8的RAM,需()⽚256×4的RAM。
A、 16B、2C、4D、86.在下图所⽰电路中,能完成1=+nQ逻辑功能的电路有()。
A、 B、 C、 D、1A =1A=1A=0A=07.函数F=A C+AB+B C ,⽆冒险的组合为()。
A 、 B=C=1B 、 A=0,B=0C 、 A=1,C=0D 、 B=C=O8.存储器RAM 在运⾏时具有()。
A 、读功能B 、写功能C 、读/写功能D 、⽆读/写功能9.触发器的状态转换图如下,则它是:()A 、T 触发器B 、RS 触发器C 、JK 触发器D 、D 触发器10.将三⾓波变换为矩形波,需选⽤()A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器⼆、判断题(1×10分)()1、在⼆进制与⼗六进制的转换中,有下列关系:(001)B =(9DF1)H()2、8421码和8421BCD 码都是四位⼆进制代码。
()3、⼆进制数1001和⼆进制代码1001都表⽰⼗进制数9。
()4、TTL 与⾮门输⼊采⽤多发射极三极管,其⽬的是提⾼电路的开关速度。
《数字电⼦技术基础》复习指导(第四章)第四章组合逻辑电路⼀、本章知识点(⼀)概念1.组合电路:电路在任⼀时刻输出仅取决于该时刻的输⼊,⽽与电路原来的状态⽆关。
电路结构特点:只有门电路,不含存储(记忆)单元。
2.编码器的逻辑功能:把输⼊的每⼀个⾼、低电平信号编成⼀个对应的⼆进制代码。
优先编码器:⼏个输⼊信号同时出现时,只对其中优先权最⾼的⼀个进⾏编码。
3.译码器的逻辑功能:输⼊⼆进制代码,输出⾼、低电平信号。
显⽰译码器:半导体数码管(LED数码管)、液晶显⽰器(LCD)4.数据选择器:从⼀组输⼊数据中选出某⼀个输出的电路,也称为多路开关。
5.加法器半加器:不考虑来⾃低位的进位的两个1位⼆进制数相加的电路。
全加器:带低位进位的两个 1 位⼆进制数相加的电路。
超前进位加法器与串⾏进位加法器相⽐虽然电路⽐较复杂,但其速度快。
6.数值⽐较器:⽐较两个数字⼤⼩的各种逻辑电路。
7.组合逻辑电路中的竞争⼀冒险现象竞争:门电路两个输⼊信号同时向相反跳变(⼀个从1变0,另⼀个从0变1)的现象。
竞争-冒险:由于竞争⽽在电路输出端可能产⽣尖峰脉冲的现象。
消除竞争⼀冒险现象的⽅法:接⼊滤波电容、引⼊选通脉冲、修改逻辑设计(⼆)组合逻辑电路的分析⽅法分析步骤:1.由图写出逻辑函数式,并作适当化简;注意:写逻辑函数式时从输⼊到输出逐级写出。
2.由函数式列出真值表;3.根据真值表说明电路功能。
(三)组合逻辑电路的设计⽅法设计步骤:1.逻辑抽象:设计要求----⽂字描述的具有⼀定因果关系的事件。
逻辑要求---真值表(1) 设定变量--根据因果关系确定输⼊、输出变量;(2)状态赋值:定义逻辑状态的含意输⼊、输出变量的两种不同状态分别⽤0、1代表。
(3)列出真值表2.由真值表写出逻辑函数式真值表→函数式,有时可省略。
3.选定器件的类型可选⽤⼩规模门电路,中规模常⽤组合逻辑器件或可编程逻辑器件。
4.函数化简或变换式(1)⽤门电路进⾏设计:从真值表----卡诺图/公式法化简。
自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为11010101时,输出2Y 1Y 0Y 为 010 。
4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 11111101 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比拟器,输入信号为两个要比拟的一位二进制数,用A 、B 表示,输出信号为比拟结果:Y (A >B ) 、Y (A =B )和Y (A <B ),那么Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
〔√,× 〕 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未到达最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .01014.数据分配器和 有着相同的根本电路结构形式。