JK触发器_D触发器_RS触发器_T触发器_真值表
- 格式:doc
- 大小:48.00 KB
- 文档页数:2
任务1触发器电路一、实验目的1、掌握D触发器、JK触发器等基本触发电路的原理与设计2、掌握时序电路的分析与设计的方法3、学习VHDL语言中构造体的不同描述方式的异同二、实验内容1、编写VHDL语言源程序,实现D触发器、JK触发器等基本触发电路2、扩展任务:设计其他如RS触发器,并分析它们相互转化的方法3、通过模拟和仿真,分析和验证各种出发器的逻辑功能及其触发方式三、实验要求1、列写D触发器、JK触发器的真值表2、编写实现D触发器、JK触发器功能的VHDL语言程序3、利用实验装置验证程序正确性,分析触发的方式4、写出完整的实验报告(包括上述图表和程序等)四、实验原理说明1、正边沿触发的D触发器的电路符号如图2-4所示。
从输入输出引脚而言,它有一个数据输入端d,一个时钟输入端clk和一个数据输出端q。
D触发器的真值表如表2-2所示。
从表中可以看出:D触发器的输出端只有在正边沿脉冲过后,输入端d的数据才可以被传递到输出端q。
表1D触发器真值表数据输入端时钟输入端clk 数据输出端qdX 0 不变X 1 不变0 - 01 - 12、带复位和置位功能的JK触发器电路符号如图2-5所示。
JK触发器的输入端有置位输s 复位输入clr,控制输入j和k,时钟输入clk;输出端有数据输出q和反向输出qb。
JK触发器的真值表如表2-3所示。
表2-3JK触发器真值表输入端输出端st clr clk j k Q qb0 1 X X X 1 01 0 X X X 0 10 0 X X X X X1 1 - 0 1 0 11 1 - 1 1 翻转翻转1 1 - 0 0 保持保持1 1 - 1 0 1 01 1 0 X X 保持保持编辑本段真值表定义表征逻辑事件输入和输出之间全部可能状态的表格。
真值表列出命题公式真假值的表。
通常以1表示真,0 表示假。
命题公式的取值由组成命题公式的命题变元的取值和命题联结词决定,命题联结词的真值表给出了真假值的算法。
数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
1.下列四种类型的逻辑门中,可以用( D )实现与、或、非三种基本运算。
A. 与门 B. 或门 C. 非门 D. 与非门 2. 根据反演规则,CD C B A F ++=)(的反函数为(A )。
A. ))((''''''D C C B A F ++= B. ))((''''''D C C B A F ++= C. ))((''''''D C C B A F += D. ))(('''''D C C B A F ++= 3.逻辑函数F=)(B A A ⊕⊕ =( A )。
A. BB. AC. B A ⊕D. B A ⊕4. 最小项ABCD 的逻辑相邻最小项是( A )。
A. ABCDB. ABCDC. ABCDD. ABCD 5. 对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。
A. 通过大电阻接地(>1.5K Ω)B. 悬空C. 通过小电阻接地(<1K Ω)D. 通过电阻接+VCC 6. 下列说法不正确的是( C )。
A .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑。
B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)。
C .OC 门输出端直接连接可以实现正逻辑的线与运算。
D .集电极开路的门称为OC 门。
7.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 111111118. 若用JK 触发器来实现特性方程为1+n QQ AB Q +=A ,则JK 端的方程为( A )。
A.J=AB ,K=AB.J=AB ,K=AC. J =A ,K =ABD.J=B A ,K=AB 9.要将方波脉冲的周期扩展10倍,可采用( C )。
江西科技师范大学《数字电路》模拟试卷一――――――――――――――――――――――――――――――――――一、填空( 每空 1 分,共15 分)1.(17.25)10=()22.(65.52)10=()8421BCD=()163. [-0101]的原码是[ ]原,补码是[ ]补。
4. 格雷码的特点是相邻两个码组之间有()位码元不同。
5. 若1010是余三码的一组代码,则它对应的十进制数是()。
6. 除去有高、低电平两种输出状态外,三态门的第三态输出是()状态7. 逻辑变量A 和2003个1异或的结果()。
8. 二进制编码器,输入( )信号,输出( )码9. 要求JK触发器的状态由0→1,其激励输入端JK应为()。
10. 用n级触发器组成的计数器,其最大计数模是()。
11. 只读存储器ROM的功能是()。
12. 将模拟信号转换为数字信号,应选用()电路。
二.选择题(每小题 2 分,共10 分)1.如图所示的电路,输出F的状态是()A、AB、AC、1D、02. 若已知V DD=12V,V T=3V,则CMOS反相器输出高电平为()A、3VB、12VC、9VD、3.6V3. 图示卡诺图的标准与或式是()。
(A为权值高位)A、∏M(0,1,3,5,7,9)B 、∏M(0,1,2,5,6,9)C 、∑M(2,4,6,8,10,11,12,13,14,15)D 、∑M(3,4,7,8,10,11,12,13,14,15)4. 设某函数的表达式F=A+B ,若用4选1多路选择器(数据选择器)来设计,则数据端D 0D 1D 2D 3的状态是( )。
(设A 为权值高位)A 、0001B 、0111C 、0101D 、10105. 三极管作为开关时工作区域是( )。
A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区三.化简下列逻辑函数,并表示为最简与或式( 每小题5分,共10 分)1.F(A,B,C,D)=∑m (1,3,4,5,10,11,12,13,14,15) 2. F(A,B,C,D)=∑m (3,4,5,10,11,12) +∑d (1,2,13)四 判断下列函数是否存在险象,若有则消除。
数电填空题知识点总结1、逻辑代数有与、或和⾮三种基本运算。
2、四个逻辑相邻的最⼩项合并,可以消去__2________个因⼦;__2n _______个逻辑相邻的最⼩项合并,可以消去n个因⼦。
3、逻辑代数的三条重要规则是指反演规则、代⼊规则和对偶规则。
4、n个变量的全部最⼩项相或值为 1 。
6、在真值表、表达式和逻辑图三种表⽰⽅法中,形式唯⼀的是真值表。
8、真值表是⼀种以表格描述逻辑函数的⽅法。
AB相邻的最⼩项有AB’C’,ABC ,9、与最⼩项CA’BC’。
10、⼀个逻辑函数,如果有n个变量,则有2n个最⼩项。
11、n个变量的卡诺图是由2n个⼩⽅格构成的。
13、描述逻辑函数常有的⽅法是真值表、逻辑函数式和逻辑图三种。
14、相同变量构成的两个不同最⼩项相与结果为0 。
15、任意⼀个最⼩项,其相应变量有且只有⼀种取值使这个最⼩项的值为 1 。
1.在数字电路中,三极管主要⼯作在和两种稳定状态。
饱和、截⽌2.⼆极管电路中,电平接近于零时称为,电平接近于VCC是称为。
低电平、⾼电平3.TTL集成电路中,多发射极晶体管完成逻辑功能。
与运算4.TTL与⾮门输出⾼电平的典型值为,输出低电平的典型值为。
3.6V、0.2V5.与⼀般门电路相⽐,三态门电路中除了数据的输⼊输出端外,还增加了⼀个⽚选信号端,这个对芯⽚具有控制作⽤的端也常称为。
使能端6.或⾮门电路输⼊都为逻辑1时,输出为逻辑。
7.电路如图所⽰,其输出端F的逻辑状态为。
18.与门的多余输出端可,或门的多余输出端可。
与有⽤输⼊端并联或接⾼电平、与有⽤输⼊端并联或接低电平10.正逻辑的或⾮门电路等效于负逻辑的与⾮门电路。
与⾮门11.三态门主要⽤于总线传输,既可⽤于单向传输,也可⽤于双向传输。
单向传送、双向传送12.为保证TTL与⾮门输出⾼电平,输⼊电压必须是低电平,规定其的最⼤值称为开门电平。
低电平、开门电平13.三态门中,除了⾼低电平两种状态外,还有第三种状态,这第三种状态称为⾼阻态。