教你区分LVDS屏线及屏接口定义(精)
- 格式:doc
- 大小:13.00 KB
- 文档页数:3
常见LVDS 屏接口定义讲解很多初学者对于如何区分屏的接口类型很是头疼,是LVDS 屏,TTL 屏还是RS DS 屏?总是很难搞清出。
如何快速识别出液晶屏的接口类型则需要一些经历的,下面从屏的屏线接口的样式来对接口类型做出分类的介绍,帮助大家快速识别屏的接口类型。
以下方法是个人认识,缺乏之处请大家谅解。
〔1〕TTL 屏接口样式:D6T 〔单6位TTL 〕:31扣针,41扣针。
对应屏的尺寸主要为笔记本液晶屏〔8寸,10寸,11寸,12寸〕,还有局部台式机屏15寸为41扣针接口。
S6T 〔双6位TTL 〕:30+45针软排线,60扣针,70扣针,80扣针。
主要为台式机的14寸,15寸液晶屏。
D8T 〔单8位TTL 〕:很少见S8T 〔双8位TTL 〕:有,很少见80扣针〔14寸,15寸〕 〔2〕LVDS 屏接口样式:D6L 〔单6位LVDS 〕:14插针,20插针,14片插,30片插〔屏显基板100欧姆电阻的数量为4个〕主要为笔记本液晶屏〔12寸,13寸,14寸,15寸〕 D8L 〔单8位LVDS 〕:20插针〔5个100欧姆〕〔15寸〕S6L 〔双6位LVDS 〕:20插针,30插针,30片插〔8个100欧姆〕〔14寸,15寸,17寸〕S8L 〔双8位LVDS 〕:30插针,30片插〔10个100欧姆电阻〕〔17寸,18寸,19寸,20寸,21寸〕 〔3〕RSDS 屏接口样式:50排线,双40排线,30+50排线。
主要为台式机〔15寸,17寸〕液晶屏。
上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS 的屏来解析一下,此款屏的型号为:LP141*3〔20针插接口〕屏接口定义在液晶屏的规格书里面都有这一个页面在屏的接口定义中我们看出液晶屏的供电为3.3这里面出现了两组数据每组中都有一对时钟信号,这个屏我们就能看出这是一个30针双8位屏,屏的供电为5V。
1.LVDS输出接口概述之答禄夫天创作液晶显示器驱动板输出的数字信号中,除了包含RGB数据信号外,还包含行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超出28MHz。
采取TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采取排线的方式来传送,整个排线数量达几十路,不单连接方便,而且不适合超薄化的趋势。
采取LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采取LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采取低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包含两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
2常见屏的接口LVDS接口:比较常见的接口,有14针插接口,20P针插、30针插和片插等多为LVDS接口LVDS常用的驱动板:2023(支持17寸以下含17寸的所有LVDS屏VGA烧录模式)2025(支持19寸以下含19寸以下的所有LVDS屏VGA烧录模式)NTA91B(支持22寸或1680*1050以下的所有LVDS屏VGA烧录模式)2621免程序驱动板(直接跳线就可支持14-19等LVDS屏免烧录)TTL接口:(与LVDS的屏线区别TTL的屏线相对较多)TTL屏要求驱动板输入单或双6位/8位的三基色的TTL电平,所以连接线用得比较多,一般有31扣41扣30软排线+40软排线60扣70扣80扣等,特点线比较多驱动板:RTMC7B(新款TTL驱动板支持所有TTL接口协议还可支持TMDS TCON接口屏代替2013 2533 2033等驱动板)鼎科2033V免程序驱动板RSDS接口:单50软排线、双40软排线(50+30)软排线一般为RSDS接口。
驱动板:MA4B:支持双40 30+50 单50软排线RSDS专用驱动板TCON接口:Timing Controller(不常用)现在很多的型号的液晶屏接受的是LVDS信号,而Driver IC收到的是RSDS信号,这中间就是由TCON实现的转换,不少屏是RSDS接口的,是PANEL厂家为了减少PANEL成本,省掉了TCON芯片,因为目前的很多驱动板IC都可以直接处理RSDS 信号了。
TMDS接口(不常用)是一种类似于LVDS的接口。
该接口在液晶发展中属于昙花一现。
典型的有三星公司出的LT181E2-131、LT170E2-131、日立的TX38D21V、LG的LP141X1等。
最新到货!!超小体积四灯小口高压板特价销售,联想方正系列超小体积电源高压一体板疯狂特价销•上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS的屏来解析一下,知识点:TTL接口的屏线明显比LVDS的屏线多常见31扣41扣30+50 60扣70扣80扣TTL的屏也有单组数据和双组数据之分以此类推就可以了常见TTL屏线D6T(单6位TTL):31扣针,41扣针。
1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
LVD LVD 低電對多線,廣泛盟)199公佈範,現,纜。
高傳LVD 成,很高mV 在有的M 理很輸入1)S 接口定義DS 接口又稱電壓差分信多點的連接,也可以是平泛的應用。
)的ANSI/T 95年11月佈了IEEE ,對於生產工,其供電電。
標準推薦傳輸速率可DS 接口的原一個簡單,如圖1所高,驅動器電V 。
通過驅有些最新生MAX9121/9在LVDS 很簡單,因為入端產生的來傳送信號表1是LV 表2是接義及標準稱RS-644信號,這種技接,具有低功平衡電纜。
目前,流行TIA/EIA -6,以美國國1596.3標準工藝、傳輸電壓可以從+薦的最高數據可達1.923G 原理及電特單的LVDS 傳所示。
驅動器電流大部分驅動器的開關生產的LVDS 9122等。
系統中,採為一對差分效果是相互號,從而可VDS 驅動器接收器的主要4總線接口技術的核心是功耗、低誤。
LVDS 在對行的LVDS 技644標準,國家半導體準。
這兩個輸介質和供電+5V 到+3.3據傳輸速率Gbps 。
特性傳輸系統由器的電流源分直接流過關,改變直S 接收器中採用差分方分線對上的電互抵消的,可以大大提高器的主要電要電特性參,是20世紀是採用極低誤碼率、低串對信號完整技術規範有另一個是體公司為主推個標準注重於電電壓等則3V ,甚至更率是655Mbp 一個驅動器源(通常為3100Ω的終直接流過電阻中,100Ω左方式傳送數據電流方向是因而對信號高數據傳輸電特性參數參數。
紀90年代低的電壓擺幅串擾和低輻整性、低抖動有兩個標準IEEE 159推出了ANS 於對LVDS 則沒有明確更低;其傳輸ps ,而理論器和一個接3.5mA )來終端電阻,從阻的電流的左右的電阻直據,有著比是相反的,當號的影響很輸速率和降低才出現的一幅高速差動輻射等特點動及共模特:一個是T 96.3標準。
SI/TIA/EIA S 接口的電。
LVDS 可輸介質可以論上,在一收器通過一來驅動差分線從而在接收的有無,從而直接集成在比單端傳輸方當共模方式很小。
1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
TTL电平TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。
TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。
这是由于可靠性和成本两面的原因。
因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。
数字电路中,由TTL电子元器件组成电路使用的电平。
电平是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。
在室温下,一般输出高电平是3.5V,输出低电平是0.2V。
最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。
英文全称为:transistor transistor logic“TTL集成电路的全名是晶体管-晶体管逻辑集成电路(Transistor-Transistor Lo gic),主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。
标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。
S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5 V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。
1.LVDS输出交心概括之阳早格格创做液晶隐现器启动板输出的数字旗号中,除了包罗RGB数据旗号中,还包罗止共步、场共步、像素时钟等旗号,其中像素时钟旗号的最下频次可超出28MHz.采与TTL交心,数据传输速率没有下,传输距离较短,且抗电磁搞扰(EMI)本领也比较好,会对付RGB数据制成一定的做用;其余,TTL多路数据旗号采与排线的办法去传递,所有排线数量达几十路,没有单连交便当,而且没有符合超薄化的趋势.采与LVDS输出交心传输数据,不妨使那些问题迎刃而解,真止数据的下速率、矮噪声、近距离、下准确度的传输.那么,什么是LVDS输出交心呢?LVDS,即Low V oltage Differential Signaling,是一种矮压好分旗号技能交心.它是好国NS公司(好国国家半导体公司)为克服以TTL电仄办法传输宽戴下码率数据时功耗大、EMI电磁搞扰大等缺面而研制的一种数字视频旗号传输办法.LVDS输出交心利用非常矮的电压晃幅(约350mV)正在二条PCB走线大概一对付仄稳电缆上通过好分举止数据的传输,即矮压好分旗号传输.采与LVDS输出交心,不妨使得旗号正在好分PCB线大概仄稳电缆上以几百Mbit/s的速率传输,由于采与矮压战矮电流启动办法,果此,真止了矮噪声战矮功耗.暂时,LVDS输出交心正在17in及以上液晶隐现器中得到了广大的应用.2.LVDS交心电路的组成正在液晶隐现器中,LVDS交心电路包罗二部分,即启动板侧的LVDS输出交心电路(LVDS收支器)战液晶里板侧的LVDS 输进交心电路(LVDS交支器).LVDS收支器将启动板主控芯片输出的17L电仄并止RGB数据旗号战统制旗号变换成矮电压串止LVDS旗号,而后通过启动板与液晶里板之间的柔性电缆(排线)将旗号传递到液晶里板侧的LVDS交支器,LVDS交支器再将串止旗号变换为TTL电仄的并止旗号,支往液晶屏时序统制与止列启动电路.图1所示为LVDS交心电路的组成示企图.图1 LVDS交心电路的组成示企图正在数据传输历程中,还必须奇尔钟旗号的介进,LVDS 交心无论传输数据仍旧传输时钟,皆采与好分旗号对付的形式举止传输.所谓旗号对付,是指LVDS交心电路中,每一个数据传输通道大概时钟传输通道的输出皆为二个旗号(正输出端战背输出端).需要证明的是,分歧的液晶隐现器,其启动板上的LVDS 收支器没有尽相共,有些LVDS收支器为一片大概二片独力的芯片(如DS90C383),有些则集成正在主控芯片中(如主控芯片gm5221内里便集成了LVDS收支器).3.LVDS输出交心电路典型与TTL输出交心相共,LVDS输出交心也分为以下四种典型:(l)单路6位LVDS输出交心那种交心电路中,采与单路办法传输,每个基色(即RGB三色中的其中所有一种颜色)旗号采与6位数据(XOUT0+、TXOUT0-,TXOUT1+、TXOUT1-,TXOUT2+、TXOUT2-),共18位RGB(6bit X 3(RGB3色))数据,果此,也称18位大概18bit LVDS交心.此,也称18位大概18bit LVDS 交心.(2)单路6位LVDS输出交心那种交心电路中,采与单路办法传输,每个基色旗号采与6位数据,其中奇路数据为18位,奇路数据为18位,共36位RGB数据,果此,也称36位大概36bit LVDS交心.(3)单路8位1TL输出交心那种交心电路中,采与单路办法传输,每个基色旗号采与8位数据(XOUT0+、TXOUT0-,TXOUT1+、TXOUT1-,TXOUT2+、TXOUT2-,TXOUT3+,TXOUT3),共24位RGB 数据(8bit X 3),果此,也称24位大概24bit LVDS交心.(4)单路8位1TL输出位交心那种交心电路中,采与单路办法传输,每个基色旗号采与8位数据,其中奇路数据为24位,奇路数据为24位,共48位RGB数据,果此,也称48位大概48bit LVDS交心4.典型LVDS收支芯片介绍典型的LVDS收支芯片分为四通道、五通道战十通道几种,底下简要举止介绍.(1)四通道LVDS收支芯片图2 所示为四通道LVDS收支芯片(DS90C365)内里框图.包罗了三个数据旗号(其中包罗RGB、数据使能DE、止共步旗号HS、场共步旗号VS)通道战一个时钟旗号收支通道.图2 4通道LVDS收支芯片内里框图4通道LVDS收支芯片主要用于启动6bit液晶里板.使用四通道LVDS收支芯片不妨形成单路6bit LVDS交自电路战奇/奇单路6bit LVDS交心电路.(2)五通道LVDS收支芯片图3 所示为五通道LVDS收支芯片(DS90C385)内里框图.包罗了四个数据旗号(其中包罗RGB、数据使能DE、止共步旗号IIS、场共步旗号vs)通道战一个时钟旗号收支通道.图3 5通道LVDS收支芯片内里框图五通道LVDS收支芯片主要用于启动8bit液晶里板.使用五通道LVDS收支芯片主要用去形成单路8bit LVDS交心电路战奇/奇单路8bit LVDS交心电路.(3)十通道LVDS收支芯片图4所示为十通道LVDS收支芯片(DS90C387)内里框图.包罗了八个数据旗号(其中包罗RGB、数据使能DE、止共步旗号HS、场共步旗号VS)通道战二个时钟旗号收支通道.图4 十通道LV DS收支芯片内里框图十通道LVDS收支芯片主要用于启动8bit液晶里板.使用十通道LYDS收支芯片主要用去形成奇/奇单路8bit LVDS位交心电路.正在十通道LVDS收支芯片中,树坐了二个时钟脉冲输出通道,那样搞的手段是不妨越收机动的符合分歧典型的LVDS 交支芯片.当LVDS交支电路共样使用一片十通道LVDS交支芯片时,只需使用一个通道的时钟旗号即可;当LVDS交支电路使用二片五通道LVDS交支芯片时,十通道LYDS收支芯片需要为每个LVDS交支芯片提供单独的时钟旗号.5.LVDS收支芯片的输进与输出旗号(1)LVDS收支芯片的输进旗号LVDS收支芯片的输进旗号去自决控芯片,输进旗号包罗RGB数据旗号、时钟旗号战统制旗号三大类.①数据旗号:为了证明的便当,将RGB旗号以及数据选通DE战止场共步旗号皆算做数据旗号.正在供6bit液晶里板使用的四通道LVDS收支芯片中,公有十八个RGB旗号输进引足,分别是R0~R5白基色数据(6bit 白基色数据,R0为最矮灵验位,R5为最下灵验位)六个,G0~G5绿基色数据六个,B0~B5蓝基色数据六个;一个隐现数据使能旗号DE(数据灵验旗号)输进引足;一个止共步旗号HS输进引足;一个场共步旗号VS输进引足.也便是道,正在四通道LYDS收支芯片中,公有二十一个数据旗号输进引足.正在供8bit液晶里板使用的五通道LVDS收支芯片中,公有二十四个RGB旗号输进引足,分别是白基色数据R0~W(8bit白基色数据,R0为最矮灵验位,R7为最下灵验位)八个,绿基色数据G0~G7八个,蓝基色数据B0~B7八个;一个灵验隐现数据使能旗号DE(数据灵验旗号)输进引足;一个止共步旗号HS输进引足;一个场共步旗号VS输进引足;一个各用输进引足.也便是道,正在五通道LVDS收支芯片中,公有二十八个数据旗号输进引足.该当注意的是,液晶里板的输进旗号中皆必须要有DE旗号,然而有的液晶里板只使用简单的DE旗号而没有使用止场共步旗号.果此,应用于分歧的液晶里板时,有的LVDS收支芯片大概只需输进DE旗号,而有的需要共时输进DE战止场共步旗号.②输进时钟旗号:即像素时钟旗号,也称为数据移位时钟(正在LVDS收支芯片中,将输进的并止RGB数据变换成串止数据时要使用移位寄存器).像素时钟旗号是传输数据战对付数据旗号举止读与的基准.③待机统制旗号(POWER DOWN):当此旗号灵验时(普遍为矮电通常),将关关LVDS收支芯片中时钟PLL锁相环电路的供电,停止IC的输出.④数据与样面采用旗号:用去采用使用时钟脉冲的降下沿仍旧下落沿读与所输进的RGB数据.有的LVDS收支芯片大概本去没有树坐待机统制旗号战数据与样面采用旗号,然而也有的除了上述二个统制旗号还树坐有其余一些统制旗号.(2)LVDS收支芯片的输出旗号LVDS收支芯片将以并止办法输进的TTL电仄RGB数据旗号变换成串止的LVDS旗号后,曲交支往液晶里板侧的LVDS 交支芯片.LVDS收支芯片的输出是矮晃幅好分对付旗号,普遍包罗一个通道的时钟旗号战几个通道的串止数据旗号.由于LVDS收支芯片是以好分旗号的形式举止输出,果此,输出旗号为二条线,一条线输出正旗号,另一条线输出背旗号.①时钟旗号输出:LVDS收支芯片输出的时钟旗号频次与输进时钟旗号(像素时钟旗号)频次相共.时钟旗号的输出常表示为:TXCLK+战TXCLK-,时钟旗号占用LVDS收支芯片的一个通道.②LVDS串止数据旗号输出:对付于四通道LVDS收支芯片,串止数据占用三个通道,其数据输出旗号常表示为TXOUT0+、TXOUT0-,TXOUT1+、TXOUT1-,TXOUT2+、TXOUT2-.对付于五通道LVDS收支芯片,串止数据占用四个通道,其数据输出旗号常表示为TXOUT0+、TXOUT0-,TXOUT1+、TXOUTI-,TXOUT2+、TXOUT2-,TXOUT3+、TXOUT3-.对付于十通道LVDS收支芯片,串止数据占用八个通道,其数据输出旗号常表示为TXOUT0+、TXOUT0-,TXOUT1+、TXOUT1-,TXOUT2+、TXOUT2-,TXOUT3+、TXOUT3-,TXOUT4+、TXOUT4-,TXOUT5+、TXOUT5-,TXOUT6+、TXOUT6-,TXOUT7+、TXOLT7-.如果只瞅电路图,是没有克没有及从LVDS收支芯片的输出旗号TXOUT-、TXOUT0+中瞅出其内里到底包罗哪些旗号数据,以及那些数据是何如排列的(大概者道那些数据的圆法是何如的).究竟上,分歧厂家死产的LVDS收支芯片,其输出数据排列办法大概是分歧的.果此,液晶隐现器启动板上的LVDS收支芯片的输出数据圆法必须与液晶里板LVDS交支芯片央供的数据圆法相共,可则,启动板与液晶里板没有匹配.那也是调换液晶里板时必须思量的一个问题.博家面拔LVDS收支芯片正在一个时钟脉冲周期内,每个数据通道皆输出7bit的串止数据旗号,而没有是罕睹的8bit数据,如图5所示图5LVDS交心电路正在一个时钟脉冲周期内传输7bit数据(3)LVDS收支芯片输出旗号的圆法LVDS收支芯片输出旗号的圆法,即LVDS收支芯片输进的RGB数据,以及止共步旗号HS、场共步旗号VS、灵验隐现数据使能旗号DE正在各个输出通道中数据位的排列程序.由于几个大的LYDS芯片死产厂家制定了分歧的尺度,果此,存留着几种分歧的LVDS收支芯片数据输出圆法,正在调换液晶隐现器启动板大概调换液晶里板时,必须弄浑LVDS交心液晶里板所央供的LVDS旗号圆法,使液晶隐现器启动板侧LVDS 收支芯片的输出数据圆法与液晶里板LVDS交支芯片所央供的数据圆法相共.①单路6bit LVDS收支芯片数据输出圆法:单路6bit LVDS收支电路使用四通道LVDS收支芯片,输出旗号圆法如图6所示.图6 单路6bit LVDS收支芯片数据输出圆法图6中NA的意义是已使用.此例为统制旗号仅使用DE的模式,已使用止共步旗号HS战场共步旗号VS.关于DE、IIS、VS旗号的使用问题,将正在第9章举止介绍.当统制旗号为DE+止场共步旗号模式时,图中的二个NA调换为场共步旗号VS战止共步旗号HS.②单路6bit LVDS收支芯片数据输出圆法:单路6bit LVDS 收支电路使用二片四通道LVDS收支芯片,输出旗号圆法如图7所示.图7 单路6bit LVDS收支芯片数据输出圆法从图7中不妨瞅出,单路6bit LVDS收支芯片数据输出圆法与单路6bit LVDS收支芯片数据输出圆法是相共的,只没有过一路传递奇数像素RGB数据,另工路传递奇数像素RGB数据.OR0、OR1、…中的“O”代表奇数像素,ER0、ER1、…中的“E”代表奇数像素.③单路8bit LVDS收支芯片数据输出圆法:单路8bit LVDS收支电路使用五通道LVDS收支芯片,输出旗号圆法有多种,底下只介绍其中的二种.图8所示是其中的一种输出旗号圆法.图9所示是爆收那种数据旗号圆法的电路交法.图8 单路8bit LVDS收支芯片数据输出圆法之一图9 所示数据输出圆法的电路交法图10 所示为单路8bit LVDS收支芯片的另一种数据输出圆法.图10 单路8bit LVDS收支芯片数据输出圆法之二图11 所示圆法中的统制旗号仅使用DE模式,当统制旗号为DE+止场共步旗号模式时,第二数据通道TXOUT2中的二个NA应调换为场共步旗号VS战止共步旗号HS(通过对付启动板编程可改写).从以上二种输出圆法中不妨瞅出,数据旗号的排列程序没有共很大,没有过,要念让其排列普遍,真足不妨通过对付启动板编程去完毕.图11 单路8bit LVDS收支芯片数据输出圆法之一④单路8bit LVDS收支芯片数据输出圆法:单路8bit LVDS收支电路使用二片五通道LVDS收支芯片大概一片十通道LVDS收支芯片,单路8bit LVDS收支芯片数据输出圆法也有多种形式,图11所示是其中的一种.上头咱们了解了屏的型号战交心了,然而是咱们还没有了解那个是几位的屏战几的供电,为了让大家沉快搞会那一步,咱们拿一个单6位LVDS的屏去剖析一下,此款屏的型号为:LP141X3(20针插交心)屏交心定义正在液晶屏那内里出现了二组数据每组中皆有一对付时钟旗号,那个屏咱们便能瞅出那是一个30针单8位屏,屏的供电为5V.罕睹的LVDS交心定义20PIN单6定义:1:电源2:电源3:天4:天5:R0 6:R0+ 7:天8:R1 9:R1+ 10:天11:R2 12:R2+ 13:天14:CLK 15:CL K+ 16空17空18空19空20空每组旗号线之间电阻为(数字表100欧安排)指针表20-100欧安排(4组相共阻值)20PIN单6定义:1:电源2:电源3:天4:天5:R0 6:R0+ 7:R1 8:R1+ 9:R2 10:R2+ 11:CLK 12:CLK+ 1 3:RO1 14:RO1+ 15:RO2 16:RO2+ 17:RO3 18:RO 3+ 19:C L K120:C L K1+每组旗号线之间电阻为(数字表100欧安排)指针表20-100欧安排(8组相共阻值)20PIN单8定义:1:电源2:电源3:天4:天5:R0 6:R0+ 7:天8:R1 9:R1+ 10:天11:R2 12:R2+ 13:天14:C L K15:C L K+16:R317:R3+ 每组旗号线之间电阻为(数字表100欧安排)指针表20-100欧安排(5组相共阻值)30PIN单8定义:1:电源2:电源3:电源4:空5:空6:空7:天8:R0 9:R0+ 10:R1 11:R1+ 12:R2 13:R2+ 14:天15:CLK 16:CLK + 17:天18:R3 19:R3+ 20:RB0 21:RB0+ 22:RB1 2 3:RB1+ 24:天25:RB2 26:RB2+ 27:CLK2 28:C L K2+29:R B330:R B3+ 每组旗号线之间电阻为(数字表100欧安排)指针表20-100欧安排(10组相共阻值)普遍14PIN、20PIN、30PIN 为LVDS交心,15寸(含15寸)以下多为3.3V供电17(含17)以上多为5V供电.那不过罕睹屏是那样程序,而没有是所有的皆是那样.罕睹TTL的屏交心定义列:那是一个罕睹的41扣TTL的屏交心去瞅瞅与LVDS 的屏有什么辨别(屏型号为M12153DS 41扣单六位TTL屏)知识面:TTL交心的屏线明隐比LVDS的屏线多罕睹31扣41扣30+50 60扣70扣80扣TTL的屏也有单组数据战单组数据之分以此类推便不妨了罕睹TTL屏线D6T(单6位TTL):31扣针,41扣针.对付应屏的尺寸主要为条记原液晶屏(8寸,10寸,11寸,12寸),另有部分台式机屏15寸为41扣针交心.S6T(单6位TTL):30+45针硬排线,60扣针,70扣针,80扣针.主要为台式机的14寸,15寸液晶屏.S8T(单8位TTL):有,很少睹80扣针(14寸,15寸)。
区分LVDS屏线及屏接⼝定义 1、 LVDS屏线按位数主要分为单6位,双6位,单8位,双8位。
我们取英⽂Single(单)和Doubel(双)的⾸字母分别命名单6位-S6,双6位-D6,单8位-S8,双8位-D8。
2、 LVDS屏线由VCC(电源线,⼀般为红⾊),GND(地线,⼀般为⿊⾊),差分信号(⼀般为多组蓝⽩双绞线)三部分组成。
如果差分信号蓝⽩双绞线为4组,即对应单6-S6;如果差分信号蓝⽩双绞线为5组,即对应单8-S8;如果差分信号蓝⽩双绞线为8组,即对应双6-D6;如果差分信号蓝⽩双绞线为10组,即对应双8-D8。
有12组的为双10位,欣⾬⾼科LVDS仪暂不⽀持,这⾥就不展开介绍。
3、了解上⾯基础后,我们拿出要测试的屏。
通过百度搜索屏型号,在屏库⾥提取相关信息,选取屏线。
CLAA220WA这个型号我们提取双路8位,FIX-30,就是FIX-30-D8(双8)线。
选取屏线后我们可以进⾏验证。
电源线3根导通或者⾄少2根导通,因为有些本屏有⼀根可能是VEDID没有与VCC导通。
地线通常全部导通。
每组蓝⽩差分双绞线之间⽤导通档值为100左右(通常在75-150这个范围)。
同时满⾜三部分的条件基本可以确定屏线正确。
4、给⼤家介绍⼏种接⼝的名字:⽤的最多的是FIX-30-D8(双8),除了1366*768这个分辨率的电视PC屏,基本都是⽤这个双8线,譬如17正,19正,19宽,20宽,21.5宽,22宽,23.6宽,24宽,27宽等等。
32⼨及以上1920*1200以下的屏会在另⼀章节单独讲解。
FIX-30-S8(单8)基本应⽤15.6,18.5和21.6的电视PC屏,⽽且都是1366*768的分辨率。
FIX-30-S6(单6)多⽤于笔记本屏的14.0正,14.1正或宽,15.0正或15.4宽,15.6宽,分辨率为1366*768,1280*800,1024*768等。
FIX-30-D6多⽤于笔记本屏15.0正,15.4宽,17.0宽,17.1宽,分辨率多为1440*900,1680*1050,1920*1080,1920*1200,1440*1050,1600*1200等。
液晶屏LVDS,TTL,RSDS接口样式的区别方法2008-04-25 13:39很多初学者对于如何区分屏的接口类型很是头疼,是LVDS屏,TTL屏还是RSDS屏?总是很难搞清出。
如何快速识别出液晶屏的接口类型则需要一些经验的,下面从屏的屏线接口的样式来对接口类型做出分类的介绍,帮助大家快速识别屏的接口类型。
以下方法是个人认识,不足之处请大家谅解。
(1) TTL屏接口样式:D6T(单6位TTL):31扣针,41扣针。
对应屏的尺寸主要为笔记本液晶屏(8寸,10寸,11寸,12寸),还有部分台式机屏15寸为41扣针接口。
S6T(双6位TTL):30+45针软排线,60扣针,70扣针,80扣针。
主要为台式机的14寸,15寸液晶屏。
D8T(单8位TTL):很少见S8T(双8位TTL):有,很少见80扣针(14寸,15寸)2)LVDS屏接口样式:D6L(单6位LVDS):14插针,20插针,14片插,30片插(屏显基板100欧姆电阻的数量为4个)主要为笔记本液晶屏(12寸,13寸,14寸,15寸)D8L(单8位LVDS):20插针(5个100欧姆)(15寸)S6L(双6位LVDS):20插针,30插针,30片插(8个100欧姆)(14寸,15寸,17寸)S8L(双8位LVDS):30插针,30片插(10个100欧姆电阻)(17寸,18寸,19寸,20寸,21寸)(3)RSDS屏接口样式:50排线,双40排线,30+50排线。
主要为台式机(15寸,17寸)液晶屏。
常规LVDS接口液晶屏定义20PIN单6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空每组信号线之间电阻为(数字表120欧左右)20PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+每组信号线之间电阻为(数字表120欧左右)20PIN单8定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3- 17:R3+每组信号线之间电阻为(数字表120欧左右)30PIN单6定义:1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN单8定义:1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+每组信号线之间电阻为(数字表120欧左右)30PIN双8定义:1:电源2:电源3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每组信号线之间电阻为(数字表120欧左右)一般14PIN、20PIN、30PIN为LVDS接口。
l v d s液晶屏幕接口详解标准化管理处编码[BBX968T-XBB8968-NNJ668-MM9N]1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB 数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
教你区分 LVDS 屏线及屏接口定义
现在碰到液晶屏大多是 LVDS 屏线 ,
经常碰到什么单 6, 双 6 单 8双 8. 如何区分呢 ?
我以前也不知道 , 后在网上收集学习后才弄明白
方法 1
数带“ +-”的这种信号线一共有几对,有 10对的减 2对就是双 8, 有 8对的减 2对就是双 6。
有 5对的减掉 1对是单 8, 有 4对的减掉 1对是单 6,数 +/-线一共有多少对。
说通俗点就是
4对————单 6
5对————单 8
8对————双 6
10对————双 8
方法 2
拧开螺丝看看主板里面的电路,一般每对数据线之间都有一个 100欧姆的电阻,看到 4个的话就是单 6位的屏,看到 8个的话就是双六位, 5个的话一般是单 8位, 有10个一般就是双 8位,当然有资料的话就不用这么麻烦, 也有 TMDS 也用这种
20PIN 的连接头的,比如 LG 的 LP141X1,不过基本上很少
lvds 的接口的定义
20PIN 单 6定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空
每组信号线之间电阻为(数字表 120欧左右
,20PIN 双 6定义
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK-
12:CLK+ 13:RO1- 14:RO1+ 15: RO2- 16:RO2+ 17:RO3- 18:RO3+;
19:CLK1- 20:CLK1+
每组信号线之间电阻为(数字表 120欧左右
20PIN 单 8定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:R3- 17:R3+
每组信号线之间电阻为(数字表 120欧左右
30PIN 单 6定义:
1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9: R0+ 10:地 11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空 - 21:空 22:空 23:空 24:空 25:空26:空 27:空 28空 29空 30空
每组信号线之间电阻为(数字表 120欧左右
30PIN 单 8定义:
1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9: R0+ 10:地 11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空26:空 27:空 28空 29空 30空
每组信号线之间电阻为(数字表 120欧左右
30PIN 双 6定义:1:电源 2:电源 3:地 4:地 5:R0- 6: R0+ 7:地 8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地 14: CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27: CLK2+
每组信号线之间电阻为(数字表 120欧左右
30PIN 双 8定义:
1:电源 2:电源 3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22: RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28: CLK2+ 29:RB3- 30:RB3+
每组信号线之间电阻为(数字表 120欧左右。