电子科技大学14秋《数字逻辑设计及应用》在线作业3答案
- 格式:doc
- 大小:27.50 KB
- 文档页数:3
答案+我名字查看考卷——作业提交1当前得分:15 分(总分:100 分),折合成百分制共 15 分。
返回作业提交11.逻辑函数,请问其反函数 。
()()()[参考答案:] 分值:5 得分:分 系统自动批改于2019年9月19日 14点35分2. 有关异或逻辑的描述不正确的是 。
() 异或逻辑的反函数是同或逻辑 () 异或逻辑的对偶逻辑是同或逻辑() 一个逻辑变量和0异或得到的是其反函数 [参考答案:] 分值:5 得分:分 系统自动批改于2019年9月19日 14点35分3. 已知一个逻辑的最小项之和为F(, , )=∑m(0,4,7) ,以下哪个等式成立。
()()()[参考答案:] 分值:5得分:5分系统自动批改于2019年9月19日14点35分4. 下面所描述的逻辑函数表达式中,哪一种可以直接从真值表中得到,而无需其他中间步骤。
() 标准形式() 最简与或式() 与非-与非形式[参考答案:] 分值:5得分:5分系统自动批改于2019年9月19日14点35分5.下面有关最小项的描述正确的是。
()()()[参考答案:] 分值:5得分:0分系统自动批改于2019年9月19日14点35分6. 下面有关逻辑函数的描述中,正确的是。
() 逻辑函数的最小项之和是唯一的() 逻辑函数的最简与或表达式是唯一的() 逻辑函数的与非-与非逻辑表达式是唯一的[参考答案:] 分值:5得分:5分系统自动批改于2019年9月19日14点35分7. 请问或非逻辑的对偶关系是。
() 或非逻辑() 与非逻辑() 与或非逻辑[参考答案:] 分值:5得分:0分系统自动批改于2019年9月19日14点35分8.逻辑函数,请问其最小项之和为。
()()()[参考答案:] 分值:5得分:0分系统自动批改于2019年9月19日14点35分9. 逻辑函数Y(, , , )=∑m(0,2,4,6,9,13) + (1,3,5,7,11,15)的最简与或式为()() +’’() ’+() +[参考答案:] 分值:5得分:0分系统自动批改于2019年9月19日14点35分10.逻辑函数Y的真值表如下:。
电子科技大学2013-2014学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟)考试日期 2014年 月 日I. To fill the answers in the “( )” ( 2’ X 15 = 30 )1. Given ∑=ABCF )5,4,1(, then ABC F ∏=( 0,2,3,6,7 ),F =A ’∑BC( 1 )+A∑BC( 0,1 ).2. ( 1001 0011 )8421BCD =( 1111 0011 )2421BCD .3. ( 0101 1101 )2=( 0111 0011 )Gray .4. Open-drain output has two states, Low and ( Hi-Z/open ).5. A two’s -complement =0110 1010, C one ’s -complement =1111 1011, [A-C]two’s -complement =( 0110 1110 ). Is it overflow for [A-C]two’s -complement ? (Y es or No) [ No ]6. XOR gate in positive logic level is equivalent to ( XNOR ) gate in negative logic level.7. Five variables can make ( 32 ) minterms. The sum of all the minterms must be ( 1 ).8. If the function ∑=ABCF )6,3,2,1(, then ∑=ABC F '( 0, 4, 5, 7 ).9. If the information bits are 1001 0010, the check bit is ( 0 ) for odd-parity. 10. To make 2014 code-words, ( 11 ) bits should be used at least.11. Given the circuit shown in Figure 1, its output expression F=( (b(a+c)+ac)’ ).Figure 1II. There is only one correct answer in the following questions.( 3’ X 10=30 )1. Which of the following codes has the self-complement property? ( D)A. GrayB. BiquinaryC. 8421BCDD. Excess-32. Which of the following 2-input gates can form a complete set of logic gates? ( B )A. ORB. NORC. XORD. XNOR3. Which of the following gates is equivalent to XNOR? ( A)A. B. C. D.4. Which of the following connection is correct? ( C)A. B. C. D.5. Which of the following expressions has no hazard? ( B)A. F=W•Y+W’•Z’+X•Y’•ZB. F=W•Y+W’•Z’+Y•Z’C. F=W•Y+W’•Z’+X•Y’•Z+Y•Z’D. F=W•Y+W’•Z’+X•Y’•Z+W’•X•Y’6. Which of the following statements is correct? ( D)A. The duality of the minimal sum expression is its minimal product.B. The minimum sum-of-product expression has no static-1 hazard.C. The canonical sum must have hazard.D. The minimum sum-of-product expression has no static-0 hazard.7. The minimum sum of product for AB+A’C+BCDEFGH is ( A).A. A•B+A’•CB. A’•B+A•CC. A•B+A’•C+B•CD. A•B+A’•C+B•C8. Given A=(0011 1111 . 0100)2, its equivalent values for A10 and A16 are ( B)A. (96.58)10, (60.94)16B. (63.25)10, (3F.4)16C. (96.58)10, (60.49)16D. (63.25)10, (3F.94)169. Given the timing diagram as shown in Figure 2, the output function is ( A ). A. ∑=xyzf )7,6,5,3( B. ∑=xyz f )4,2,1,0( C. ∑=xyz f )6,2,1,0( D. ∑=xyz f )7,2,1,0(Figure 210. A self-dual logic function is a function such that F=F D . Which of the following functions is self-dual? ( C )A. ∑=xyzF )7,5,2,1( B. F=X ’•Y •Z ’+X •Y ’•Z ’+X ’•ZC. F=X •Y+X •Z+Y •ZD. )4,3,0(xyzF ∏=III. Combinational Circuit Analysis And Design: [40’]1.Given F(A,B,C,D)= B ⊕C ⊙(B •C)+A ’•D •(B •C)’, the constraint condition is A •(B+C)=0. Simplify the logic function F(A,B,C,D) into the minimal sum using Karnaugh map, and write out NAND-NAND logic expression of the minimal sum. (8’)参考评分标准:1.填写F 的卡诺图正确4分 ,d 占1分,错一格扣0.5分,扣完为止;2.化简的表达式正确3分,错一个乘积项扣1分;F minimal-sum (A,B,C,D)=B/C/+B/D+C/D3.“与非-与非“表达式正确1分F NAND-NAND (A,B,C,D)= [(B/C/)/(B/D)/(C/D)/]/2. A combinational circuit is shown as below. (8’)(1) Write out the sum-of-product expression of output F(W,X,Y,Z) for the circuit.(2) Analysis all conditions that the static hazard may exit for the circuit, and indicate types of static hazard.(3)Write out the minimal sum of output F(W,X,Y,Z) for the hazard-free.参考评分标准:1. 原始的积之和表达式正确3分 ,只要是积之和形式就算对,不管是否为原始积之和,错一个(多一个或少一个)乘积项扣一分,扣完为止;F(W,X,Y,Z)=WX/Y/+XY/Z+XY2.指出所有静态冒险存在的条件2分,指出静态冒险类型1分。
电子技术及数字逻辑网上作业题作业题(一)一、填空(共15题)1、N型半导体是在本征半导体中掺入价元素,其多数载流子是,少数载流子是。
2、稳压管的稳压区是其工作在。
3、数字系统使用的物理元件,与此相对应,采用的记数制和编码制也都以数为基础。
4、使用布尔代数定律时,利用规则、规则、规则可得到更多的公式。
5、放大电路必须加上合适的才能正常工作。
6、运放的共模抑制比定义为。
7、直接写出函数F=[(AB+C)D+E]B的反演函数为。
8、三极管工作在饱和区时,发射结应为偏置,集电结应为偏置。
9、为提高放大电路的输入电阻,应引入反馈;为降低放大电路输出电阻,应引入反馈。
10、集成运放应用于信号运算时工作在区域。
11、直流电源通常由、、和四部分组成。
12、已知输入信号的频率为10kH Z ~12 kH Z,为了防止干扰信号的混入,应选用滤波电路。
13、触发器有个稳态,存储8位二进制信息要个触发器。
14、消除竞争冒险的方法有、、等。
15、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。
二、选择题(共15题)1、当温度升高时,二极管的反向饱和电流将。
A.增大 B.减小 C.不变2、互补输出级采用共集形式是为了使。
A.电压放大倍数大B.不失真输出电压大C.带负载能力强3、测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是。
A.输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化4、交流负反馈是指。
A.阻容耦合放大电路中所引入的负反馈B.只有放大交流信号时才有的负反馈C.在交流通路中的负反馈5、功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大。
A.交流功率B.直流功率C.平均功率6、滤波电路应选用。
A.高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7、放大电路中,测得某三极管三个电极电位U1、U2、U3分别为U1=3.3V ,U2=2.6V ,U3=15V。
电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案
(图片大小可自由调整)
第1卷
一.综合考核(共10题)
1.逻辑式A+AB+ABC+ABCD=()。
A.A
B.AB
C.ABC
D.ABCD
2.CMOS电路的电源电压只能使用+5V。
()
A、错误
B、正确
3.若AB=AC,一定是B=C。
()
A、错误
B、正确
4.一块八选一的数据选择器,其地址(选择输入)码有()。
A.8位
B.4位
C.3位
D.1位
5.T触发器中,当T=1时,触发器实现()功能
A、置1
B、置0
C、计数
D、保持
6.一个JK触发器的稳态个数和它可存储位二进制数分别是()。
A.4
B.3
C.2
D.1
7.扭环形计数器都是不能自启动的。
()
A.错误
B.正确
8.一个十进制计数器,可以作为十分频器使用。
()
A.错误
B.正确
9.n个变量构成的任一个最小项,它总共有另外n个最小项和它是逻辑相邻的。
()
A、错误
B、正确
10.若A+B=A+C,则一定是B=C。
()
A.错误
B.正确
第1卷参考答案
一.综合考核
1.参考答案:A
2.参考答案:A
3.参考答案:A
4.参考答案:C
5.参考答案:C
6.参考答案:CD
7.参考答案:A
8.参考答案:B
9.参考答案:B
10.参考答案:A。
………密………封………线………以………内………答………题………无………效……电子科技大学2013 -2014学年第 二 学期期 末 考试 A 卷课程名称:_数字逻辑设计及应用__ 考试形式: 闭卷 考试日期: 20 14 年 07 月 10 日 考试时长:_120___分钟课程成绩构成:平时 30 %, 期中 30 %, 实验 0 %, 期末 40 % 本试卷试题由___六__部分构成,共__8___页。
题号 一 二 三 四 五 六 七 八 九 十 合计得分I. Fill out your answers in the blanks(3’ X 10=30’)1. A circuit with 10 flip-flops can store ( 10 ) bit binary numbers, that is, include ( 1024 或 210 ) states at most.2. A 5-bit linear feedback shift-register (LFSR) counter with no self-correction can have ( 31 或 25-1 ) normal states.3. A modulo-24 counter circuit needs ( 5 ) D filp-flops at least. A modulo-500 counter circuit needs ( 3 ) 4-bit counters of 74x163 at least.4. If an 74x148 priority encoder has its 1, 3, 4, and 5 inputs at the active level, the active LOW binary output is ( 010 ) .5. State/output table for a sequential circuit is shown as Table 1. X is input and Z n is output. Assume that the initial state is S 0, if the input sequence is X = 01110101, the output sequence should be ( 11001100 或110011000 ). 【可以确定的输出序列应该有9位】.3 ) up/down counter.n+1n 21………密………封………线………以………内………答………题………无………效……7. A serial sequence generator by feedback shift registers 74x194 is shown in Figure 1, assume the initial state is Q2Q1Q0 = 100, the feedback function LIN = Q2’Q1’ + Q2Q0’, the output sequence in Q2 is ( 100110循环输出 ).Figure 18. When the input is 01100000 of an 8 bit DAC, the corresponding output voltage is 3.76V. The output voltage range for the DAC is ( 0 ~ 9.99 或568221276.3+−×或9625576.3× )V. 【本题并未对误差范围进行要求,一般可保留2位小数。
作业提交 21. 现有个 50 个逻辑变量进行异或运算,已知当前输入 50 个逻辑输入中有 27 个为逻辑 1, 其他的为逻辑 0,请问当前输出为 。
(A) 1(B) 0 (C 无法判 )定 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分2.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 11) (B 10 )0 (C 11 )1 [参考答案:C] 分值:5得分: 分。
系统自动批改于 2019 年 11 月 17 日 20 点 46 分3. 已知 74153 是一个双四选一数据选择器,请写出逻辑 Y 的函数表达式:Y=(A)(B) (C ) [参考答案:A] 分值:5 得分: 分。
系统自动批改于 2019 年 11 月 17 日 20 点 46 分4. 下面有关低电平有效输出的二进制译码器在使能输入有效的前提下,对输出端描述不正 确的是: 。
(A) 每个输出端等价为输入组合所对应的最小项 (B) 每个输出端等价为输入组合所对应的最大项每个输出端等价为输入组合所对应的最小项的 (C) 非 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分5.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 1) (B 1 )0 (C 1 )1 [参考答案:B] 分值:5得分: 分。
系统自动批改于 2019 年 11 月 17 日 20 点 46 分6. 已知 74153 是一个双四选一数据选择器,请写出下图中逻辑输出的表达式 F= 。
(A)(B)(C ) [参考答案:B] 分值:5 得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分7. 已知 7485 为四位的数值比较器,由它所购建的逻辑电路如下所示,请问,在当前的输入下,输出。