锁相环(PLL)电路设计与应用
- 格式:pdf
- 大小:24.10 MB
- 文档页数:295
《应用于LVDS的锁相环电路研究》一、引言随着现代电子技术的飞速发展,数据传输速率的要求日益提高,低电压差分信号传输(LVDS)技术因其低功耗、高速度和低噪声的特性,在高速数据传输领域得到了广泛应用。
锁相环(PLL)电路作为LVDS系统中的关键部分,其性能的优劣直接影响到整个系统的稳定性和传输质量。
因此,对应用于LVDS的锁相环电路进行研究具有重要的现实意义。
二、锁相环电路的基本原理锁相环电路是一种闭环相位控制系统,主要由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。
其基本原理是通过鉴相器比较输入信号和压控振荡器输出的信号之间的相位差,将相位差转换为电压或电流信号,经过环路滤波器的滤波后,控制压控振荡器的频率和相位,使输出信号的相位与输入信号的相位保持一致。
三、LVDS中锁相环电路的应用在LVDS系统中,锁相环电路主要用于实现数据的同步传输。
由于LVDS采用差分信号传输方式,要求发送端和接收端之间的时钟信号必须保持严格的同步。
锁相环电路通过捕获输入信号的相位信息,将其与压控振荡器输出的信号进行比对和调整,从而保证数据的准确传输。
四、应用于LVDS的锁相环电路设计要点在应用于LVDS的锁相环电路设计中,需要注意以下几个要点:1. 输入范围和稳定性:设计时应考虑到输入信号的范围、频率波动和噪声干扰等因素,确保鉴相器能够准确捕获输入信号的相位信息。
2. 环路滤波器的设计:环路滤波器的作用是滤除鉴相器输出的高频噪声和杂散信号,为压控振荡器提供稳定的控制信号。
设计时需要考虑滤波器的带宽、阶数和稳定性等因素。
3. 压控振荡器的选择:压控振荡器的性能直接影响到锁相环电路的频率和相位调整范围。
选择时需要考虑其频率范围、相位噪声、功耗和稳定性等因素。
4. 电路布局与调试:在电路布局和调试过程中,需要考虑到电磁干扰(EMI)和电磁兼容性(EMC)等问题,确保锁相环电路的稳定性和可靠性。
五、实验结果与分析通过实验验证了应用于LVDS的锁相环电路的有效性和性能。
1摘 要随着通信及电子系统的飞速发展,促使集成锁相环和数字锁相环突飞猛进。
本次毕业设计的主要任务是,采用0.180.18μμm CMOS 工艺,设计实现一个基于改进的鉴频鉴相器,压控振荡器,环路滤波器的全集成的CMOS PLL 锁相环电路,设计重点为PLL 锁相环电路的版图设计,设计工具为Laker 。
本论文介绍了PLL 锁相环电路的基本原理以及其完整的版图设计结果。
本次设计表明,采用该方案实现的锁相环电路主要功能工作正常,初步达到设计要求。
求。
关键词:PLL 锁相环电路,鉴频鉴相器,压控振荡器,环路滤波器,版图设计,0.180.18μμm CMOS 工艺工艺AbstractWith the development of the communications and electronic systems, the technology of the integrated PLL and digital PLL develops rapidly.The main task of graduation is to design and realize a fully integrated CMOS PLL circuit which is based on an improved phase detector, VCO, loop filter using the 0.18μm CMOS technology 0.18μm CMOS technology. The design focus on the layout of the PLL circuit, and the . The design focus on the layout of the PLL circuit, and the design tools is the Laker.This paper introduces the basic principles of PLL phase locked loop circuit and its comprehensive layout results. This design shows that the program implemented by the main function of PLL circuit is working well, and it meets the design requirements.Key words:PLL phase locked loop circuits, popularly used phase detectors, discrimination, VCO loop filter, layout design, 0.18 μm CMOS process目 录 (11)摘 要.............................................................................................................................. (22)Abstract .......................................................................................................................... (44)第1章 绪论................................................................................................................ (44)1.1 锁相技术的发展.............................................................................................. (44)1.2 锁相环路的主要特性......................................................................................1.3 PLL锁相环的应用领域 (5)第2章 基于CMOS锁相环的电路设计 (7)2.1 锁相环的基本组成.......................................................................................... (77) (77)2.2 锁相环工作原理.............................................................................................. (88)2.3 鉴相器..............................................................................................................2.3.1 鉴频鉴相器(PFD) (9) (110)2.3.2 鉴频鉴相器设计.................................................................................. (110)2.4 环路滤波器....................................................................................................11 (11)2.5 压控振荡器....................................................................................................第3章 关于COMS锁相环的版图设计 (12) (112)3.1 电路设计........................................................................................................3.2 版图设计........................................................................................................ (112) (113)3.2.1 版图设计规则检查.............................................................................. (113)3.2.2 注意事项..............................................................................................3.3 锁相环的版图设计........................................................................................ (115) (117)第4章 结束语............................................................................................................ (118)参考文献...................................................................................................................... (119)致谢..............................................................................................................................第1章 绪论1.1锁相技术的发展 锁相技术起源于20世纪30年代,提出无线电调幅信号的锁相同步检波技术。
1.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。
锁相环路是一种反馈控制电路,简称锁相环(PLL)。
锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。
锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成u D(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压u C(t),对振荡器输出信号的频率实施控制。
2.锁相环的工作原理锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图8-4-2所示。
鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:(8-4-1)(8-4-2)式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。
则模拟乘法器的输出电压u D为:用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压u (t)。
即u C(t)为:C(8-4-3)式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:即(8-4-4)则,瞬时相位差θd为(8-4-5)对两边求微分,可得频差的关系式为(8-4-6上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,u c(t)为恒定值。
锁相环的组成和原理及应用一.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。
锁相环路是一种反馈控制电路,简称锁相环(PLL)。
锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。
锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。
二.锁相环的工作原理锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图8-4-2所示。
鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:(8-4-1)(8-4-2)式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。
则模拟乘法器的输出电压uD为:用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC(t)。
即uC(t)为:(8-4-3)式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:即(8-4-4)则,瞬时相位差θd为(8-4-5)对两边求微分,可得频差的关系式为(8-4-6)上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,uc(t)为恒定值。
锁相环路及其在调频\鉴频电路中的应用摘要:本文主要介绍锁相环工作原理,及其在无线电技术中发挥的优越性能,给出一种实验的方法来测量锁相环的同步带和捕捉带,分析其在调频和鉴频电路中的应用。
关键词:锁相环;原理;同步带;捕捉带在无线电技术中,各种类型的反馈控制电路得到了广泛的应用。
锁相环路就是其中一种,它以其优越的稳频、滤波等性能,在许多反馈控制系统中发挥着重要的作用。
锁相环路在早期电视机同步系统中的应用,使电视图像的同步性能得到了很大的改善。
而在锁相环接收机中,由于中频信号可以锁定,频带可以做的很窄,带宽的大幅下降,使得输出信噪比大大提高了。
在空间技术中,比如接收来自宇宙飞行器的微弱信号,相比超外差式接收机的宽频带,信噪比也很低。
锁相环路简称锁相环(PLL)。
锁相环利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环输出信号频率能够自动跟踪输入信号的频率,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出信号与输入信号电压保持某种特定的关系,即输出电压与输入电压的相位被锁定,这也是锁相环名称的由来。
锁相环路由三部分组成:鉴相器PD、环路滤波器LF和压控振荡器VCO。
1鉴相器组成鉴相器PD通常鉴相器由模拟相乘器和低通滤波器组成。
设输入信号为Ui (t)和本振信号(压控振荡器输出信号)Uo(t)。
输入、输出信号在鉴相器中进行比较,输出一个与两者相位差成比例的电压,称作误差电压,记为Ud(t);该电压是两个信号相位差的函数。
环路滤波器LF为线性电路低通滤波器,作用是滤除误差电压Ud(t)中的高频分量及噪声,具有窄带滤波器的特性。
如果电路设计合理,会得到一个极窄的通道。
经过LF输出的电压为Uc(t),将它加给压控振荡器。
压控振荡器VCO 通常由变容二极管和电抗管等组成振荡电路。
VCO的输出频率受Uc(t)的控制。
当Uc(t)变化时,引起二极管结电容的变化,从而振荡器频率发生改变。
锁相环设计与MATLAB仿真锁相环(Phase-Locked Loop,PLL)是一种电路设计技术,用于提取输入信号中的相位信息,并在输出信号中保持输入信号与输出信号的相位差稳定。
PLL广泛应用于通信系统、时钟生成器、频率合成器等领域。
锁相环主要由相位检测器(Phase Detector,PD)、环路滤波器(Loop Filter,LF)、振荡器(Voltage-Controlled Oscillator,VCO)和分频器(Divider)组成。
相位检测器用于比较输入信号和VCO输出信号的相位差,并产生一个低频的误差信号。
传统的相位检测器包括异或门相位检测器(XOR PD)和倍频器相位检测器(Multiplier PD)。
异或门相位检测器适用于窄带相位差测量,倍频器相位检测器适用于宽带相位差测量。
MATLAB提供了用于建模和仿真PLL的工具箱,可以方便地进行相位检测器的设计和性能分析。
环路滤波器用于滤波相位误差信号,根据滤波器的设计方法不同,可以实现不同的环路特性。
传统的环路滤波器包括积分环路滤波器和比例积分环路滤波器。
积分环路滤波器对误差信号进行积分,使得环路系统具有很高的稳定性和抗干扰能力,但响应时间较长。
比例积分环路滤波器在积分环路滤波器的基础上引入比例增益,可以更快地响应相位误差的变化。
振荡器(VCO)根据环路滤波器输出的控制电压来生成输出信号,并提供给分频器进行频率除法操作。
振荡器通常采用压控振荡器(VCO)或电流模式逻辑(Current Mode Logic,CML)结构,可以根据应用需求选择合适的振荡器设计。
分频器用于将振荡器输出的高频信号按照设定的分频比例进行分频,生成与输入信号相位对齐的输出信号。
分频器采用计数器和锁存器设计,计数器用于记录输入信号的周期数,锁存器将计数器的值锁定在一个周期,输出给相位检测器进行相位比较。
锁相环的设计和仿真可以通过MATLAB工具箱进行。
首先,设计相位检测器的传输函数和特性,选择适当的相位检测器类型和设计参数。
2205.13嵌入式锁相环PLL 应用实验1 实验目的(1) 学习使用Cyclone 器件中的嵌入式锁相环,为以后的设计作准备。
2 实验原理(1)锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。
锁相环电路是一种反馈控制电路,简称锁相环(PLL )。
锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。
锁相环通常由鉴相器(PD )、环路滤波器(LF )和压控振荡器(VCO )三部分组成,锁相环组成的原理框图如图5.13.1所示。
图5.13.1 锁相环的组成锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成)(t u D 电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压)(t u C ,对振荡器输出信号的频率实施控制。
(2)锁相环的工作原理锁相环中的鉴相器通常由模拟乘法器组成,鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:(5.13.1)(5.13.2)221式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。
则模拟乘法器的输出电压D u 为:(5.13.3)用低通滤波器LF 将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压)(t u C 。
即)(t u C 为:(5.13.4)式中的i ω为输入信号的瞬时振荡角频率,)(t i θ和)(0t θ分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:即(5.13.5)则,瞬时相位差D θ为:(5.13.6) 对两边求微分,可得频差的关系式为(5.13.7)上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,)(t u C 为恒定值。
锁相环的原理、电路构成及其在电路设计中作用锁相:相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL(Phase Locked Loop)。
它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。
构成:锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。
锁相环可以分为模拟锁相环和数字锁相环。
在电路设计中的作用:自动完成两个电信号的相位的同步。
锁相环:为无线电发射中使频率较为稳定的一种方法,主要有VCO(压控振荡器)和PLL IC(机电自动化控制系统),压控振荡器给出一个信号,一部分作为输出,另一部分通过分频与PLL IC所产生的本振信号作相位比较,为了保持频率不变,就要求相位差不发生改变,如果有相位差的变化,则PLL IC的电压输出端的电压发生变化,去控制VCO,直到相位差恢复,达到锁频的目的。
它是能使受控振荡器的频率和相位均与输入信号保持确定关系的闭环电子电路。
鉴相器(又称相位比较器)用来鉴别输入信号Ui与输出信号Uo之间的相位差,并输出误差电压Ud 。
Ud 中的噪声和干扰成分被低通性质的环路滤波器滤除,形成压控振荡器的控制电压Uc。
Uc作用于压控振荡器的结果是把它的输出振荡频率f拉向环路输入信号频率fi,当二者相等时,环路被锁定,称为入锁。
维持锁定的直流控制电压由鉴相器提供,因此鉴相器的两个输入信号间留有一定的相位差。
环路滤波器它是滤波器中的一种类型,因为这种滤波器使用在环路中,因此得名环路滤波器,它是PLL(锁相环)电路中的重要组成部分,具有低通性质,滤除Ud 中的噪声和干扰成分。
压控振荡器指输出频率与输入控制电压有对应关系的振荡电路(VCO),频率是输入信号电压的函数的振荡器VCO,振荡器的工作状态或振荡回路的元件参数受输入控制电压的控制,就可构成一个压控振荡器。
在锁相环环路中,输入控制电压是误差信号电压,压控振荡器是环路中的一个受控部件。
基于dq变换的三相软件锁相环设计一、概述在电力系统中,三相软件锁相环(PLL)扮演着至关重要的角色,它能够实现对电网电压、电流等信号的相位和频率的精确跟踪。
随着电力电子技术的不断发展,对三相软件锁相环的性能要求也越来越高。
基于dq变换的三相软件锁相环设计,以其独特的优势,在电力系统中得到了广泛的应用。
dq变换,也称为Park变换,是一种将三相静止坐标系下的电量转换为两相旋转坐标系下的电量的方法。
通过dq变换,我们可以将三相交流信号转化为直流信号,从而简化了信号处理的复杂度。
在三相软件锁相环中,dq变换的应用使得对电网信号的相位和频率跟踪更加准确和快速。
基于dq变换的三相软件锁相环设计,不仅具有高精度、高动态性能的特点,而且能够适应不同电网条件下的运行需求。
通过合理的参数设计和优化算法,可以进一步提高三相软件锁相环的性能,使其在电力系统中发挥更大的作用。
本文将对基于dq变换的三相软件锁相环设计进行详细介绍,包括其基本原理、实现方法、性能分析以及优化策略等方面。
通过本文的阐述,读者可以深入了解基于dq变换的三相软件锁相环的工作原理和实现过程,为其在电力系统中的应用提供有益的参考。
1. 介绍三相电力系统的重要性及其在电力系统中的应用三相电力系统作为现代电力工业的核心组成部分,其重要性不言而喻。
三相电以其独特的优势,如高效性、稳定性和经济效益,在电力系统中占据了举足轻重的地位。
三相电的高效性是其广泛应用的关键所在。
相较于单相电,三相电的功率输出更为稳定,能够有效降低电线损耗,从而提高电能的传输效率。
这种高效性使得三相电在大型电力设备和系统中得到了广泛的应用,如大型发电机组、高压输电线路以及大型工厂的供电系统等。
三相电的稳定性也是其受到青睐的重要原因。
三相电的电压波动相对较小,能够保持较为稳定的输出电压,这对于电力设备的正常运行至关重要。
在大型电气设备中,如电动机、变压器等,三相电的稳定输出能够确保设备的稳定运行,提高设备的使用寿命和运行效率。
8.4锁相环电路及其应用8.4.1锁相环的组成和工作原理1.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。
锁相环路是一种反馈控制电路,简称锁相环(PLL)。
锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。
锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成u(t)电压信号输出,该信号经低D(t),对振荡器输出信号的频率通滤波器滤波后形成压控振荡器的控制电压uC实施控制。
2.锁相环的工作原理锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图8-4-2所示。
鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:(8-4-1)(8-4-2)为压控振荡器在输入控制电压为零或为直流电压时的振荡角频式中的ω为:率,称为电路的固有振荡角频率。
则模拟乘法器的输出电压uD用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC (t)。
即uC(t)为:(8-4-3)式中的ωi 为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:即(8-4-4)则,瞬时相位差θd为(8-4-5)对两边求微分,可得频差的关系式为(8-4-6)上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,uc(t)为恒定值。