电子科技大学计算机组成原理练习题
- 格式:doc
- 大小:137.00 KB
- 文档页数:25
计算机组成原理试题及答案一、选择题。
1. 下列哪个是计算机组成原理的基本概念?A. 数据结构。
B. 操作系统。
C. 计算机体系结构。
D. 算法。
答案,C。
2. 计算机组成原理的核心是什么?A. 中央处理器。
B. 内存。
C. 输入输出设备。
D. 总线。
答案,A。
3. 下列哪个不是计算机组成原理中的主要部件?A. 控制单元。
B. 运算器。
C. 存储器。
D. 输入设备。
答案,D。
4. 计算机组成原理中,数据和指令在内存中是以什么形式存储的?B. 十进制。
C. 八进制。
D. 十六进制。
答案,A。
5. 计算机组成原理中,控制单元的主要功能是什么?A. 控制数据传输。
B. 进行运算。
C. 存储数据。
D. 输入输出。
答案,A。
1. 计算机组成原理中,CPU的作用是进行数据处理和______。
答案,控制。
2. 内存是计算机中的______存储器。
答案,临时。
3. 计算机组成原理中,总线是连接各个部件的______。
答案,通信线路。
4. 控制单元的主要功能是______。
答案,控制数据传输和处理。
5. 计算机组成原理中,运算器负责进行______运算。
答案,算术和逻辑。
1. 简述计算机组成原理中的冯·诺依曼结构。
答,冯·诺依曼结构是一种计算机体系结构,主要包括存储器、运算器、控制器、输入设备和输出设备等五大部分。
其中存储器用于存储数据和指令,运算器用于进行算术和逻辑运算,控制器用于控制数据传输和处理,输入设备用于接收数据输入,输出设备用于显示处理结果。
2. 什么是指令周期?它与时钟周期有什么关系?答,指令周期是指计算机执行一条指令所需的时间,它包括取指令周期、执行周期和访存周期。
时钟周期是CPU中时钟脉冲的时间间隔,它决定了CPU的工作速度。
指令周期与时钟周期的关系在于,时钟周期是指令周期的基本单位,指令周期是由若干个时钟周期组成的。
四、综合题。
1. 简述计算机组成原理中的存储器层次结构。
答,计算机存储器层次结构包括寄存器、高速缓存、内存和外存等多个层次。
计算机组成原理试题及答案全套第一部分:选择题1.下列关于计算机内存的说法,错误的是:A.内存是计算机的主要存储器件之一B.内存是临时存储器件,供程序运行时使用C.内存容量越大,计算机的性能越强D.内存分为主存和辅存,主存速度较快,但容量相对较小答案:C2.下列关于CPU的说法,错误的是:A.CPU是计算机的核心部件,负责执行指令和控制计算机的运行B.CPU由运算器、控制器和寄存器组成C.CPU的速度越快,计算机的运行速度越快D.CPU的主频越高,计算机的运行速度越慢答案:D3.下列关于指令周期的说法,错误的是:A.指令周期是CPU执行一条指令所需的时间B.指令周期包括取指令、译码、执行、访存四个阶段C.指令周期的长度取决于CPU的主频D.指令周期越短,CPU的执行效率越高答案:D4.下列关于存储器层次结构的说法,错误的是:A.存储器层次结构分为寄存器、高速缓存、主存和辅存B.存储器层次结构越高,存取速度越快,容量越小C.高速缓存是位于CPU和主存之间的高速存储器D.存储器层次结构的设计目标是在速度、容量和成本之间取得平衡答案:B5.下列哪项措施可以提高计算机系统的安全性?A.设置强密码B.定期更新操作系统和应用程序补丁C.安装杀毒软件和防火墙D.以上都是答案:D6.下列关于计算机硬盘的说法,错误的是:A.硬盘是一种磁存储设备,用于长期存储数据B.硬盘的读写速度相对较慢,但容量较大C.硬盘的存储介质是固态闪存芯片D.硬盘采用磁道、扇区和柱面的方式来寻址数据答案:C第二部分:填空题1.计算机系统由________、软件和人员三部分组成。
答案:硬件2.CPU的两个主要功能是执行________和控制计算机的运行。
答案:指令3.存储器层次结构的设计目标是在速度、________和成本之间取得平衡。
答案:容量4.计算机的存储器分为________和辅存两部分。
答案:主存5.操作系统的主要功能包括________管理、文件管理和用户接口等。
------------------------------------------------------------------------------------------------------------------------------ (单选题) 1: 程序控制类指令的功能是()。
A: 进行算术运算和逻辑运算B: 进行主存和CPU之间的数据传送C: 进行CPU和I/O设备之间的数据传送D: 改变程序执行的顺序正确答案:(单选题) 2: CPU主要包括()。
A: 控制器B: 控制器、运算器、cacheC: 运算器和主存D: 控制器、ALU和主存正确答案:(单选题) 3: 在主存和CPU之间增加cache存储器的目的是()。
A: 增加内存容量B: 提高内存可靠性C: 解决CPU和主存之间的速度匹配问题D: 增加内存容量,同时加快存取速度正确答案:(单选题) 4: CRT的分辨率为1024×1024像素,像素颜色数为256,则刷新存储器的容量是()。
A: 512KBB: 1MBC: 256KBD: 2MB正确答案:(单选题) 5: 至今为止,计算机中的所有信息仍以二进制方式表示的理由是()。
A: 节约元件B: 运算速度快C: 物理器件性能决定D: 信息处理方便正确答案:(单选题) 6: 算术/逻辑运算单元74181ALU可完成()。
A: 16种算术运算功能B: 16种逻辑运算功能C: 16种算术运算功能和16种逻辑运算功能D: 4位乘法运算功能和除法运算功能正确答案:(单选题) 7: 在小型或微型计算机里,普遍采用的字符编码是()。
A: BCD码B: 16进制C: 格雷码D: ASCⅡ码正确答案:------------------------------------------------------------------------------------------------------------------------------ (单选题) 8: 目前的计算机,从原理上讲()。
14春13秋 13春电子科大《计算机组成 14春13秋 13春电子科大《计算机组成原理》在线作业3 1 2 试卷总分:100 测试时间:-- 单选题、单选题(共 25 道试题,共 100 分。
) 1. 以下描述中基本概念不正确的是()。
A. PCI总线是层次总线 B. PCI总线采用异步时序协议和分布式仲裁策略 C. Futurebus+总线能支持64位地址 D. Futurebus+总线适合于高成本的较大规模计算机系统满分:4 分 2. 双端口存储器所以能高速进行读写,是因为采用()。
A. 高速芯片 B. 两套相互独立的读写电路 C. 流水技术 D. 新型器件满分:4 分 3. 在集中式总线仲裁中,()方式对电路故障最敏感。
A. 链式查询 B. 计数器定时查询 C. 独立请求满分:4 分 4. 存储单元是指()。
A. 存放一个机器字的所有存储元 B. 存放一个二进制信息位的存储元 C. 存放一个字节的所有存储元的集合 D. 存放两个字节的所有存储元的集合满分:4 分 5. 从信息流的传送效率来看,()工作效率最低。
A. 三总线系统 B.单总线系统 C. 双总线系统 D. 多总线系统满分:4 分 6. 程序控制类指令的功能是()。
A. 进行算术运算和逻辑运算 B. 进行主存和CPU之间的数据传送 C. 进行CPU和I/O设备之间的数据传送 D. 改变程序执行的顺序满分:4 分 7. 带有处理器的设备一般称为()设备。
A. 智能化 B. 交互式 C. 远程通信 D. 过程控制满分:4 分 8. 至今为止,计算机中的所有信息仍以二进制方式表示的理由是()。
A. 节约元件 B. 运算速度快 C. 物理器件性能决定 D. 信息处理方便满分:4 分 9. 寄存器间接寻址方式中,操作数处在()。
A. 通用寄存器 B. 程序计数器 C. 堆栈 D. 主存单元满分:4 分 10. 对计算机的产生有重要影响的是()。
计算机组成原理习题含参考答案一、单选题(共90题,每题1分,共90分)1、在下列寻址中,()寻址方式需要先运算再访问主存。
A、间接B、直接C、变址D、立即正确答案:C2、在链式查询方式下,若有N个设备,则()oA、只需一条总线请求线B、需要N条总线请求线C、视情况而定,可能一条,也可能N条总线请求线D、以上说法都不对正确答案:A3、以下有关I/O端口的叙述中,错误的是()oA、I/O接口中有命令端口、状态端口、数据端口B、I/O接口中命令端口和状态端口不能共用同一个C、I/O接口中程序可访问的寄存器被称为I/O端口D、I/O端口可以和主存统一编号,也可以单独编号正确答案:B4、用移码表示浮点数的阶码,其好处是()。
A、便于求阶差B、便于用比较电路比较阶的大小C、提高运算精度D、便于判别溢出正确答案:B5、在取指操作结束后,程序计数器中存放的是()。
A、程序中指令的数量B、当前指令的地址C、已经执行指令的计数值D、下一条指令的地址正确答案:D6、微指令格式分为水平型和垂直型,水平型微指令的位数(),用它编写的微程序()。
A、较短,较少B、较长,较短C、较多,较长D、较少,较短正确答案:B7、用二地址指令来完成算术运算时,其结果一般存放在()。
A、其中一个地址码提供的地址中B、栈顶C、累加器(ACC)中D、以上都不对正确答案:A8、为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取()。
A、变址寻址B、间接寻址C、立即寻址D、寄存器寻址正确答案:D9、从计算机系统结构上讲,机器语言程序员所看到的机器属性是()oA、编程要用到的硬件组织B、计算机硬件的全部组织C、计算机软件所要完成的功能D、计算机各部件的硬件实现正确答案:A10、用于笔记本电脑的大容量存储器是()oA、U盘B、软磁盘C、固态盘D、磁带正确答案:C11、D/A转换是()。
A、把数字量转换为模拟量,把转化结果输出计算机B、把计算机输出的模拟量转化为数字量C、把模拟量转化为数字量,把数字量输入到计算机D、把计算机输出的模拟量转为数字量正确答案:A12、程序P在机器M上的执行时间是20秒,编译优化后,P执行的指令数减少到原来的70%,而CP1增加到原来的1.2倍,则P在M上的执行时间是()oA、16.8秒B、8.4秒C、117秒D、14秒正确答案:A13、以下说法错误的是()oA、计算机的机器字长是指数据存储与运算的基本单位B、寄存器由触发器构成C、计算机中一个字的长度都是32位D、磁盘可以永久性存放数据和程序正确答案:C14、主设备通常指()oA、掌握总线权的设备B、发送信息的设备C、主要的设备D、接收信息的设备正确答案:A15、字长12位,用定点补码规格化小数表示时,所能表示的正数范围是()OA、1/2-(1-2-11)B、(1/2+2-11)-(1-2-11)C、2-11-(1-2-11)D、2-12-(1-2-12)正确答案:A16、ASCI1码是对()进行编码的一种方案。
本科生期末试卷(一)一、选择题(每小题1分,共15分)1 从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于(B )计算机。
A 并行B 冯·诺依曼C 智能D 串行2 某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(A )。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)3 以下有关运算器的描述,(C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指(D )。
A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5 常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在(D )。
A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器7 当前的CPU由(B )组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8 流水CPU是由一系列叫做"段"的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(A )。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9 在集中式总线仲裁中,(A )方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链10 CPU中跟踪指令后继地址的寄存器是(C )。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11 从信息流的传输速度来看,(A )系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12 单级中断系统中,CPU一旦响应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求C 中断屏蔽D DMA请求13 安腾处理机的典型指令格式为(C )位。
计算机组成原理模拟试题参考答案一.单选题CCDCA DBCCA CCBBA二.填空题1. 答:控制器,存储器,输入设备,输出设备2. 答:(1)8位(2)23位3. 答:32,32,04.答:主存群号,标记(或Cache行号),块内地址,或者主存组号,组内块号,块内地址5.答:统一编址方式(内存映射方式),独立编址方式(使用专门的I/O指令方式)三.名词解释1. 基准程序(benchmarks)答:专门用来进行性能评价的一组程序,不同的机器运行相同的基准程序可比较它们的运行时间。
2. 对阶(浮点加减运算)答:浮点数加减运算的对阶是使两数的阶码相等(小数点实际位置对齐,尾数对应位权值相同)。
3. CISC答:即复杂指令集计算机,将复杂指令加入到指令系统中,以提高计算机的处理效率。
4. 向量中断答:直接依靠硬件来获得中断服务程序的入口地址的这种中断称为向量中断。
四.简答题1.IEEE754单精度浮点数标准中非规格化数是如何定义的?尾数的隐藏位是多少?阶码的真值是多少?答:非规格化数的阶码为全0,尾数为非0值。
尾数的隐藏位为0,阶码的真值为-126.2. 下列MIPS指令中分别包含哪些寻址方式?指令的功能是什么?(1)beq $s1,$s2,addr(2)lui $t1,100(3)j 100(4)lw $s3,20($t1)答:(1)寄存器寻址,PC相对寻址。
指令的功能是比较寄存器$s1和$s2,如果相等则转移。
(2)寄存器寻址,立即数寻址。
将寄存器t1的高16位设置为100,低16位为0.(3)伪直接寻址(或页面寻址)。
跳转指令,跳转到PC指定的指令处,PC的形成是,高4位保持不变,将100左移两位(或乘以4)送入PC的低28位。
(4)寄存器寻址,基址寻址。
从存储器中取一个字单元内容送入s3寄存器中,存储器地址为:将常数20加上寄存器t1的内容。
3. DMA中常用的数据传送方式有哪三种?简述它们的传送方法。
2022年电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、存储器采用部分译码法片选时,()。
A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码2、根据存储内容来进行存取的存储器称为()。
A.双端口存储器B.相联存储器C.交叉存储器D.串行存储器3、一个浮点数N可以用下式表示:N=mr me,其中,e=rc g;m:尾数的值,包括尾数采用的码制和数制:e:阶码的值,一般采用移码或补码,整数;Tm:尾数的基;re:阶码的基;p:尾数长度,这里的p不是指尾数的:进制位数,当ra=16时,每4个二进制位表示一位尾数;q:阶码长度,由于阶码的基通常为2,因此,在一般情况下,q就是阶码部分的二进制位数。
研究浮点数表示方式的主要目的是用尽量短的字长(主要是阶码字长q和尾数字长的和)实现尽可能大的表述范围和尽可能高的表数精度。
根据这一目的,上述6个参数中只有3个参数是浮点数表示方式要研究的对象,它们是()。
A.m、e、rmB. rm、e、rmC.re、p、qD. rm、p、q4、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。
A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-15、下列为8位移码机器数[x]移,当求[-x]移时,()将会发生溢出。
A.11111111B.00000000C.10000000D.011l1l116、总线按连接部件不同可分为()。
A.片内总线、系统总线、通信总线B.数据总线、地址总线、控制总线C.主存总线I/O总线、DMA总线D.ISA总线、VESA总线、PCI总线7、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。
若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。
计算机组成原理》电大/国开第1~8章形考试题第一章形考1.1计算机系统是由()组成。
正确答案是:硬件、软件计算机系统的层次结构从下至上按顺序划分为()。
正确答案是:数字逻辑层、微体系结构层、指令系统层、操作系统层、汇编语言层、高级语言层1.2计算机硬件系统是由()组成正确答案是:运算器、控制器、存储器、输入输出设备、总线1.4计算机体系结构是指()。
正确答案是:从机器语言或者汇编语言的程序设计人员所见到的计算机系统的属性计算机组成是()。
正确答案是:计算机体系结构的逻辑实现第二章形考2.1(101001)2是(101001)2、(52)8、(00101001)BCD、和(233)16四个数中最小的数。
()正确的答案是“错”。
2.2计算机系统是由()组成。
正确答案是:硬件、软件计算机系统的层次结构从下至上按顺序划分为()。
正确答案是:数字逻辑层、微体系结构层、指令系统层、操作系统层、汇编语言层、高级语言层2.3长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为()。
正确答案是:前者可表示的数的范围大但精度低2.5奇偶校验码通常可以发现单个位错,但是不能确定是哪一位错,还可以发现奇数个位错,但肯定不能发现偶数个位错。
() 正确的答案是“对”2.6两个补码数相加,只有在()时有可能产生溢出。
()正确答案是:符号位相同在定点二进制运算器中,减法运算一般通过()来实现。
正确答案是:原码运算的二进制减法器下列说法中正确的是()。
正确答案是:定点数和浮点数运算都有可能产生溢出在定点数运算中产生溢出的原因是()。
正确答案是:运算的结果超出了机器的表示范围定点数补码加法具有两个特点:一是符号位与数值位分别进行运算;二是符号位向更高位上的进位要舍去。
()正确的答案是“错”。
在定点二进制运算器中,加法运算一般通过原码运算的二进制加法器来实现。
()正确的答案是“错”。
计算机组成原理选择题习题+参考答案一、单选题(共IOO题,每题1分,共100分)1、在CPU中跟踪指令后继地址的寄存器是()。
A、程序计数器B、指令寄存器C、状态条件寄存器D、主存地址寄存器正确答案:A2、在()中,0的表示是唯一的。
A、补码B、原码C、反码D、以上三种编码正确答案:A3、下列选项中,能缩短程序执行时间的措施是()。
I.提高CPU时钟频率I1优化数据通路结构II1对程序进行编译优化A、I、II、IIIB、仅I和IIC、仅I和IIID、仅II和III正确答案:A4、下列描述中()是正确的。
A、一台计算机包括输入、输出、控制、存储及算逻运算五个单元B、控制器能理解、解释并执行所有的指令及存储结果C、所有的数据运算都在CPU的控制器中完成D、以上答案都正确正确答案:A5、CPU取出一条指令并执行该指令的时间被称为()。
A、指令周期B、时钟周期C、CPU周期D、机器周期正确答案:A6、堆栈的存取原则是()oA、随机存取B、后进先出C、先进先出D、后进后出正确答案:B7、()不是发生中断请求的条件。
A、一条指令执行结束B、一次I/O操作结束C、机器内部发生故障D、一次DMA操作结束正确答案:A8、字长12位,用定点补码规格化小数表示时,所能表示的正数范围是()OA、1/2-(1-2-11)B、2-11-(1-2-11)C、2-12-(1-2-12)D、(1/2+2-11)-(1-2-11)正确答案:A9、字长16位,用定点补码小数表示时,一个字能表示的范围是()oA、0〜(1-2[-15])B、-1〜(1-2[-15])C、-1〜+1D、-(1-2[-15])〜(1-2[-15])正确答案:B10、在浮点数中,当绝对值太大,以至于超过机器所能表示的数据时,称为浮点数的()A、正下溢B、上溢C、正上溢D、正溢正确答案:B11、当采用双符号位时,发生溢出的特征是:双符号位为()。
A、11B、00C、都不是D、10正确答案:D12、计算机高级程序语言一般分为编译型和解释型两类,在JAVA、FORTRAN和C语言中,属于编译型语言的是()。
1 . 指令格式中的地址结构是指A.指令中给出几个地址B. 指令中采用几种寻址方式C. 指令中如何指明寻址方式D. 地址段占多少位2 . 将外围设备与主存统一编址,—般是指A.每台设备占一个地址码B. 每个外围接口占一个地址码C. 接口中的有关寄存器各占一个地址码D. 每台外设由一个主存单元管理3 . 减少指令中地址数的办法是采用A. 隐地址B. 寄存器寻址C. 寄存器间址D. 变址寻址4 . 采用隐式I/O指令,是指用()实现I/O操作。
A. I/O指令B. 通道指令C. 传送指令D. 硬件自动5 . 为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取()。
A. 立即寻址B. 变址寻址6 . 零地址指令是采用()方式的指令。
A. 立即寻址B. 间接寻址C. 堆栈寻址D. 寄存器寻址7 . 单地址指令()。
A. 只能对单操作数进行加工处理B. 只能对双操作数进行加工处理C. 既能对单操作数进行加工处理,也能对双操作数进行运算D. 无处理双操作数的功能8 . 三地址指令常用于()中。
A. 微型机B. 小型机C. 大型机D. 所有大、小、微机9 . 在以下寻址方式中,哪一种可缩短地址字段的长度()。
A. 立即寻址B. 直接寻址C. 存储器间址D. 寄存器间址10 . 隐地址是指()的地址。
A. 用寄存器号表示B. 存放在主存单元中C. 存放在寄存器中D. 事先约定,指令中不必给出10 . 堆栈指SP的内容是()。
A. 栈顶地址B. 栈底地址C. 栈顶内容D. 栈底内容12 . 为了实现输入输出操作,指令中()。
A. 必须指明外围设备的设备号B. 必须指明外围接口中寄存器的地址码C. 必须同时指明外围设备号与接口中寄存器的总线地址D. 对单独编址方式,可以指明设备号或端口地址。
对统一编址方式,可以指明寄存器的总线地址。
1 . 目前软盘中常用的磁记录方式是()。
A. M2F制B. 不归零-1制C. 调相制D. 调频制2 . 在磁盘接口中()。
A. 采用直接程序传送方式(查询等待方式)B. 只采用中断方式C. 只采用DMA方式D. 既有DMA方式也有中断方式3 . 在下列存储器中,()属于磁表面存储器A. 主存B. 磁盘C. 固存(或光盘)D. 高速缓存5 . 主存储器—般()。
A. 采用奇偶校验B. 采用海明校验C. 采用循环码校验D. 需同时采用两种校验4 . 在调相制记录方式中()。
A. 相邻位单元交界处必须变换磁化电流方向B. 相邻位单元交界处,电流方向不变C. 当相邻两位数值相同时,交界处变换电流方向D. 当相邻两位数值不同时,交界处变换电流方向6 . 动态RAM的特点是()。
A. 工作中存储内容会产生变化B. 工作中需要动态地改变访存地址C. 每次读出后,需根据原存内容重写一次D. 每隔一定时间,需要根据原存内容重写一遍7 . 地址总线A0(高位)~A15(低位),用4K×4的存储芯片组成16KB存储器,则加至各存储芯片上的地址线是()。
A. A16~A15B. A0~A9C. A0~A11D. A4~A158 . 地址总线A0(高位)~A15(低位),若用4K×4的存储芯片组成16KB存储器,则应由()译码产生片选信号()A. A2A3B. A0A1C. A12~A15D. A0~A59 . 地址总线A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,则加至各存储芯片上的地址线是()。
A. A15~A6B. A9~A0C. A15~A5D. A10~A10 . 同上题,问应由()译码产生片选信号()。
A. A9~A0B. A1A0C. A15A14D. A11A111 . 表示主存容量,通常以()为单位。
A. 数据块数B. 字节数C. 扇区数D. 记录项数14 . 磁表面存储器所记录的信息()。
A. 能长期保存B. 不能长期保存C. 读出后,原存信息即被破坏D. 读出若干次后要重写15 . 在调频制记录方式中,记录0时,写电流()变化一次。
A. 只在本位单元中间位置处B. 只在本位单元起始位置处C. 在本位单元起始位置处负向D. 在本位单元起始位置和中间位置处各30 . 在调频制记录方式中,不论写1或写0,在两个相邻单元交界处()。
A. 电流方向都要变化一次B. 电流正向变化一次C. 电流负向变化一次D. 电流方向不变化29 . 在磁盘的各磁道中()。
A. 最外圈磁道的位密度最大B. 最内圈磁道的位密度最大C. 中间磁道的位密度最大D. 所有磁道的位密度一样大28 . 在不归零1制记录方式中,记录1时电流要()。
A. 从―I→+I,或从+I→―I都可B. 从―I→+IC. 从0→+ID. 从0→―I27 . 在调频制记录方式中,记录1时写电流()。
A. 只在本位起始处变化一次B. 在本位起始处和位单元中间位置各变化—次C. 只在位单元中间位置变化一次D. 只在本位起始处正向变化一次25 . 顺序存取存储器只适于作()。
B. 缓存(Cache)C. ROMD. 辅存24 . 存取速度最快的存储器是()。
A. 主存B. 缓存(Cache)C. 磁盘D. 磁带22 . 奇校验的编码原则是()。
A. 让待编信息为1的个数为奇数B. 让编成的校验码为1的个数为奇数C. 让待编信息为。
的个数为奇数D. 让编成的校验码为。
的个数为奇数21 . 在下面的结论中,()正确。
A. 主存是主机的一部分,不能通过单总线被访问B.主存可以和外围设备一样,通过单总线被访问C. 主存是主机的一部分,必须通过专用总线进行访问D. 主存是主机的一部分,必须通过内总线进行访问19 . 在下列外存储器中,工作速度最快的是()。
A. 磁带C. 硬盘18 . 在下列存储器中,速度最快的是()。
A. 半导体存储器B. 磁带存储器C. 磁盘存储器D. 光盘存储器17 . 静态RAM的特点是()。
A. 写入的信息静止不变B. 在不停电的情况下,信息能长期保持不变C. 只读不写,因而信息不再变化D. 停电后,信息扔能长久保持不变1 . 磁表面存储的记录方式是指()。
A. 记录项的组成方式B. 写入电流波形的组成方式C. 数据块的记录方式D. 写入文件的组成方式2 . 磁盘存储器多用作()。
A. 主存B. 高速缓存C. 辅存D. 固存30 . n+1位定点整数的补码表示范围是()。
A. -2n≤x≤2nB. -2n<>C. -2n≤x<2nD. -2n27 . 一位乘是指将乘法转化为“累加部分积与移位”循环,因此()。
A. 在原码一位乘中只有求和操作而无相减操作B. 在补码一位乘中只有求和操作而无相减操作C. 在原码一位乘中,即有求和操作,也有相减操作D. 不管是原码一位乘或补码一位乘,都既有求和操作也有相减操作28 . 在浮点加减运算中,()。
A. 阶码部分与尾数部分分别进行加减运算B. 阶码与尾数作为一个整体相加减C. 阶码对齐后,尾数相加减D. 尾数单独加减,取二数中最大阶码值作为结果的阶码值。
1 . 按照()控制方式,系统总线可分为同步总线与异步总线。
A. 时序控制方式B. 系统组成角度C. 数据传送格式D. 信息传送的控制方式2 . 在异步控制的总线传送中,主设备是()A. 要求发送数据的设备;B. 要求接收数据的设备;C. CPU;D. 申请控制总线,并掌握总线控制权的设备。
3 . 在同步控制方式中()。
A. 各指令的执行时间相同B. 各指令占用的节拍数相同C. 由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式4 . 异步控制方式常用于()。
A. CPU控制B. 微程序控制C. 系统总线控制D. CPU内部总线控制5 . 组合逻辑控制器与微程序控制器相比()。
A. 组合合逻辑控制器的时序系统比较简单B. 微程序控制器的时序系统比较简单C. 两者的时序系统复杂程度相同D. 可能是组合逻辑控制器时序系统简单,也可能微程序控制器时序系统简单。
6 . CPU()才能响应DMA请求。
或者用如下叙述:CPU响应DMA请求的时间是()。
A. 必须在—条指令执行完毕B. 必须在—个总线周期结束C. 可在任一时钟周期结束D. 在判明设有中断请求之后7 . 在同步控制方式中()。
A. 每个时钟周期(节拍)长度固定B. 各指令的时钟周期数不变C. 每个工作周期长度固定D. 各指令的工作周期数不变8 . 同步控制是()的方式。
A. 只适用于CPU内部控制B. 只适用于对外围设备控制C. 由统一时序信号控制D. 所有指令执行时间都相同9 . 异步控制常用于()中,作为其主要控制方式。
A. 单总线结构B. 微型计算机中的CPU控制C. 组合逻辑控制器D. 微程序控制器10 . 采用同步控制的目的是()。
A. 提高执行速度B. 简化控制时序C. 满足不同操作对时间安排的需要D. 满足不同设备对时间安排的需要11 . 采用异步控制的目的()。
A. 提高执行速度B. 简化控制时序C. 降低控制器成本D. 支持微程序控制方式12 . 在三级时序系统中,电平型微命令一般()。
A. 需维持一个指令执行周期B. 维持一个工作周期C. 维持一个节拍的时间D. 只维持一个脉冲宽度的时间13 . 通用寄存器是()。
A. 可存放指令的寄存器B. 可存放程序状态字的寄存器C. 本身具有计数逻辑与移位逻辑的寄存器D. 可编程指定多种功能的寄存器14 . 程序状态字寄存器的内容()。
A. 只能由程序置位给定B. 不能由程序置位给定C. 只能由运行结果置定D. 既能由运行结果置位,也能由程序置位15 . 采用微程序控制的目的是()。
A. 提高速度B. 简化控制器设计与结构C. 使功能很简单的控制器能降低成本D. 不再需要机器语言16 . 在微程序控制中,机器指令和微指令的关系是()。
A. 每—条机器指令由一条微指令来解释执行B.每一条机器指令由—段微程序来解释执行C. 一段机器指令组成的工作程序,可由一条微指令来解释执行D. 一条微指令由若干条机器指令组成17 . 微程序存放在()。
A. 主存中B. 堆栈中C. 固定存储器中D. 磁盘中18 . 三级时序系统提供的三级时序信号是()。
A. 指令周期、工作周期、节拍B. 指令周期、机器周期、时钟周期C. 工作周期、节拍、脉冲D. 指令周期、微指令周期、时钟周期感谢您的支持与配合,我们会努力把内容做得更好!。