中南大学数字精选电子技术基础期末考试试卷四套附答案
- 格式:docx
- 大小:50.40 KB
- 文档页数:9
电子技术期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非或2. 以下哪个不是模拟信号的特点?A. 连续性B. 离散性C. 随时间变化D. 可以是周期性的3. 在模拟电路中,运算放大器的基本功能是什么?A. 放大信号B. 过滤信号C. 转换信号D. 所有选项都是4. 下列哪个元件不是构成数字电路的基本元件?A. 逻辑门B. 触发器C. 电阻D. 电容器5. 在数字电路中,二进制数“1010”对应的十进制数是多少?A. 8B. 10C. 16D. 206. 以下哪个是半导体材料的主要特性?A. 导电性B. 绝缘性C. 半导体性D. 磁性7. 一个逻辑门输出高电平的条件是什么?A. 输入端至少有一个高电平B. 输入端全部为高电平C. 输入端全部为低电平D. 输入端至少有一个低电平8. 以下哪个是数字信号的特点?A. 连续性B. 离散性C. 随时间变化D. 可以是周期性的9. 一个完整的数字系统通常由哪两个部分组成?A. 硬件和软件B. 输入和输出C. 逻辑和非逻辑D. 模拟和数字10. 以下哪个是数字电路的优点?A. 抗干扰能力强B. 功耗高C. 体积大D. 集成度低二、填空题(每空2分,共20分)11. 晶体管的三种基本工作状态分别是______、______和饱和。
12. 一个基本的RS触发器由两个______组成。
13. 在数字电路中,逻辑“0”通常对应电压______,逻辑“1”通常对应电压______。
14. 运算放大器的开环增益可以非常高,通常可以达到______以上。
15. 一个完整的数字电路系统包括输入设备、______、输出设备和电源。
16. 半导体材料的导电能力介于导体和绝缘体之间,因此被称为______。
17. 在数字电路中,一个基本的逻辑门可以是______、与门、或门、非门等。
---○---○------○---○---………… 评卷密封线 ……………… 密封线内不要答题,密封线外不准填写考生信息,违者考试成绩按0分处理 ……………… 评卷密封线 …………中南大学考试试卷 (4) 时间100分钟20 ~20 学年 学期电子技术课程期末考试试题 80 学时,闭卷,总分100分,占总评成绩60 %一、填空题(共20分,每空1分)1、场效应管是( )控制元件,而双极型三极管是( )控制元件。
晶体管在模拟电路中工作在 ( )区; 在数字电路中工作在( )区。
2、在一个交流放大电路中,测出某双极型三极管三个管脚对地电位为: (1)端为1.5V(2)端为4V(3)端为2.1V则(3)端为( )极; (3)该管子为( )型。
3、 若某一逻辑函数有n 个逻辑变量,则输入逻辑变量有( )种不同 取值的组合。
4、 一个逻辑函数全部最小项之和恒等于( )。
5、触发器按动作特点可分为基本型、同步型、( )和边沿型。
6、稳压管工作在( )区,一般要与( )串联使用。
7、已知某与非门的电压传输特性如图所示,由图可知:输出高电平OH V = ; 输出低电平OL V = ; 阈值电平 TH V = ;8、下列电路中,不属于组合逻辑电路的是( )。
(A) 编码器; (B) 数据选择器; (C) 计数器。
9、集成运算放大器采用( )耦合方式,既可以放大( )信号,又可以放大( )信号。
10、七段LED 数码管的结构分为共阴极和( )两种。
11、可用于总线结构进行分时传输的门电路是( )。
(A) 异或门;(B) 同或门;(C) OC 门;(D) 三态门。
二、简要分析题(本题30分,每小题5分)1、测得放大电路中六只晶体管的直流电位如图所示。
在圆圈中画出管子,并分别说明它们是硅管还是锗管。
2、试计算图示电路的输出电压值,设二极管导通电压U D=0.7V。
3、写出下图电路输出逻辑表达式。
4、一组合逻辑电路如图所示,试分析其逻辑功能。
中南大学2016《数字电子技术基础》测试样卷(第一套)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。
若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成与或非型表达式,并用集电极开路门来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图中所用器件是8选1数据选择器74LS151。
(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
《电子技术基础》期末试题(附答案)一、填空题(每空1分,共100分)1、将交流电变成直流电的过程叫整流。
2、整流器一般由整流变压器、整流电路、滤波电路。
3、常用的单相整流有单相半波整流、单相桥式整流等几种。
4、整流电路按被整流的交流电相数,可分为单相整流与三相整流两种,按整流后输出的电压电流的波形,又可分为半波整流与全波整流两种。
5、在变压器二次侧电压相同的情况下,全波整流的输出电压比半波整流高1倍,而且脉动小。
6、在三相整流电路中,在某时刻,只有正极电位最高和负极电位最低的二极管才能导通。
7、三相桥式整流电路适宜工作在高电压、脉动小场合。
8、所谓滤波,就是保留脉动脉动中的直流成分,尽可能滤除其中的交流成分,把脉动直流变成平滑直流的过程。
9、常用的滤波电路有电容滤波、电感滤波、复式滤波等几种,滤波电路一般接在整流电路的后面。
10、滤波电路中,滤波电容和负载并联,滤波电感和负载串联。
11、电容滤波是利用电路中电容充电速度快,放电速度慢的特点,使脉动直流电压变的平滑,从而实现滤波的。
12、负载电阻的阻值越大,电容C的容量越大,电容滤波的效果越好。
13、电容滤波适用于小负载,电感滤波适用于大负载场合。
14、选用整流二极管时,主要考虑最高反向电压、最大电流。
15、整流二极管的冷却方式有自冷、风冷和水冷三种。
16、所谓稳压电路,就是当电网电压波动或负载发生变化,能使输出电压稳定的电路。
17、硅稳压管在电路中,它的正极必须接电源的负极,它的负极接电源的正极。
18、电压调整件和负载串联的稳压电路叫串联型稳压电路。
19、串联型稳压电路包括基准电压、取样电压、比较放大电路和调整器件等几部分。
20、常用的稳压电路有三种类型:即串联稳压电路、并联稳压电路、和开关型稳压电路21、硅晶体闸流管简称,俗称。
22、晶闸管有三个电极:、和。
23、晶闸管有个PN结,单结管有PN结。
24、电阻性负载单相半波角可控整流电路的最大控制角为,最大导通角为,最大移相范围是。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。
A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。
A、 B、 C、 D、10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第四套)一、填空(每题2分,共20分)分)1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2. C A AB Y +=,Y 的最简与或式为的最简与或式为 ;3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为 ,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF 、JKF 、 、 和DF ;5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为脉冲后它的状态为 ;6. EPROM2864的有的有 地址输入端,有地址输入端,有 数据输出端;数据输出端;7. 数字系统按组成方式可分为数字系统按组成方式可分为 、 两种;两种;8. GAL 是 可编程,GAL 中的OLMC 称 ;9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为时,它的输出电压为 V ; 10. 某3位ADC 输入电压的最大值为1V ,采用“取整量化法”时它的量化阶距为,采用“取整量化法”时它的量化阶距为 V 。
二、试分析如图3所示的组合逻辑电路。
所示的组合逻辑电路。
(10分) 1. 写出输出逻辑表达式;写出输出逻辑表达式; 2. 化为最简与或式;化为最简与或式; 3. 列出真值表;列出真值表; 4. 说明逻辑功能。
说明逻辑功能。
三、试用一片74LS138辅以与非门设计一个BCD 码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0(要有设计过程)。
(10分)分)四、试画出下列触发器的输出波形四、试画出下列触发器的输出波形 (设触发器的初态为0)。
(12分) 1. 2. 3. 五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统。
组成的数字系统。
试分析:试分析: (10分)分) (1)当X 3X 2X 1X 0=0011,Y 3Y 2Y 1Y 0=0011时,Z 3Z 2Z 1Z 0=?T =?=?=? (2)当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=?T=?)说明该系统的逻辑功能。
中南大学数字电子技术基础期末考试试卷(四套附答案)中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、1.逻辑函数Y AB C()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数 P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
---○---○------○---○---………… 评卷密封线 ……………… 密封线内不要答题,密封线外不准填写考生信息,违者考试成绩按0分处理 ……………… 评卷密封线 …………中南大学考试试卷200 ~200 学年 下学期 数字电子技术Ⅱ课程 时间110分钟48学时, 3学分,闭卷,总分100分,占总评成绩 70%一、选择题(本题20分,每小题2分)1. 逻辑 式F =A BC +ABC +A B C ,化 简 后 为 ( )。
A.. =F A B +B CB. =F A C +ABC. =F A C +BC2. 逻 辑 电 路 如 图 所 示, 输 入 A =“1”,B =“1”,C =“0”,则 输 出 F 为 ( )。
A. 高 阻 状 态B. “0”C. “1”3.TTL 集电极开路门构成的电路如下图所示,其输出函数F 为 ( ) A. F=AB+B C+A C B .F=AB+BC+A C C. F= B C +AC D. F= A B +A C4.逻 辑 电 路 如 图 所 示,A =“0” 时,CP 脉 冲 来 到 后 D 触 发 器( )。
A. 具 有 计 数 器 功 能 B. 置“0” C. 置“1”A5. 逻 辑 电 路 如 图 所 示 , 其 逻 辑 功 能 相 当 于 一 个 ( )。
A.“与”非 门B. “ 异 或 ”门C. “与 或 非”门6. 逻 辑 电 路 如 图 所 示 ,由 其 逻 辑 功 能 判 断 应 为 ( )。
A. 二 进 制 编 码 器 B. 二 进 制 译 码 器 C. 十 进 制 编 码 器7. 分 析 某 时 序 逻 辑 电 路 的 状 态 表 ,判 定 它 是( )。
B. 二 进 制 计 数 器C. 十 进 制 计 数 器 8. 单 稳 态 触 发 器 的 暂 稳 态 持 续 时 间 的 长 短 取 决 于( )。
A. 触 发 脉 冲 的 宽 度B. 电 路 本 身 的 参 数C. 触 发 脉 冲 的 幅 度 9. 欲 用 4 片1024 × 8 位 的 ROM 组 成 4k × 16 位 的 ROM 存 储 器,需 要 采 取( )。
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、1.逻辑函数Y AB C()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。
若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q 波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
(16分)表1:地址输入数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 00 1 1 11 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 00 1 0 11 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0CP 波形如图所示:八、综合分析图7所示电路,RAM 的16个地址单元中的数据在表中列出。
要求:(1)说明555定时器构成什么电路? (18分)(2)说明74LS160构成多少进制计数器?(3)说明RAM 在此处于什么工作状态,起什么作用?(4)写出D\A 转换器CB7520的输出表达式(U O 与d 9~d 0之间的关系);(5)画出输出电压U o 的波形图(要求画一个完整的循环)。
中南大学信息学院《数字电子计数基础》试题(第一套)参考答案一、 填空(每空1分,共15分)1.)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i2.03.地址译码器、存储矩阵、输出缓冲器4.0.039、5.315.双积分型、逐次逼近型6.施密特触发器、单稳态触发器7.结构控制字、输出逻辑宏单元、E 2CMOS 二、根据要求作题:(共15分) 1.C B A C B A P ⋅=+=OC 与非门实现如图:2. C Q B C B A Q BC C A P nn ⋅++⋅+=+=+1;三、1)2)3)该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y 端输出连续脉冲。
四、设用A3A2A1A0表示该数,输出F 。
列出真值表(6分)A3 A2 A1 A0 F0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0111111 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 XXXXXX五、六、七、 八、)一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。
2.将2004个“1”异或起来得到的结果是( )。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。
4.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。
5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( )条,数据线( )条。
6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( )kHz ;完成一次转换所用的时间应小于( )。
7.GAL 器件的全称是( ),与PAL 相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)3. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。
2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。
三、已知电路及输入波形如图4所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
(8分)四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
(10分)五、设计一位8421BCD 码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。
要求使用两种方法实现: (20分)(1)用最少与非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。
六、电路如图6所示,其中R A =R B =10k Ω,C=0.1μf ,试问:1.在Uk 为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=2.分析由JK 触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk 所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态? (共15分)中南大学信息学院《数字电子计数基础》试题(第二套)参考答案二、 填空(每空1分,共16分)1. 真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、 CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS ;7.通用阵列逻辑、输出逻辑宏单元、E 2CMOS ;二、根据要求作题:(共16分)1. C B B A C B B A Y ⋅=+=2. B C CA F C F B A F +==+=321;;三、四、(1)表达式(2)真值表(3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与-或式”为:BCD D C B D C B D A D C B A Y ++++=; “与非-与非式”为:BCD D C B D C B D A D C B A Y ⋅⋅⋅⋅= (与非门实现图略)(2)六、(1) 多谐振荡器;(2) 驱动方程:状态方程:状态转换图:(3)初态为000,五个周期后将保持在100状态。
七、(1)状态转换图如下: (2)可以自启动; (3)模=8;中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第三套)一、填空(每题1分,共10分)1. TTL 门电路输出高电平为 V ,阈值电压为 V ;2. 触发器按动作特点可分为基本型、 、 和边沿型;3. 组合逻辑电路产生竞争冒险的内因是;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为V。
二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;(G1、G2为OC门,TG1、TG2为CMOS传输门) (10分)三、由四位并行进位全加器74LS283构成图2所示:(15分)1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=,W=2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=,W=3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。
(设触发器的初态为0,画6个完整的CP脉冲的波形) (15分)五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。
1. 计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;(15分)六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:(20分)1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采用置数法);4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。
七、时序PLA电路如图所示:(16分)1. 求该时序电路的驱动方程、状态方程、输出方程;2. 画该电路的状态转换表和状态转换图;3. 试对应X的波形(如图所示),画Q1、Q2和Z的波形;4. 说明该电路的功能。
中南大学信息学院《数字电子技术基础》试题(第三套)参考答案一、填空题:1. 3.4 V 、1.4 V ;2.同步型、主从型;3.逻辑器件的传输延时;4.001 ;5.积分型单稳态;6.字扩展、位扩展;7. 与阵列 、或阵列 ;8. 组合输出 ;9. 5/3 V ;10. 2/15 V ;二、 (1) C B B A C B AB Y +=⋅= (2) B A Z =三、(1)A =0时: Z =X +Y =0111; W =Co =0;(2)A =1时:1++=Y X Z =0100; 0==Co W ;(3)电路功能为:四位二进制加/减运算电路:当A =0时,Z =X +Y ;当A =1时,Z =X -Y ;四、五、(1) 存储容量为:2K ×8;(2) 数码管显示“6”;(3) BCD A m Z ==7;六、1.状态转换图2.中南大学信息院《数字电子技术基础》2. C A AB Y +=,Y 的最简与或式为 ;3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为 ,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF 、JKF 、 、 和DF ;5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为 ;6. EPROM2864的有 地址输入端,有 数据输出端;7. 数字系统按组成方式可分为 、 两种;8. GAL 是 可编程,GAL 中的OLMC 称 ;9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为 V ;10. 某3位ADC 输入电压的最大值为1V ,采用“取整量化法”时它的量化阶距为 V 。