简单D触发器实验报告
- 格式:doc
- 大小:65.50 KB
- 文档页数:2
触发器及其应用实验报告一、实验目的通过本次实验,我们的目标是:1.了解触发器的基本原理。
2.学习触发器的分类及其应用场景。
3.通过实验了解触发器的使用方法。
二、实验器材1.示波器。
2.信号发生器。
3.逻辑门芯片。
4.电源。
5.电线、面包板等。
三、实验原理触发器是由逻辑门电路组成的电子器件,具有存储和控制的功能,它能够接收一个或多个输入信号,通过逻辑门电路进行处理,并输出结果。
因为具有存储和控制的功能,所以可以被广泛应用于数字电路中。
触发器分为锁存触发器和触发器两种。
锁存触发器存在一个叫做钟脉冲的输入信号,这个输入信号决定了锁存触发器是否工作。
当输入一个高电平的钟脉冲时,锁存触发器将会把它的输入信号“锁定”,并输出相应的结果;当钟脉冲为低电平时,锁存触发器会维持自己的状态不变。
触发器一般也有两个输入信号,分别是时钟和数据。
当时钟为高电平的时候,数据会被写入到触发器中,并且继续保存下来;当时钟为低电平的时候,触发器会维持自己的状态不变。
四、实验步骤1、搭建RS锁存器电路图将R、S两个输入端接到逻辑门芯片上,并将输出端接上示波器,调整示波器参数,实时观察输出波形。
在示波器上显示R、S各种输入波形,了解电路的工作原理和特性。
4、测试D触发器电路五、实验结果通过本次实验,我们成功地实现了RS锁存器和D触发器的搭建和测试。
我们通过不同的输入信号波形测试了电路的各种工作特性,如RS锁存器的存储和控制特性以及D触发器的时序控制特性等。
六、实验分析触发器是数字电路中的关键元件之一,它可以实现数字信号的存储和控制。
本次实验通过搭建RS锁存器和D触发器电路,并通过逻辑门芯片实现,得出了两种触发器的不同工作原理和特性。
同时,我们还通过不同的输入波形测试了它们的各种工作状态,进一步了解和掌握触发器的应用技巧和调试方法。
这对于我们深入理解和掌握数字电路原理以及实际应用具有重要意义。
同时,我们还通过实际操作锻炼了自己的实验技能,深入理解了数字电路的原理和应用。
一、实验目的1. 理解触发器的概念、原理和功能。
2. 掌握触发器的分类、结构和逻辑功能。
3. 通过实验,验证触发器的逻辑功能,加深对触发器原理的理解。
二、实验原理触发器是一种具有记忆功能的电路,可以存储1个二进制位的信息。
它有两个稳定的状态:SET(置位)和RESET(复位)。
触发器的基本结构是RS触发器,由两个与非门组成,其逻辑功能可用真值表表示。
触发器按触发方式可分为同步触发器和异步触发器;按逻辑功能可分为RS触发器、D触发器、JK触发器和T触发器等。
三、实验仪器与材料1. 74LS74双D触发器芯片2. 74LS02四2输入与非门芯片3. 74LS00四2输入或非门芯片4. 74LS20四2输入或门芯片5. 74LS32四2输入与门芯片6. 74LS86四2输入异或门芯片7. 74LS125八缓冲器芯片8. 74LS126八缓冲器芯片9. 电源10. 示波器11. 信号发生器12. 逻辑笔四、实验内容1. RS触发器实验(1)搭建RS触发器电路:将74LS74芯片的Q1端与Q2端连接,Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。
将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。
(2)观察RS触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端S和R的值。
(3)分析RS触发器逻辑功能:根据真值表分析RS触发器的逻辑功能,得出结论。
2. D触发器实验(1)搭建D触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。
将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。
(2)观察D触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端D的值。
(3)分析D触发器逻辑功能:根据真值表分析D触发器的逻辑功能,得出结论。
3. JK触发器实验(1)搭建JK触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。
触发器的应用实验报告触发器的应用实验报告引言触发器是数字电路中常用的一种元件,它能够存储和控制电路中的信号。
触发器的应用十分广泛,从计算机内存到时序电路,都离不开触发器的支持。
本实验旨在通过实际操作,深入了解触发器的原理和应用。
实验目的1. 理解触发器的基本工作原理;2. 掌握触发器的常见类型及其应用;3. 通过实验验证触发器在时序电路中的重要性。
实验器材1. 数字逻辑实验箱;2. 74LS74触发器芯片;3. 电压源;4. 示波器;5. 连接线。
实验步骤1. 搭建基本的RS触发器电路。
将74LS74芯片插入实验箱,并按照芯片引脚的连接要求,将电源和示波器连接到相应的引脚上。
通过连接线,将RS触发器的输入端与输出端相连,形成反馈电路。
2. 测试RS触发器的工作原理。
调整电压源的输出电压,观察触发器的输出变化。
通过改变输入信号的状态,观察触发器的输出是否发生翻转。
记录实验结果。
3. 搭建D触发器电路。
将74LS74芯片重新插入实验箱,并按照芯片引脚的连接要求,将电源和示波器连接到相应的引脚上。
通过连接线,将D触发器的输入端与输出端相连,形成反馈电路。
4. 测试D触发器的工作原理。
调整电压源的输出电压,观察触发器的输出变化。
通过改变输入信号的状态,观察触发器的输出是否与输入信号同步。
记录实验结果。
实验结果与分析通过实验,我们观察到了RS触发器和D触发器的工作原理。
RS触发器的输出状态受到输入信号的控制,当输入信号为高电平时,输出为低电平;当输入信号为低电平时,输出为高电平。
而D触发器则将输入信号同步到输出信号上,实现了数据的存储和传输。
触发器的应用触发器在数字电路中有着广泛的应用。
以下是一些常见的应用场景:1. 时序电路触发器可以用于构建各种时序电路,如计数器、频率分频器等。
通过触发器的状态变化,可以实现对时钟信号的精确控制,从而实现特定的计时功能。
2. 存储器触发器可以用于构建存储器单元,如寄存器、RAM等。
基本触发器实验报告一、实验目的本实验旨在掌握基本触发器的工作原理和使用方法,通过实验验证其稳定性和可靠性。
二、实验原理基本触发器是一种常用的数字电路元件,主要用于存储和传输数字信号。
常见的基本触发器包括RS触发器、D触发器、JK触发器和T触发器。
RS触发器由两个输入端R和S以及两个输出端Q和Q'组成。
当R=0,S=1时,Q=1,Q'=0;当R=1,S=0时,Q=0,Q'=1;当R=S=1时,保持原状态不变;当R=S=0时,禁止状态转换。
D触发器只有一个输入端D和两个输出端Q和Q'。
当D为高电平时,Q为高电平;当D为低电平时,Q为低电平。
JK触发器由三个输入端J、K和CLK以及两个输出端Q和Q'组成。
当CLK上升沿到来时,若J为高电平,则Q取反;若K为高电平,则Q 不变。
当J与K同时为高电平时,则保持原状态不变。
T触发器只有一个输入端T和两个输出端Q和Q'。
当T为高电平时,在CLK上升沿到来时,若Q为低电平,则Q为高电平;若Q为高电平,则Q为低电平。
三、实验器材数字逻辑实验箱、示波器、信号源、多用表等。
四、实验步骤1. 按图连接RS触发器,设置R=0,S=1,观察输出端Q和Q'的变化情况;2. 将R和S接反,设置R=1,S=0,观察输出端Q和Q'的变化情况;3. 将R和S均设为1,观察输出端Q和Q'的变化情况;4. 将R和S均设为0,观察输出端Q和Q'的变化情况;5. 按图连接D触发器,将输入端D接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况;6. 按图连接JK触发器,将J和K接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况;7. 按图连接T触发器,将输入端T接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况。
五、实验结果与分析1. RS触发器:当R=0时,输出端Q为1,Q'=0;当S=0时,输出端Q为0,Q'=1;当R=S=1时,输出端Q和Q'不变;当R=S=0时,输出端Q和Q'保持原状态不变。
数字逻辑课程实验报告实验名称门电D触发器与8位计数器的设计实验人姓名学号班级同组人姓名实验时间成绩一、实验内容1.带复位的D触发器(边沿触发);2.8位计数器的设计;(具有异步清0和同步计数功能)二、实验原理带复位的D触发器(边沿触发)1.系统输入输出确定3个输入reset、d、clk(脉冲),2个输出q、qb2.真值表reset d clk q qb0 0 上升沿0 11 0 上升沿0 11 1 上升沿 1 03.电路图4.VHDL程序源代码LIBRARY ieee;use ieee.std_logic_1164.all;entity DCF isport(clk,d:in std_logic;reset:in std_logic;q,qb:out std_logic);end Dcf;architecture rtl of Dcf is beginprocess(clk) beginif(clk 'event and clk='1')then if(reset='0')then q<='0'; qb<='1'; else q<=d;qb<=not d; end if; end if; end process; end rtl;8位计数器的设计1、系统输入输出确定4个输入clk,r,s,en ,1个输出co ,q 即可作为输入也可以是输出。
2、真值表r 1 0 0 0 s d 1 0 0 clk d 上升沿 上升沿 d en d d 1 0 q0 0 0 计数加1保持不变q1 0 0 q2 0 0 q3 0 0 q4 0 0 q5 0 0 q6 0 0 q73、电路图4、VHDL程序源代码LIBRARY ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity jsq isport(clk,r,s,en:in std_logic;co:out std_logic;q:buffer std_logic_vector(7 downto 0)); end jsq;architecture rtl of jsq isbeginprocess(clk,r)beginif(r='1')thenq<=(others=>'0');elsif(clk'event and clk='1')thenif(s='1')thenq<=(others=>'0');elsif(en='1')thenq<=q+1;elseq<=q;end if;end if;end process;co<='1' when q="111111111"and en='1'else '0';end rtl;三、测试及分析D触发器仿真波形8位计数器仿真波形3.实验分析:D触发器和8位计数器的仿真波形图中波形与真值表一致实验结果证明:D触发器和8位计数器的设计真实的实验结果与理论结果相同。
电学实验报告模板实验原理1.触发器的触发方式(1)电平触发方式电平触发方式的特点是:CP = 1时,输出与输入之间通道“透明”,输入信号的任何变化都能引起输出状态的变化。
当CP = 0时,输入信号被封锁,输出不受输入影响,保持不变。
(2)边沿触发方式边沿触发方式的特点是:仅在时钟CP信号的上升沿或下降沿才对输入信号响应。
触发器的次态仅取决于时钟CP信号的上升沿或下降沿到达时输入端的逻辑状态,而在这以前或以后,输入信号的变化对触发器输出端状态没有影响。
2. 边沿触发器(1)边沿D触发器图1 上升沿触发D触发器图1所示为上升沿触发D触发器的逻辑符号。
上升沿触发D触发器的特性表如表1所示。
表1 上升沿D触发器特性表D触发器的特性方程为:Q^(n+1) = D1.同步触发器的异步置位复位端电平触发器和边沿触发器都在CP时钟信号的控制下工作,这种工作方式称之为“同步”。
也把这类触发器称为同步触发器,以区别于基本RS触发器。
在小规模集成电路芯片中,触发器既能同步工作,又兼有基本RS触发器的功能。
例如。
图2所示的触发器。
这是上升沿触发D触发器,其中,SD(-)和RD(-)是异步置位复位端。
只图2 带有异步置位复位端的D触发器要在SD(-)或RD(-)加入低电平,立即将触发器置“1”或置“0”,而不受时钟信号CP和输入信号D的控制。
只有当SD(-)或RD(-)均处于高电平时,触发器才正常执行上升沿触发D触发器的同步工作功能。
实验仪器实验内容及步骤1.测试双D触发器74LS74的逻辑功能(1)74LS74引脚图图3 74LS74引脚图图3所示为集成电路芯片74LS74的引脚图。
芯片包含两个带有异步置位复位端的上升沿D触发器。
(1)测试74LS74的逻辑功能图4 测试74LS74的逻辑功能实验电路按照图4连接电路。
D触发器的Q和Q(-)(芯片5和6号引脚)各接一个发光二极管用以观察触发器的输出逻辑电平。
按照上面测试74LS112的逻辑功能同样的方法和步骤,测试74LS74的逻辑功能,将实验数据记录在表2。
触发器实验报告一、实验目的本次触发器实验的主要目的是深入理解触发器的工作原理和功能,通过实际操作和观察,掌握触发器在数字电路中的应用,以及其对信号的存储和转换作用。
二、实验原理1、触发器的定义与分类触发器是一种具有记忆功能的基本逻辑单元,能够存储一位二进制信息。
常见的触发器类型包括基本 RS 触发器、JK 触发器、D 触发器等。
2、基本 RS 触发器由两个与非门交叉连接而成,具有置 0 和置 1 功能,但存在输入约束条件。
3、 JK 触发器在时钟脉冲的作用下,根据输入的 J、K 信号进行状态翻转。
4、 D 触发器在时钟脉冲上升沿或下降沿时,将输入的 D 信号存储到触发器中。
三、实验设备与器材1、数字电路实验箱2、集成电路芯片:74LS00(四 2 输入与非门)、74LS74(双 D 触发器)、74LS112(双 JK 触发器)3、示波器4、导线若干四、实验内容及步骤1、基本 RS 触发器实验(1)按照电路图在实验箱上连接好 74LS00 芯片,组成基本 RS 触发器。
(2)通过改变输入 R、S 的电平,观察输出 Q 和 Q'的状态变化,并记录在表格中。
2、 JK 触发器实验(1)将 74LS112 芯片插入实验箱,按照电路图连接好 JK 触发器。
(2)设置不同的 J、K 输入组合和时钟脉冲,观察并记录 Q 和 Q'的输出状态。
3、 D 触发器实验(1)使用 74LS74 芯片搭建 D 触发器电路。
(2)改变 D 输入和时钟信号,记录 Q 和 Q'的输出。
五、实验数据记录与分析1、基本 RS 触发器数据记录| R | S | Q | Q' ||||||| 0 | 0 |保持|保持|| 0 | 1 | 1 | 0 || 1 | 0 | 0 | 1 || 1 | 1 |不定|不定|分析:当 R=0、S=1 时,触发器被置 1;当 R=1、S=0 时,触发器被置 0;当 R=S=0 时,触发器保持原状态;当 R=S=1 时,输出状态不定,不符合正常工作条件。
实验报告触发器实验报告:触发器引言:触发器是数字电路中常见的重要元件,它可以存储和控制信号的传输。
本实验旨在通过实际搭建触发器电路,了解其工作原理和应用。
一、实验目的本实验的目的是通过实际搭建触发器电路,掌握触发器的工作原理、特性和应用。
二、实验器材和原理2.1 实验器材:- 电路实验板- 电源- 电压表- 电流表- 逻辑门芯片- 连接线2.2 实验原理:触发器是一种存储器件,可以存储和控制信号的传输。
它由多个逻辑门组成,根据输入信号的不同,可以分为RS触发器、D触发器、JK触发器和T触发器等多种类型。
三、实验步骤3.1 搭建RS触发器电路首先,将两个逻辑门芯片连接在电路实验板上,一个作为RS触发器的输入端,另一个作为输出端。
然后,将电源和适当的电阻连接到逻辑门芯片上,以提供所需的电压和电流。
最后,根据电路图连接连线,搭建完整的RS触发器电路。
3.2 检验和调试电路在搭建好电路后,使用电压表和电流表检验电路的电压和电流是否正常。
如果有异常,需要及时排除故障。
然后,通过改变输入信号,观察输出信号的变化。
根据实验结果,对电路进行调试,确保触发器的正常工作。
3.3 测试触发器的特性在调试完电路后,可以进行一些实验来测试触发器的特性。
例如,可以通过改变输入信号的频率和占空比,观察输出信号的变化。
还可以通过改变逻辑门芯片的类型,比较不同类型触发器的性能差异。
四、实验结果和分析通过实验,我们可以得到触发器的工作特性和性能数据。
根据实验结果,我们可以分析触发器的优缺点,以及在数字电路设计中的应用。
五、实验总结触发器作为数字电路中的重要元件,在现代电子技术中得到了广泛应用。
通过本实验,我们深入了解了触发器的工作原理、特性和应用。
同时,我们也学会了搭建触发器电路、调试电路和分析实验结果的方法。
六、实验心得通过本次实验,我深刻认识到了触发器在数字电路中的重要性。
触发器可以存储和控制信号的传输,是数字电路中的核心部件之一。
触发器功能测试实验报告触发器功能测试实验报告一、引言触发器是数字电路中常见的重要元件之一,其具有存储和放大信号的功能。
触发器的功能测试是电子工程师在设计和制造数字电路时必不可少的一项工作。
本实验旨在通过对不同类型的触发器进行功能测试,验证其在不同工作模式下的正确性和稳定性。
二、实验目的1. 了解触发器的基本原理和工作模式;2. 掌握触发器的功能测试方法;3. 验证不同类型触发器的工作特性。
三、实验器材和材料1. 实验板;2. 电源供应器;3. 逻辑分析仪;4. 电压表;5. 连接线。
四、实验步骤1. 准备工作:将实验板连接好电源供应器和逻辑分析仪,并确保连接正确;2. 功能测试:依次测试RS触发器、D触发器、JK触发器和T触发器的工作特性。
五、实验结果与分析1. RS触发器测试:a. 将RS触发器的S端和R端分别接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证RS触发器在不同输入情况下的工作特性。
2. D触发器测试:a. 将D触发器的D端接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证D触发器在不同输入情况下的工作特性。
3. JK触发器测试:a. 将JK触发器的J端和K端分别接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证JK触发器在不同输入情况下的工作特性。
4. T触发器测试:a. 将T触发器的T端接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证T触发器在不同输入情况下的工作特性。
六、实验结论通过对RS触发器、D触发器、JK触发器和T触发器的功能测试,我们可以得出以下结论:1. RS触发器具有存储和放大信号的功能,可以用于实现简单的存储器和时序电路;2. D触发器可以将输入信号在时钟脉冲到来时存储,并在下一个时钟脉冲到来时输出;3. JK触发器是一种带有异步清零和置位功能的触发器,可以用于实现频率分割和计数器等电路;4. T触发器是一种特殊的JK触发器,其输入端和输出端相连,可以实现频率分割和频率加倍等功能。
实验三 JK触发器和D触发器
一、实验目的
1.掌握JK触发器74LS112和D触发器74LS74的功能测试及应用
2.熟悉触发器之间相互转换的方法。
二、实验环境
1、计算机及PROTEUS仿真软件
2、PROTEUS库中相应74LS74芯片、74LS112芯片、LOGICSTATE、LOGICPROBE。
三、实验原理及内容
1、D触发器74LS74
测试其功能:
输入输出功能说明置位输入S 复为输入R CP D Qn+1 Q
0 1 X X 1 0
1 0 X X 0 1
1 1 ↑0 0 1
1 1 ↑ 1 1 0
0 0 X X 1 1
74LS74功能测试仿真电路图:
74LS74逻辑功能表达式:
Qn+1=D
2、JK触发器74LS112
输入输出功能说明置位输入1S 复为输入1R CP 1J 1K Qn+1 Qn
0 1 X X X 1 0
1 0 X X X 0 1
1 1 ↓ 1 1 1 1
1 1 ↓0 1 0 1
1 1 ↓ 1 0 1 1
0 0 X X X 1 1
1 1 ↓0 0 1 1
74LS112功能测试仿真电路图:
74LS112的逻辑表达式:
Qn+1=JQn+KQ
四、实验报告要求
1.将74LS138及74LS148的测试结果填写到表中。
2.将两个芯片的仿真电路图截图至报告中。
3.写出两个芯片的逻辑功能表达式。