《数字电子技术》复习资料
- 格式:doc
- 大小:11.72 MB
- 文档页数:58
数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。
A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。
B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。
C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。
A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。
《数字电子技术》课期末考试复习题复习课程一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运就是(与)运算、(或)运算和(非)运算。
(2)逻辑变量和逻辑函数的取值惟独(0)和(1)两种取值。
它们表示两种相反的逻辑状态。
(3)与逻辑运算规则能够归纳为有0出(0),全1出(1)。
(4)或逻辑运算规则能够归纳为有1出(1),全0出(0)。
(5)与非逻辑运算规则能够归纳为有(0)出1,全(1)出0。
(6)或非逻辑运算规则能够归纳为有(1)出0,全(0)出1。
(7)二极管从导通到截止所需时刻称为(开通)时刻。
(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
(10)三态输出门输出的三个状态分不为(低电平)、(高电平)、(高阻态)。
(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
(12)化简逻辑函数的要紧办法有(代数)化简法和(卡诺图)化简法。
(13)逻辑函数的表示办法要紧有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
(31)编码器按功能别同分为(二进制)编码器、(二-十进制)编码器和优先编码器。
(32)译码器按功能别同分为(二进制)译码器、(二-十进制)译码器和显示译码器。
(33)8选1数据挑选器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。
(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。
(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。
而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。
(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。
(42)十进制数转换为二进制数的办法是:整数部分用(除2取余),小数部分用(乘2取整)法。
数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
数字电子技术基础总复习要点一、填空题第一章1、变化规律在时间上和数量上都是离散是信号称为数字信号。
2、变化规律在时间或数值上是连续的信号称为模拟信号。
3、不同数制间的转换。
4、反码、补码的运算。
5、8421码中每一位的权是固定不变的,它属于恒权代码。
6、格雷码的最大优点就在于它相邻两个代码之间只有一位发生变化。
第二章1、逻辑代数的基本运算有与、或、非三种。
2、只有决定事物结果的全部条件同时具备时,结果才发生。
这种因果关系称为逻辑与,或称逻辑相乘。
3、在决定事物结果的诸条件中只要有任何一个满足,结果就会发生。
这种因果关系称为逻辑或,也称逻辑相加。
4、只要条件具备了,结果便不会发生;而条件不具备时,结果一定发生。
这种因果关系称为逻辑非,也称逻辑求反。
5、逻辑代数的基本运算有重叠律、互补律、结合律、分配律、反演律、还原律等。
举例说明。
6、对偶表达式的书写。
7、逻辑该函数的表示方法有:真值表、逻辑函数式、逻辑图、波形图、卡诺图、硬件描述语言等。
8、在n变量逻辑函数中,若m为包含n个因子的乘积项,而且这n个变量均以原变量或反变量的形式在m中出现一次,则称m为该组变量的最小项。
9、n变量的最小项应有2n个。
10、最小项的重要性质有:①在输入变量的任何取值下必有一个最小项,而且仅有一个最小项的值为1;②全体最小项之和为1;③任意两个最小项的乘积为0;④具有相邻性的两个最小项之和可以合并成一项并消去一对因子。
11、若两个最小项只有一个因子不同,则称这两个最小项具有相邻性。
12、逻辑函数形式之间的变换。
(与或式—与非式—或非式--与或非式等)13、化简逻辑函数常用的方法有:公式化简法、卡诺图化简法、Q-M法等。
14、公式化简法经常使用的方法有:并项法、吸收法、消项法、消因子法、配项法等。
15、卡诺图化简法的步骤有:①将函数化为最小项之和的形式;②画出表示该逻辑函数的卡诺图;③找出可以合并的最小项;④选取化简后的乘积项。
数字电子技术复习资料数字电子技术复习资料数字电子技术是现代电子技术中的重要分支,它以数字信号的处理和传输为核心,广泛应用于计算机、通信、控制等领域。
本文将为大家提供一份数字电子技术的复习资料,希望能够帮助大家系统地回顾和巩固相关知识。
一、数字电路基础知识数字电路是数字电子技术的基础,了解数字电路的基本概念和特点对于深入理解数字电子技术至关重要。
1. 逻辑门:逻辑门是数字电路的基本构建单元,常见的逻辑门包括与门、或门、非门等。
它们通过逻辑运算实现不同的功能,如与门实现与运算,或门实现或运算。
2. 布尔代数:布尔代数是描述逻辑运算的数学工具,它通过与、或、非等逻辑运算符号表示逻辑关系。
深入理解布尔代数的基本原理和运算规则,对于设计和分析数字电路至关重要。
3. 真值表:真值表是逻辑函数的一种表示形式,它列出了逻辑函数在不同输入组合下的输出值。
通过真值表可以直观地了解逻辑函数的逻辑关系。
二、组合逻辑电路组合逻辑电路是一种由逻辑门构成的数字电路,它的输出仅依赖于当前的输入。
了解组合逻辑电路的基本原理和设计方法,对于理解和设计复杂的数字电路至关重要。
1. 真值表和逻辑函数:通过真值表可以得到逻辑函数的表达式,通过逻辑函数可以设计出对应的组合逻辑电路。
2. 卡诺图:卡诺图是一种用于简化逻辑函数的工具,通过画出逻辑函数的卡诺图,可以直观地找出逻辑函数的最简表达式。
3. 编码器和解码器:编码器和解码器是常用的组合逻辑电路。
编码器将多个输入信号转换为较少的输出信号,解码器则将较少的输入信号转换为多个输出信号。
三、时序逻辑电路时序逻辑电路是一种在组合逻辑电路的基础上加入了时钟信号的数字电路,它的输出不仅依赖于当前的输入,还依赖于过去的输入。
了解时序逻辑电路的基本原理和设计方法,对于理解和设计时序电路至关重要。
1. 触发器:触发器是时序逻辑电路的基本构建单元,它可以存储和传输信息。
常见的触发器包括RS触发器、D触发器、JK触发器等。
数字电子技术典型题选一、填空题〔根底型〕1.在数字电路中,逻辑变量的值只有2个。
2.在逻辑函数的化简中,合并最小项的个数必须是2^n 个。
3.化简逻辑函数的方法,常用的有公式和卡诺图。
4.逻辑函数A 、B 的同或表达式为A ⊙B= /A/B+AB 。
T 触发器的特性方程Q n+1= T/Qn+/TQn 。
5.函数C A B A Y +=,反函数Y = 〔A+/B 〕*/〔/A+C 〕,对偶式Y ’= 〔/A+B 〕*/〔A+/C 〕 。
6.4线—10线译码器又叫做2-10进制译码器,它有4个输入端和个输出端, 6个不用的状态。
7.组合逻辑电路的输出仅取决于该电路当前的输入信号,与电路原来的状态有关。
8.TTL 三态门的输出有三种状态:高电平、低电平和高阻态状态。
9.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于同步 计数器。
10.四位双向移位存放器74LS194A 的功能表如表所示。
由功能表可知,要实现保持功能,应使,当 RD=1;S1=1,S0=0时 ,电路 实现功能。
74LS194A 的功能表如下:S 1 S 0工作状态11.假设要构成七进制计数器,最少用个触发器,它有个无效状态。
12.根据触发器构造的不同,边沿型触发器状态的变化发生在CP 边沿时,其它时刻触发器保持原态不变。
13.用中规模集成计数器构成任意进制计数器的方法通常有三种,它们是级连法,和。
14.由555定时器构成的单稳态触发器,假设电阻R=500KΩ,电容C=10μF,则该单稳态触发器的脉冲宽度tw≈。
15.在555定时器组成的施密特触发器、单稳态触发器和多谐振荡器三种电路中,电路能自动产生脉冲信号,其脉冲周期T≈。
16. 用555定时器组成的三种应用电路如下图,其中图〔a〕、〔b〕、〔c〕分别对应的电路名称是〔a〕,〔b〕,〔c〕17. A/D转换器的转换过程包括,,,四个步骤。
一、填空题〔综合提高型〕1.施密特触发器有2个稳定状态.,单稳态触发器有1个稳定状态.,多谐振荡器有0个稳定状态。
《数字电子技术》综合复习资料(答案解析附后)第一部分: 单项选择题1、同模拟信号相比,数字信号的特点是它的( ) 。
A 、连续性B 、一致性C 、对偶性D 、离散性 2、(FF )H 对应的8421BCD 码是( )。
A 、0001B 、01C 、D 、0010 3、函数B A B A Y +=),( 中包含( )个最小项。
A 、1 B 、2 C 、3 D 、44、在逻辑函数中,全部最小项之和为( )。
A 、1B 、0C 、×D 、不确定5、逻辑函数的表示方法中具有唯一性的是( )。
A 、最简与-或表达式B 、真值表C 、逻辑图D 、硬件描述语言6、若两个2位二进制数A =A 1A 0和B =B 1B 0相等,则表明A 1⊕B 1=( );而A 0⊙B 0=( )。
A 、0,0 B 、0,1 C 、1,0 D 、1,17、已知逻辑函数的卡诺图如下图所示,不能实现这一函数功能的CMOS 门电路是( )。
A 、B 、C 、8、可以通过( )来消除组合逻辑电路竞争冒险。
A 、增加冗余项B 、减少冗余项C 、增加变量D 、减少变量9、下图为双四选一数据选择器74HC153构成的组合逻辑电路,输入变量为A 、B 、C ,输出逻辑函数F 1 (A ,B ,C)、F 2(A ,B ,C)的表达式和电路的逻辑功能分别为( )。
A 、F 1 =∑m(1,2,4,7),F 2=∑m(3,5,6,7),全加器B 、F 1 =∑m(1,2,4,7),F 2=∑m(1,3,6,7),全减器C 、F 1 =∑m(1,2,4,7),F 2=∑m(4,5,6,7),全加器D 、F 1 =∑m(1,2,3,7),F 2=∑m(3,5,6,7),全减器10、下图为八选一数据选择器构成的组合逻辑电路,输入变量为A 、B 、C 、D ,输出逻辑函数F 的表达式为( )。
A 、 F (A,B,C,D )=∑m(4,8,9,13);B 、 F (A,B,C,D )=∑m(6,8,9,13);C 、 F (A,B,C,D )=∑m(6,7,8,9,12,15);D 、 F (A,B,C,D )=∑m(6,8,13,14,15);11 )。
数制和编码先介绍常见的十进制数,然后介绍二进制、十六进制,再介绍各进制数的相互转换,最后讲述十进制的二进制编码形式。
一、十进制数:按照进位方式进行计数的制度称进位计数制。
进位计数制中有两个基本要素:基数和权值。
十进制数的基数是10(0~9),权值是10i(i是数字所处位置的序号)。
特点是逢10进1。
例:(567.8)10=5×102+6×101+7×100+8×10-1二、二进制数:计算机内部使用的数值符号只有两个:0和1。
外界的各种信息(数字、符号、图像)到了计算机内部都由0、1两个数字组成。
二进制数的基数是2,权值是2i,特点是逢2进1。
例:(101101.1)2=1×25+0×24+1×23+1×22+0×21+1×20+1×2-1=32+8+4+1+0.5=45.5三、十六进制数:二进制数的缺点是位数多,不易书写和记忆,为此我们常采取十六进制数.十六进制数的基数是16(0~9,A~F),位权是16i。
特点是逢十六进一。
页脚内容1例:(2B.A)16=2×16+11×1+10/16=(43.625)104B7+84C=(D03)16四、数制转换:1.任意R进制数转换成十进制数:只需将其按权展开的多项式求和。
例:(11011.01)2=1×24+1×23+0×22+1×21+1×20+0×2-1+1×2-2=(27.25)10(FC)16=15×161+12×160=(252)102.十进制数转换成二进制数:分为整数部分和小数部分。
整数部分采取“除基取余法”:将要转换的十进制整数除以2,取余数作为二进制整数的最低位K0,将商继续除以2,再取商的余数作为次低位K1,这样不断除,直到商为0,最后的余数作为二进制整数的最高位Kn。
第六章 自我检查题一、填空题1. 对于时序逻辑电路来说,某时刻的输出状态不仅取决于该时刻的 输入信号 ,而且还取决于电路的 原有状态 ,因此,时序逻辑电路具有 记忆 性。
2. 时序逻辑 存储 电路由 组合逻辑 电路和电路两部分组成, 存储 电路必不可少。
3. 描述同步时序逻辑电路的三组方程分别是 输出方程 、 驱动方程 、 状态方程 。
4. 计数器按计数进制分:有 二 进制计数器、 十 进制计数器和 任意 进制计数器。
5. 集成计数器的清零方式分为 异步置0 和 同步置0 ;置数方式分为异步置数和同步置数。
6. 计数器中各触发器的时钟脉冲是同一个,触发器状态更新时同时的,这种计数器称为 同步计数器 。
7. 一个4位二进制加法计数器的起始计数状态32101010Q Q QQ =,当最低位接收到4个计数脉冲时,输出状态3210Q Q Q Q = 1110 。
8. 求二进制计数器最大计数值:1位计数器1211-=;2位计数器2213-=;3位计数器3217-=;4位计数器42115-=;5位计数器52132-=。
9. 求二进制计数器的模:1位计数器122=;2位计数器224=;3位计数器328=;4位计数器4216=;8位计数器82256=。
10.具有移位功能的寄存器称为 移位寄存器 ;它又可分为 左移位寄存器 、 右移位寄存器 和 双向移位寄存器 。
11.4位移位寄存器可寄存 4 个数码,若将这些数码全部从串行输出端输出时,需输入 4 个移位脉冲。
12.按事先规定的脉冲顺序输出的电路称为 顺序脉冲发生器 。
二、判断题1.由触发器组成的电路是时序逻辑电路。
V2.时序逻辑电路由触发器和组合逻辑电路组成。
V3.在同步计数器中,各触发器的时钟脉冲CP 都相同。
V4.同步时序逻辑电路的分析方法和异步时序逻辑电路的分析方法完全相同。
X5.十进制计数器由十个触发器组成。
X6.异步计数器的计数速度最快。
X7.异步计数器中的各个触发器必须具有翻转功能。
数字电子技术考前复习资料学习方式: 业余时间:100分钟课程:《数字电子技术》一单选题 (共50题,总分值100分 )1. 化简F= f(A,B)=Σm(1,3)+Σd(0,2)的最简结果为__________________(式中 m表示最小项,d 表示无关项) (2 分)A. ABB. 1C. ABD. 02. 化简F= f(A,B,C,D)=Σm(1,3,4,7,8,10,13,15)+Σd(0,2,5,6,9,11,12,14)的最简结果为_________________________(式中m 表示最小项,d 表示无关项) (2 分)A. 0B. ABC. ABD. 13. 硅稳压管工作在反向击穿区,它工作时必须串联一个合适的__________ (2 分)A. 限流电阻B. 扼流线圈C. 电容器D. 稳压器4. 为了增加 TTL 门的驱动能力,某同学将两个普通的 TTL 与非门的输出端直接连接在一起使用,你认为会出现什么情况?_________________________ (2 分)A. 极有可能烧坏TTL 与非门B. 提高了与非门的带负载能力C. 实现了线或逻辑功能D. 实现了线与逻辑功能5. 组合逻辑电路是由________________组合而成的(2 分)A. CMOS 门电路B. TTL 门电路C. 触发器,或者触发器和门电路D. 门电路6. 时序逻辑电路是由_________________合适地连线组合而成的。
(2 分)A. 门电路B. 门电路和RC 电路C. 门电路或触发器D. 触发器,或者触发器和门电路7. 某一个硅二极管在正向电压U D=0.7V 时,测得它的正向电流I D=10mA,若U D增大到0.77V(即增加 10%)时,则正向电流I D 约为_________________________ (2 分)A. 100mAB. 11mAC. 20mAD. 10mA8. 界定晶体管的安全工作区的三个极限参数是I CM、P CM 和__________________ (2 分)A. I CEOB. βC. U(BR )CEOD. U9. 化简F= f(A,B,C)=Σm(1,3,4,7)+Σd(0,2,5,6)的最简结果为_________________(式中m 表示最小项,d 表示无关项) (2 分)A. 1B. ABCC. ABCD. 010. 在单相桥式整流电路中,若设变压器副边电压有效值为U2,则负载电阻R L上输出电压平均值U O≈________________________________ (2 分)A. U2B. 0.45 U2C. 1.2U2D. 0.9 U211. 下列各种半导体器件中,不属于有源器件的是__________________ (2 分)A. 二极管B. 集成运算放大器C. PNP 型晶体管D. NPN 型晶体管12. 理想二极管正偏导通时,其内阻为__________________ (2 分)A. 100kΩ以上B. 1kΩ左右C. 1kΩ~100kΩ之间D. 零13. (37)10 =__________________ (2 分)A. (00110111)8421BCDB. (26)16C. (01110111)8421BCDD. (00111110)214. 发射结正偏、集电结反偏是晶体三极管工作在__________________区的外部条件(2分)A. 饱和B. 截止C. 放大D. 可变电阻15. 晶体三极管是一种__________________器件(2 分)A. 电流控制电流B. 电压控制电流C. 电流控制电压D. 电压控制电压16. 分析晶体管低频小信号放大电路时,通常采用交、直流量分开的方法,这是由于________________________ (2 分)A. 晶体管是非线性元件B. 放大电路中存在着阻容元件C. 晶体管是有源器件D. 放大电路中既有直流量又有交流量17. 化简逻辑函数L=AB⊕AB的最简结果为_________________________ (2 分)A. 1B. AC. AD. 018. 当使用四输入端 TTL 与非门时,下列做法不妥当的是__________________ (2 分)A. 可将输入端全部并接,作非门使用B. 不用的输入端让其悬空着C. 不用的输入端接“+V CC”D. 不用的输入端与地端之间串接10kΩ的电阻19. 一个单相桥式整流电路的变压器副边电压有效值为 10V,其负载电阻为 500Ω,则流过整流二极管的平均电流约为________________________ (2 分)A. 90mAB. 180mAC. 18mAD. 9mA20. 若要构成 24 进制计数器,则需用__________________个边沿 JK 触发器(2 分)A. 7B. 6C. 4D. 521. 互补对称功放电路的交流输出功率足够大,是因为其________________ (2 分)A. 静态工作点设置在横轴上B. 输出电压高且输出电流大C. 输出电压变化幅度大且输出电流变化幅度大D. 电压放大倍数较大22. 逻辑函数L=B⊕B的最简结果为_________________________ (2 分)A. 1B. BC. BD. 023. 交流负反馈能从四个方面改善放大电路的性能,改善的程度均与________________有关(2 分)A. 反馈系数B. 反馈深度C. 环路增益D. 开环增益24. 硅稳压管工作在反向击穿区,它工作时稳定电流 IZ 必须__________________ (2 分)A. IZmin<IZ<IZmaxB. 小于IZminC. 大于I ZmaxD. 大于等于IZmax25. 为使互补对称功放具有尽可能大的交流输出功率,一般要在功放输出级前加设__________________ (2 分)A. 保护环节B. 二极管检波级C. 前置输入级D. 三端稳压器26. 在工作点稳定的共射放大电路中,设置射极旁路电容 CE 的目的是_________________________ (2 分)A. 旁路交流信号,使Au 不致降低B. 隔直C. 稳定Q点D. 提高电流增益27. 分析时序逻辑电路的手段是列写电路中所用触发器的________________________ (2分)A. 驱动方程B. 特性方程C. 状态方程D. 状态转换表28. 放大电路中引入的交流负反馈可以抑制_________________的干扰和噪声(2 分)A. 任何程度B. 反馈环路外C. 反馈环路内D. 非常强烈的29. 在如下由集成运放组成的应用电路中,运放处于线性区的电路是_________________ (2分)A. 非零电压比较器B. 差动输入减法运算电路C. 电容三点式振荡器D. 三角波发生电路30. 用两个或非门组成的基本 RS 触发器,其输入信号 Rd、Sd 必须满足的约束条件是__________________ (2 分)A. R d+S d= 0B. R d S d= 1C. R d S d= 0D. R d+S d=131. (1011111)2 =__________________________ (2 分)A. (95)10B. (5E)16C. (10010101)8421BCDD. (1011110)232. 一个单相半波整流电路的变压器副边电压有效值为 10V,负载电阻为 500Ω,则流过整流二极管的平均电流约为__________________________ (2 分)A. 90mAB. 180mAC. 9mAD. 18mA33. 当温度升高时,晶体管的集-射极之间的反向穿透电流I CEO将________________________ (2 分)A. 减小B. 大大减小C. 大大增加D. 不变34. 二-十进制优先编码器指的是_________________的电路(2 分)A. 将二-十进制代码转换成0~9 十个数字B. 将0~9 十个数字转换成二进制代码C. BCD 代码优先转换D. 8 线-3 线二进制优先编码35. 若要构成 128 进制计数器,则需用_________________________个边沿 JK 触发器(2分)A. 9B. 8C. 7D. 636. 在数字电路中,_________________是构成时序逻辑电路的基本单元。
《数字电子技术》复习大纲第一部分说明一、课程的性质和作用数字电子技术是自动化专业、电子信息专业、以及其它电类专业的一门重要专业基础课,是自动化专业的必修课程。
本课程主要介绍半导体逻辑器件的性能和组成结构、数字逻辑电路分析和设计以及大规模可编程逻辑器件的应用,是进入专业学习的入门课程。
其作用就是使学生获得数字电子技术必备的基本理论知识,掌握数字电路的基本分析设计方法。
本课程的任务就是培养学生针对计算机科学,控制科学、电子信息及工程专业领域内,面对数字信号,初步具备分析与解决问题的能力,掌握各种规模集成电路的使用及各种数字系统的构成和基本工作原理,为学习后续课程及从事实际工作奠定坚实的基础。
二、课程的任务与基本要求本课程的任务是针对数字逻辑信号,在掌握数字逻辑信号的处理和基本逻辑器件的原理和组成结构的基础上,对逻辑电路进行分析和设计。
通过数字电子技术的学习,应达到如下基本要求:1、了解二值数字逻辑、逻辑电平、脉冲波形、数制及编码等概念,掌握几种数制的转换规律,能正确运用二进制数表达十进制数。
掌握与、或、非及其组合逻辑门电路的工作原理,各触发器的逻辑功能及使用方法,能正确运用逻辑器件。
2、了解逻辑函数的几种表达方法与逻辑函数的化简,掌握组合逻辑电路的分析与设计。
了解常用组合逻辑功能器件的基本原理与使用方法,能正确运用常用组合逻辑功能器件。
3、掌握时序逻辑电路的分析与设计,了解常用时序逻辑器件的基本原理与使用方法,能正确运用常用时序逻辑器件。
4、了解半导体存储器和可编程逻辑器件的基本结构与基本原理,掌握它们的功能及使用方法与功能扩展,能正确运用半导体存储器和可编程逻辑器件。
5、了解常用脉冲波形产生与整形电路的结构及原理,掌握施密特触发器及555时基电路的功能与应用,能正确运用于实际电路或控制之中。
6、了解D/A、A/D转换的基本原理,掌握常用D/A、A/D芯片的使用方法,能正确运用于相应的转换电路之中。
三、本课程与其他课程的关系本课程是以工程数学、电路理论和模拟电子技术等课程为基础知识,为后续课程:自动控制系统、检测与传感技术、计算机控制系统和微机原理与应用等专业基础课和专业课打下必备的基础。
是学好专业课的前提。
要学好这门课程,还要求学生具备基本的分析和解决逻辑问题的能力。
第二部分本文一、基本内容与学时分配(一)数字逻辑基础……………………………………………………………………(4学时)1、模拟信号与数字信号…………………………………………………………(1学时)教学内容要点:正确理解一些常用术语或定义,如:二值数字逻辑、逻辑电平、脉冲波形、数字波形、数制、编码、有权码、无权码。
2、数制和二进制码…………………………………………………………………(2学时)教学内容要点:(1)掌握二进制、十六进制、十进制等不同进制之间的关系及相互转换规律;(2)掌握数字系统中常用的几种BCD码(8421码、2421码、余3码)及可靠性编码(格雷码)。
3、基本逻辑运算和逻辑函数……………………………………………………(1学时)教学内容要点:(1)初步建立逻辑变量与逻辑函数和与、或、非三种基本逻辑运算的概念;(2)掌握逻辑问题的描述方法。
练习题:1.1、在逻辑门电路中,最基本的三种逻辑门是非门、与门、(或门 )。
1.2、在逻辑门电路中,最基本的三种逻辑门是非门、( 与门)、或门。
1.3、在逻辑门电路中,最基本的三种逻辑门是(非门)、与门、或门。
1.4、在数字电路中,高电平或低电平表示的是一定的( 电压 )范围,而并不是固定不变的数值。
1.5、正逻辑体制规定高电平和低电平分别用( 1和0 )表示。
1.6、数制转换:(147)10= (10010011)2。
1.7、数制转换:(147)10= (93 H)16。
1.9、数制转换:(E7)16= ()10=( )2。
1.10、数、码转换:用8421BCD码表示数A=101001,则它的余3码表示时为( 1011100 )。
1.11、十进制数79的8421BCD码表示为(1111001 )。
1.12、十进制数79的余3码的表示为(10101100)。
1.13、正逻辑体制下的非门对应负逻辑体制下的(非门)。
1.14、正逻辑体制下的与门对应负逻辑体制下的( 或门) 门。
1.15、十进制数233的十六进制数表达形式为()。
(二)逻辑门电路………………………………………………………………………(6学时)1、二极管和BJT管的开关特性…………………………………………………(2学时)教学内容要点:(1)了解半导体二极管、BJT、FET的开关特性;(2)正确理解门电路、数字电路及系统的工作速度。
2、基本逻辑门电路和TTL、CMOS、NMOS逻辑门电路…………………………(4学时)教学内容要点:(1)掌握TTL集成门电路的外部特性,即逻辑功能和外部电气特性(包括电压传输特性、输入特性、输出特性、动态特性等);(2)掌握CMOS、NMOS集成门电路的外部特性,即逻辑功能和外部电气特性(包括电压传输特性、输入特性、输出特性、动态特性等);(3)掌握门电路的主要参数,如输入、输出高低电平时的电压与电流范围,噪声容限,扇入数,扇出数,平均传输延迟时间,功耗等;(4)了解正、负两种逻辑体制及相互关系。
3.1、CMOS 与非门电路中,负载管是( P )沟道增强型绝缘栅场效应管,驱动管是( N )沟道增强型绝缘栅场效应管;3.2、 三态门电路的输出,除具有高电平、低电平外,还会出现 ( 高阻 )状态。
3.3、某TTL 与非门带同类门时,若I OL =16mA ,I IL =-1.4mA , I OH =0.4mA ,I IH =0.04mA ,数据中负号表示电流方向,则低电平输出时的扇出系数N OL =( 11 )。
3.4、某TTL 与非门带同类门时,若I OL =16mA ,I IL =-1.6mA , I OH =0.4mA ,I IH =0.04mA ,数据中负号表示电流方向,则高电平输出时的扇出 系数N OH =( 10 )3.5、74系列TTL 门电路高、低电平所对应的标准电压值分别为: VOL=0.4V ,VOH=2.4V ,VIL=0.8V ,VIH=2V ,则高电平的噪声容限为V NH = ( 0.4V )。
3.6、74系列TTL 门电路高、低电平所对应的标准电压值分别为: VOL=0.4V ,VOH=2.4V ,VIL=0.8V ,VIH=2V ,则低电平的噪声容限为V NL =( 0.4V )。
3.7、数字电路中的BJT 工作在( 开关 )工作状态。
3.8、在TTL 与非门电路中,若A =1,B 端悬空,则F =( )。
3.9、TTL 与非门的多余输入端悬空时,相当于输入( )电平。
3.10、在TTL 与非门电路中,若A =0,B 端悬空, 则F =( )。
3.11、TTL 与非门的扇出系数是指( )。
3.12、门电路输出为( )电平时,门电路输出的电流为拉电流。
3.13、门电路输出为( )电平时,门电路输出的电流为灌电流。
3.14、CMOS 门电路的闲置输入端不能悬空,对于与门应当接到( )电平。
3.15、CMOS 门电路的闲置输入端不能悬空,对于或门应当接到( )电平。
3.16、已知某TTL 门电路的部分参数为:最小输出高电平V OHmin =2.7V ,最大输出低电平V OLmax =0.5V ,开门电平V on(V IHmin )=2V ,关门电平V off(V ILmax )=0.8V ,则其高电平噪声容限V NH =( )。
3.17、已知某TTL 门电路的部分参数为:最小输出高电平V OHmin =2.7V ,最大输出低电平V OLmax =0.5V ,开门电平V on(V IHmin )=2V ,关门电平V off(V ILmax )=0.8V ,则其低电平噪声容限V NL =( )。
4.1、消除竞争冒险的方法中通常利用补项的方法,通过增加( )来修改逻辑 设计。
4.2、数字电路按逻辑功能的不同分为组合逻辑电路和( 时序逻辑电路) 两大类;4.3、函数C A B A F ⋅+⋅=克服冒险后的表达式为( )。
4.4、两个1位二进制进行加法运算,而不考虑由低位来的进位,这种加法器称为(半加器)。
4.5、设计的编码器是将 31 个一般信号转换成二进制代码,则输出应是一组 N= ( )位的二进制代码。
4.6、一个4选1的数据选择器,应具有( )个地址输入端( )个数据输入端。
4.7、当数据选择器的数据输入端的个数为8时,则其地址码选择端应有( )位。
4.8、74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出76543210Y Y Y Y Y Y Y Y 应为( )。
(三)组合逻辑电路的分析与设计……………………………………………………(8学时)1、 逻辑代数和逻辑函数的化简…………………………………………………(4学时)教学内容要点:(1)熟练掌握逻辑代数的基本定律与基本规则;(2)了解代数法化简逻辑函数,(3)掌握图形法化简逻辑函数。
2、组合逻辑电路的分析与设计…………………………………………………(4学时)教学内容要点:(1)掌握组合逻辑电路的分析方法和具体步骤;(2)掌握组合逻辑电路的分析方法和具体步骤;(3)理解组合电路中的竞争冒险产生的原因以及最基本的消除措施。
2.1、摩根定理:A B C ++= ( A B C ⋅⋅ )。
2.2、同或门的逻辑表达式为( B A B A ⋅+⋅ )。
2.3、逻辑代数运算的分配律:A( A+B)=( A )。
2.4、F (A ,B )=1,其最小项表达式F=Σm ( )。
2.5在绘制卡诺图时,卡诺图中任何几何位置相邻的最小项在逻辑上都具有( )。
2.6、 一般地,n 个输入变量的逻辑函数有( )个不同的取值组合。
2.7、 4个变量可构成( )个最小项,每种变量取值可使( )个最小项的值为1。
2.8、任意两个最小项之积恒为( 0 )。
2.9、全体最小项之和恒为( 1 )。
2.10、最小项ABCD 的逻辑相邻最小项是( )。
2.11、逻辑上具有相邻性的两个最小项的特点是( 只有一个变量取值不同 )。
2.12、约束项(无关项)及约束条件是一个逻辑值为( 0 ) 的条件等式。
2.13、异或门的逻辑表达式为( )。
2.14、依据逻辑代数运算的摩根定律:A B C ⋅⋅=( )。
2.15、卡诺图画包围圈时,应遵循的基本原则是:包围圈内的方格数必定是( )个。
2.16、对于任意一个最小项,只有一组变量取值使得它的值为( )。
2.17、根据逻辑代数的反演规则,函数F A B C D =⋅+⋅的反演函数是()F =;对偶函数是()d F =。