数电习题(含答案)汇编
- 格式:doc
- 大小:163.50 KB
- 文档页数:9
数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。
答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。
组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。
而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。
时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。
2. 请简述二进制和十六进制之间的转换原理。
答案:二进制是一种基于2的数制,只有两个数位 0 和 1。
而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。
进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
《数字电子技术》试卷填空(每空1分,共2 5分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56) 10= ( ) 8421BCD2、最基本的门电路是:_____ 、____ 、______ o3、有N个变量组成的最小项有______ 个。
4、基本RS触发器的特征方程为________ -约束条件是__.5、若存储器的容量是256MRAM,该RAM有_______存储单元,有_____ 字,字长____ 位,地址线________ 根o6、用N位移位寄存器构成的扭环形计数器的模是_________ .7、若令JK触发器的J=K=T则构成的触发器为 _______.&如图所示,丫= ______________ o9、如图所示逻辑电路的输出丫= ______________10、已知丫二AB BC ACD,则丫= _____________________________________------ ---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------- O11、组合逻辑电路的特点是 _________ 、___________ 与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______ ;还与电路_____________________ 有关。
化简(每小题5分,共20分)1、公式法化简(1)Y= ABC ABC BC BC A(2) Y 二ABC A B C2、用卡诺图法化简下列逻辑函数(1) Y = BCD BC AC D ABD(2) Y m(134,9,11,12,14,15) ' =(5,6,7,13)三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10 分)fl 0四、用74LS161四位二进制计数器实现十进制计数器(15分)P Q AQ B Q C Q D C T 74LS161 LDCPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端;P 、T :计数选通端; G :异步复位端; CP :时钟控制输入端;L D :同步并置数控制端;C :位输出端;五、某汽车驾驶员培训班结业考试,有三名评判员,其中 A 为主评判员, 评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
数电习题及答案(总32页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--一、时序逻辑电路与组合逻辑电路不同,其电路由组合逻辑电路和存储电路(触发器)两部分组成。
二、描述同步时序电路有三组方程,分别是驱动方程、状态方程和输出方程。
三、时序逻辑电路根据触发器的动作特点不同可分为同步时序逻辑电路和异步时序逻辑电路两大类。
四、试分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。
解:驱动方程:001101J KJ K Q====状态方程:100111010nnQ QQ Q Q Q Q++==+输出方程:10Y Q Q=状态图:功能:同步三进制计数器五、试用触发器和门电路设计一个同步五进制计数器。
解:采用3个D触发器,用状态000到100构成五进制计数器。
(1)状态转换图(2)状态真值表(3)求状态方程(4)驱动方程(5)逻辑图(略)[题] 分析图所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。
解:触发器的驱动方程2001021010211J Q K J Q J QQ K Q K ====⎧⎧⎧⎨⎨⎨==⎩⎩⎩ 触发器的状态方程120011010112210n n n Q Q Q Q Q Q Q Q Q Q Q Q +++==+=⎧⎪⎪⎨⎪⎪⎩输出方程 2Y Q = 状态转换图如图所示所以该电路的功能是:能自启动的五进制加法计数器。
[题] 试分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。
解:驱动方程输出方程 状态方程状态转换图如图 所示功能:所以该电路是一个可控的3进制计数器。
[题] 分析图时序电路的功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。
A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。
A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。
A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
一、选择题1.一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 162.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .101013.以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=14. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n5.F=A B +BD+CDE+A D= A 。
A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++6.逻辑函数F=)(B A A ⊕⊕ = A 。
A.BB.AC.B A ⊕D. B A ⊕7.A+BC= C 。
A .A +B B.A +C C.(A +B )(A +C ) D.B +C8.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是19.在何种输入情况下,“或非”运算的结果是逻辑0。
BCDA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为110. N 个触发器可以构成能寄存 B 位二进制数码的寄存器。
A.N -1B.NC.N +1D.2N 11.一个触发器可记录一位二进制代码,它有 C 个稳态。
A.0B.1C.2D.312.存储8位二进制信息要D个触发器。
A.2B.3C.4D.813.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= A。
A.0B.1C.QD.Q14.对于D触发器,欲使Q n+1=Q n,应使输入D=C。
A.0B.1C.QD.Q15.对于J K触发器,若J=K,则可完成 C触发器的逻辑功能。
A.R SB.DC.TD.Tˊ16.为实现将J K触发器转换为D触发器,应使 A 。
A.J=D,K=DB.K=D,J=DC.J=K=DD.J=K=D17.边沿式D触发器是一种 C 稳态电路。
A.无B.单C.双D.多18.多谐振荡器可产生B。
A.正弦波B.矩形脉冲C.三角波D.锯齿波19.石英晶体多谐振荡器的突出是优点C。
A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭20.用555定时器组成施密特触发器,当输入控制端C O外接10V电压时,回差电压为B。
A.3.33VB.5VC.6.66VD.10V21.若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。
A.5B.6C.10D.5022.一个16选一的数据选择器,其地址输入(选择控制输入)端有C 个。
A.1B.2C.4D.1623.函数C B AB C A F ++=,当变量的取值为 ACD 时,将出现冒险现象。
A.B =C =1B.B =C =0C.A =1,C =0D.A =0,B =024.四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之间的逻辑表达式为Y = A 。
A.3X A A X A A X A A X A A 01201101001+++ B.001X A A C.101X A AD.3X A A 0125.一个8选一数据选择器的数据输入端有 E 个。
A.1B.2C.3D.4E.826.在下列逻辑电路中,不是组合逻辑电路的有 D 。
A.译码器B.编码器C.全加器D.寄存器27.八路数据分配器,其地址输入端有 C 个。
A.1B.2C.3D.4E.828.用四选一数据选择器实现函数Y =0101A A A A +,应使 A 。
A.D 0=D 2=0,D 1=D 3=1B.D 0=D 2=1,D 1=D 3=0C.D 0=D 1=0,D 2=D 3=1D.D 0=D 1=1,D 2=D 3=029.同步计数器和异步计数器比较,同步计数器的显著优点是 A 。
A.工作速度高B.触发器利用率高C.电路简单D.不受时钟C P 控制。
30.把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。
A.4B.5C.9D.2031.下列逻辑电路中为时序逻辑电路的是 C 。
A.变量译码器B.加法器C.数码寄存器D.数据选择器32. N 个触发器可以构成最大计数长度(进制数)为 D 的计数器。
A.NB.2NC.N 2D.2N33.N个触发器可以构成能寄存B位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N34.五个D触发器构成环形计数器,其计数长度为 D 。
A.5B.10C.25D.3235.同步时序电路和异步时序电路比较,其差异在于后者 B 。
A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关36.一位8421B C D码计数器至少需要 B 个触发器。
A.3B.4C.5D.1037.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 B 级触发器。
A.2B.3C.4D.838.某电视机水平-垂直扫描发生器需要一个分频器将31500H Z的脉冲转换为60H Z的脉冲,欲构成此分频器至少需要 C 个触发器。
A.10B.60C.525D.3150039.一个无符号4位权电阻D A C,最低位处的电阻为40KΩ,则最高位处电阻为 B 。
A.4KΩB.5KΩC.10KΩD.20KΩ40.4位倒T型电阻网络D A C的电阻网络的电阻取值有 B 种。
A.1B.2C.4D.841.为使采样输出信号不失真地代表输入模拟信号,采样频率f s和输入模拟信号的最高频率f axIm的关系是C。
A.f s≥f axImIm D.f s≤2f axIm C.f s≥2f axIm B.f s≤f ax42.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为 C 。
A.采样B.量化C.保持D.编码43.用二进制码表示指定离散电平的过程称为 D 。
A.采样B.量化C.保持D.编码44.将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为 B 。
A.采样B.量化C.保持D.编码45.以下四种转换器,A是A/D转换器且转换速度最高。
A.并联比较型B.逐次逼近型C.双积分型D.施密特触发器二、判断题(正确打√,错误的打×)1.逻辑变量的取值,1比0大。
(×)。
2.异或函数与同或函数在逻辑上互为反函数。
(√)。
3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。
(√)。
4.因为逻辑表达式A+B+A B=A+B成立,所以A B=0成立。
(×)5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
(√)6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
(×)7.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。
(√)8.逻辑函数Y=A B+A B+B C+B C已是最简与或表达式。
(×)9.因为逻辑表达式A B+A B+A B=A+B+A B成立,所以A B+A B=A+B成立。
(×)10.对逻辑函数Y=A B+A B+B C+B C利用代入规则,令A=B C代入,得Y=B C B+BC B+B C+B C=B C+B C成立。
(√)11.T T L与非门的多余输入端可以接固定高电平。
(√)12.当T T L与非门的输入端悬空时相当于输入为逻辑1。
(√)13.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。
(√)14.C M O S或非门与T T L或非门的逻辑功能完全相同。
(√)15.三态门的三种状态分别为:高电平、低电平、不高不低的电压。
(×)16.一般T T L门电路的输出端可以直接相连,实现线与。
(×)17.C M O S O D门(漏极开路门)的输出端可以直接相连,实现线与。
(√)18.T T L O C门(集电极开路门)的输出端可以直接相连,实现线与。
(√)19. D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。
(×)20.R S触发器的约束条件R S=0表示不允许出现R=S=1的输入。
(√)21.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
(√)22.由两个T T L或非门构成的基本R S触发器,当R=S=0时,触发器的状态为不定。
(×)23.对边沿J K触发器,在C P为高电平期间,当J=K=1时,状态会翻转一次。
(×)24. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
(×)25.编码与译码是互逆的过程。
(√)26.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
(√)27.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
(√)28.数据选择器和数据分配器的功能正好相反,互为逆过程。
(√)29.用数据选择器可实现时序逻辑电路。
(×)30.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
(×)31.同步时序电路由组合电路和存储器两部分组成。
(√)32.组合电路不含有记忆功能的器件。
(√)33.时序电路不含有记忆功能的器件。
(×)34.同步时序电路具有统一的时钟C P控制。
(×)35.异步时序电路的各级触发器类型不同。
(×)36.计数器的模是指对输入的计数脉冲的个数。
(×)37.D触发器的特征方程Q n+1=D,而与Q n无关,所以,D触发器不是时序电路。
(×)38.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。
(√)39.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
(×)40.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。
(×)41.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态S N只是短暂的过渡状态,不能稳定而是立刻变为0状态。
(×)42. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
(√)43.格雷码具有任何相邻码只有一位码元不同的特性。
(√)44.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
(√)45.十进制数(9)10比十六进制数(9)16小。
(×)46.施密特触发器可用于将三角波变换成正弦波。
(×)47.施密特触发器有两个稳态。
(√)48.多谐振荡器的输出信号的周期与阻容元件的参数成正比。