“数字电子技术”作业 (1)解析
- 格式:doc
- 大小:5.60 MB
- 文档页数:58
川大《数字电子技术2390》20春学期在线作业1-参考资料
请仔细阅读下面说明再下载:
预览的题目和您自己的作业顺序必须完全相同再下载百!!!!
第1题(单选题)下列四个数中,与十进制数(163)D不相等的是()。
A、(203)O
B、(10100011)B
C、(000101100011)8421BCD
D、(A3)H
参考答案:A
第2题(单选题)8421BCD码(01010010)转换为十进制数为()。
A、52
B、82
C、38
D、25
参考答案:A
第3题(单选题)在逻辑代数中,下列说法正确的是()。
A、若A+B=AB,则A=B
B、若A+B=A+C,则B=C
C、若AB=AC,则B=C
D、若A+B=A,则B=1
参考答案:A
第4题(单选题)三变量函数的最小项表示式中不含下列哪项()。
A、m2
B、m5
C、m3
D、m7
参考答案:A
第5题(单选题)函数化简后的结果是()。
A、
B、
C、
D、
参考答案:A
第6题(单选题)某逻辑电路的真值表如下表所示,则该逻辑电路的最简与或表达式为()。
A、
B、
C、
D、
参考答案:A
第7题(单选题)逻辑图和输入A,B的波形如下图所示,输出F为“1”的时刻,应是()。
A、t1
B、t2
C、t3
D、无
参考答案:A
第8题(单选题)当三态门输出为高阻状态时,输出电阻为()。
A、无穷大
B、约100
C、无穷小
D、约10
参考答案:A。
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
数字电子技术基础算术逻辑单元习题详解数字电子技术是现代电子技术的核心领域之一,在数字电子技术中,算术逻辑单元(Arithmetic Logic Unit,简称ALU)是一个重要的组成部分。
本文将详细解析数字电子技术基础算术逻辑单元常见习题,以帮助读者更好地理解和掌握该知识点。
一、二进制加法器习题1. 设计一个4位二进制加法器。
解析:一个4位二进制加法器由四个单独的比特加法器组成。
每个比特加法器由两个输入端(A、B)和两个输出端(S、C)组成。
其中,A和B分别表示加法器的两个输入,S表示输出结果的和,C表示进位位。
这样,我们可以根据题目的要求按照该结构设计一个4位二进制加法器。
2. 实现一个4位二进制加法器,并计算以下两个二进制数的和:1010和0111。
解析:根据题目的要求,我们现在来实现一个4位二进制加法器。
输入A为1010,输入B为0111,输出结果为S和进位位C。
通过将A和B的每一位输入到四个比特加法器中,得到S和C的值,从而完成二进制加法。
最终结果为:和S为10001,进位位C为1。
二、二进制减法器习题1. 设计一个4位二进制减法器。
解析:一个4位二进制减法器由四个单独的比特减法器组成,每个减法器由两个输入端(A、B)和两个输出端(D、Borrow)组成。
其中,A和B分别表示减法器的两个输入,D表示输出结果的差,Borrow表示借位位。
根据题目的要求,我们可以按照该结构设计一个4位二进制减法器。
2. 实现一个4位二进制减法器,并计算以下两个二进制数的差:1010和0111。
解析:根据题目的要求,我们现在来实现一个4位二进制减法器。
输入A为1010,输入B为0111,输出结果为D和借位位Borrow。
通过将A和B的每一位输入到四个比特减法器中,得到D和Borrow的值,从而完成二进制减法。
最终结果为:差D为0011,借位位Borrow 为0。
三、二进制乘法器习题1. 设计一个4位二进制乘法器。
数字电子技术基础简明教程第三版课后练习题含答案1. 十六进制转换1.将十六进制数A6B3转换成十进制数。
答案:42547解析:将十六进制数A6B3转换成十进制数的计算公式为:$A\\times 16^3 + 6\\times 16^2 + B\\times 16 + 3 = 42547$。
2.将十进制数2037转换成十六进制数。
答案:7F5解析:将十进制数2037转换成十六进制数的计算方法如下:•除以16,商为127,余数为5;•再次除以16,商为7,余数为15,即F;•最后商为0,余数为7,即7。
所以十进制数2037转换成十六进制数为7F5。
2. 布尔代数1.A+AB=A答案:真解析:$A+AB = A\\times 1 + A\\times B = A\\times (1+B) = A\\times 1 = A$。
2.AB+BC+CA=AB+AC答案:真解析:AB+BC+CA=AB+AC的推导如下:AB+BC+CA=AB+AC+BC+CA−AC−BD−BD+BD=A(B+C)+B(C+D)−B(D+C)−C(A+D)=A(B+C)−C(A+D)+B(C−D)=AB+AC−BC+BD=AB+AC。
3. 数字逻辑门1.OR 门和 AND 门的输出关系是什么?答案:OR 门输出为真当且仅当其输入中至少有一位为真;AND 门输出为真当且仅当其输入中所有的位都为真。
2.NOT 门的输出关系是什么?答案:NOT 门的输出与输入相反,即若输入为真,则输出为假;若输入为假,则输出为真。
4. 状态分析1.下面是一个简单的计数器状态图,完成以下计数器输出的对应状态表。
计数器状态图计数器状态图答案:状态Q2 Q1 Q0 下一个状态0 0 0 0 11 0 0 1 22 0 1 0 33 0 1 1 44 1 0 0 55 1 0 1 66 1 1 0 77 1 1 1 02.已知一个状态机的状态表,如何画其状态图?答案:画出每个状态和它所连接的下一个状态之间的箭头,用圆圈表示状态,标出每个状态的名称。
西安交通大学17年11月补考《数字电子技术》作业考核试题-0001试卷总分:100 得分:0一、单选题(共30 道试题,共60 分)1.74LS38有()个译码输入端。
A.1B.3C.8D.无法确定正确答案:B2.数字系统中,降低尖峰电流影响,所采取的措施是()。
A.接入关门电阻B.接入开门电阻C.接入滤波电容D.降低供电电压正确答案:C3.把模拟量转换成为相应数字量的转换器件称为()。
A.数-模转换器B.DACC.D/A转换器D.ADC正确答案:D4.0-4线优先编码器允许同时输入()路编码信号。
A.1B.9C.10D.多正确答案:D5.数字信号是A.时间和幅值上连续变化的信号B.时间和幅值上离散的信号C.时间上连续、幅值上离散变化的信号D.时间上离散、幅值上连续变化的信号正确答案:B6.两模数分别为M和M2的计数器串接而构成的计数器,其总模数为()。
B.M1×M2C.M1-M2D.M1÷M2正确答案:B7.处理()的电子电路是数字电路。
A.交流电压信号B.直流信号C.模拟信号D.数字信号正确答案:D8.利用2个74LS38和个非门,可以扩展得到个()线译码器。
A.4-16B.3-8C.2-4D.无法确定。
正确答案:A9.在设计过程中,逻辑函数化简的目的是()。
A.获得最简与或表达式B.用最少的逻辑器件完成设计C.用最少的集电门完成设计D.获得最少的与项正确答案:B10.若将一个正弦波电压信号转换成同频率的矩形波,应采用()。
A.计数器B.多谐振荡器C.单稳态触发器D.施密特触发器正确答案:D11.TTL电路中,_______能实现“线与”逻辑。
A.异或门B.OC门C.TS门D.与或非门12.欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为()。
A.(3,6,10,10,10)B.(4,9,10,10,10)C.(3,12,10,10,10)D.(6,3,10,10,10)正确答案:B13.二极管或门的两输入信号AB=_______时,输出为低电平。
第二章例题解析【例1】用代数法化简下列各式:解答:本题要求读者应用逻辑代数公式和定理进行逻辑运算,以便消去多余的乘积项和多余的因子,从而得到逻辑函数的最简式。
【例2】用卡诺图法化简下列各式ED C BA (1)C E3(4)F 4图P2.37(2)[ 例 4 ] 试计算图中各小题的电流及VA 电平,其中二极管D1,D2为锗管,D3,D4为硅管,他们的反相电流可忽略不计。
(a )+1010k ΩVA =?10k Ω-20+1010k ΩVA =?10k Ω-5ID =?(b )+1010k ΩVA =?(c )10k Ω-2V图2.39[ 例 5 ] 试分析图所示电路中的T ,D 两管在输入高电平和低电平下的工作状态及相应的输出V0.V04V1Vv1图2.40[ 例 6 ] 在图所示电路中,输入信号的高,低电平分别为和。
已知:R1=,R2= k ,R3 = 16 k ,Rc = k ,Ec = 12v ,EB = -8V ,E0=5V ,试问: (1) 当三极管的=30时,三极管能否可靠的截止和饱和导通?(2) 为了保证三极管在输入高电平时导通,的下限值应为多少? (3) 为了保证三极管在输入低电平时能可靠的截止,EB 的上限值(EB 绝对值的最小值)时多少?V0图2.42v1[ 例 7 ] 反相器电路如图所示。
图中+Ec 为12V ,-EB =12V,R1=,R2=18k ,设T 管vCES ,vBE =。
试问:(1) 当v1为何值时,T 管饱和?(2) 若v1=,v0端灌入电流为多大时,T 管脱离饱和?+ECRcv0IRCIL-EBv1R1I1vBTIBI2R2图【例8】在图所示的各个电路中,试问晶体管工作于何种状态?解答:(1)图(a)所示电路的工作状态令v BE(sat)=,由欧姆定律可知:mAIB106.0507.06≈-=则集电极电流为:mAIIBC3.5106.050=⨯==β由KVL定律可得到:VRIVvCCCCCE7.613.512=⨯-=-=由此可知,该晶体管处于放大状态。
DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. =(AB )。
12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。