17年西交《微机原理与接口技术》在线作业考核免费问题详解
- 格式:doc
- 大小:225.76 KB
- 文档页数:10
目录《微机原理与接口技术》第一章作业 (2)一、书上P22 作业题2、3、7 (2)《微机原理与接口技术》第二章作业 (2)一、书上P59 作业题2、5、6、9、14 (2)《微机原理与接口技术》第三章作业 (3)一、书上P95 作业题4、5、6、7、10、11、12、13、14、15、16、17、18、22、27 (4)《微机原理与接口技术》第四章作业 (8)一、课本P155 8、12、13、14 (8)《微机原理与接口技术》第五章作业 (10)一、作业P180 2、5、7、8、9、10 (11)《微机原理与接口技术》第六章作业 (13)一、P207: 1,3,5,10,14。
18,19,20 (13)《微机原理与接口技术》第七章作业(一) (17)一、P268: 3, 6 , 7, 10 , 11 , 12 (17)《微机原理与接口技术》第七章作业(二) (20)一、P268: 15 , 16 , 19,21,25 (20)《微机原理与接口技术》第八章作业 (24)一、P292 6 、7 (24)《微机原理与接口技术》第一章作业一、书上P22 作业题2、3 、72. 完成下列数制之间的转换。
(1)01011100B=92D(3)135D=10000111B(5)10110010B=262Q=B2H3. 组合型BCD码和非组合型BCD码有什么区别?写出十进制数254 的组合型BCD数和非组合型BCD数。
答:组合型BCD码的储存格式用一个字节存放 2 位BCD码,高4 位表示十进制的十位数,低 4 位表示十进制的个位数,数值表示围为0~99;非组合型的储存格式是用一个字节的低4 位存放 1 位BCD码,高四位可以为0 或任意数,数值表示围为0~9。
254D 的组合型BCD码:0254D的非组合型BCD码:00000010 00000101 000001007. 计算机中为什么采用补码的形式储存数据?当计算机的字长n=16 时,补码的数据表示围是多少?答:是为了便于进行加减运算,简化机器硬件结构。
《微机原理与接口技术》练习题填空题1.8088/8086均冇两种工作模式:___________________ 和 ____________________ 。
其中____________ 模式是指系统中只有8088或8086 -个微处理器。
[答案]垠小模式;垠人模式;最小2.8088CPU有________ 条数据引脚、 _____ 条地址引脚,8086CPU有______条数据引脚。
[答案|8; 20; 163・8086系统中存取一个非规则字需要_______ 个总线总周期。
[答案]24.逻辑地址2400H: 1200H对应的物理地址是_________________ 。
[答案J25200H5.微机系统中,I/O端口的编址方式冇__________ 编址和____________ 编址两种。
[答案]独立;统一6.根据总线在微机系统的位置分类为:_________ 、_______________ 、___________ 和___________ 。
[答案]片内总线;局部总线;系统总线;通信总线7.根据总线功能分类,总线可分为____________ 、___________ 、_______________ 以及电源和地线、备用线。
[答案]地址总线;数据总线;控制总线8.在冇多个总线主设备的系统中,在总线上完成一次信息交换要经过___________ 、___________ 、______________ 和___________ 四个阶段。
[答案]申请总线使用权;寻址;传输数据;结束9.所谓接口电路就是______ 与_______ 的连接部件。
[答案]微处理器;外部设备10.CPU和I/O设备Z间交换的信息分为数据信息、________ 信息和__________ 信息。
其屮数据信息又分数字量、_____________ 和___________ 。
I答案J状态信息;控制信息;模拟量;开关量11.CPU与外设之间的数据传送方式冇程序控制方式、___________ 和__________ 三种方戎。
微机原理与接口技术习题解答第1章微型计算机系统〔习题〕简答题(1)计算机字长(Word)指的是什么(2)总线信号分成哪三组信号(3)PC机主存采用DRAM组成还是SRAM组成(4)Cache是什么意思(5)ROM-BIOS是什么(6)中断是什么(7)32位PC机主板的芯片组是什么(8)教材中MASM是指什么(9)处理器的“取指-译码-执行周期”是指什么(10)本课程的主要内容属于计算机系统层次结构中哪个层次〔解答〕①处理器每个单位时间可以处理的二进制数据位数称计算机字长。
②总线信号分成三组,分别是数据总线、地址总线和控制总线。
③ PC机主存采用DRAM组成。
④高速缓冲存储器Cache是处理器与主存之间速度很快但容量较小的存储器。
⑤ ROM-BIOS是“基本输入输出系统”,操作系统通过对BIOS的调用驱动各硬件设备,用户也可以在应用程序中调用BIOS中的许多功能。
⑥中断是CPU正常执行程序的流程被某种原因打断、并暂时停止,转向执行事先安排好的一段处理程序,待该处理程序结束后仍返回被中断的指令继续执行的过程。
⑦主板芯片组是主板的核心部件,它提供主板上的关键逻辑电路。
⑧ MASM是微软开发的宏汇编程序。
⑨指令的处理过程。
处理器的“取指—译码—执行周期”是指处理器从主存储器读取指令(简称取指),翻译指令代码的功能(简称译码),然后执行指令所规定的操作(简称执行)的过程。
⑩机器语言层,即指令集结构。
(学生很多认为是:汇编语言层。
前4章主要涉及汇编语言,但本书还有很多处理器原理等内容)〔习题〕判断题(1)软件与硬件的等价性原理说明软硬件在功能、性能和成本等方面是等价的。
(2)IA-64结构是IA-32结构的64位扩展,也就是Intel 64结构。
(3)8086的数据总线为16位,也就是说8086的数据总线的个数、或说条数、位数是16。
(4)微机主存只要使用RAM芯片就可以了。
(5)处理器并不直接连接外设,而是通过I/O接口电路与外设连接。
微机原理与接口技术部分习题参考解答第一章2. 第3项任务,根据状态标志位的状态决定转移方向。
3. 程序存储是将要执行的程序的全部指令存储到存储器中,程序控制指程序开始执行后,通过指令流控制数据或计算机,完成设定的任务。
4. 分BIU 总线接口部件和EI执行部件两大部件,其中总线接口部件BIU负责取指令和数据,执行部件EI负责执行指令及运算。
在执行一条指令的同时可以取下一条指令,重叠运行,速度快。
5. 有6个状态标志,分别为进位标志CF、溢出标志OF、零标志ZF、奇偶标志PF、负标志SF、辅助进位标志AF。
3个控制标志分别为中断允许标志IF、单步标志TF、方向标志DF。
标志位的内容可以通过标志位操作指令来操作,例如CLC指令清除进位位,即使CF=0,STC指令使CF=1,CLI指令使IF=0,禁止中断,STI指令使IF=1,允许中断。
还可以通过LAHF指令取来标识寄存器的内容修改后用SAHF指令送回去。
也可以用PUSHF/POPF指令来修改标志寄存器的内容。
6. 实模式下分段靠4个段寄存器实现。
段寄存器中的值就是段地址,当偏移地址为0时的段地址+偏移地址就是该段的起始地址。
物理地址是由段地址左移4位后与偏移地址相加形成的20位地址。
7. 说法不一定正确。
对顺序执行指令的计算机是对的。
对重叠或流水线的计算机就不对了。
例如对8086CPU,由于采用了取指令与执行指令的一次重叠,尽管执行一条指令的总时间并没有变化,但连续执行n条指令时,总的时间会大大缩短,可以简单的比喻成总时间为原时间的二分之一,快了一倍。
8. 引入流水线后,执行一条指令的总时间并没有变化。
9. 高速缓存的目的是提高存储器的速度,进而提高了CPU的速度。
虚拟存储器的目的是为了给程序员或程序一个大的存储或运行空间。
10。
8086采用总线接口部件BIU与执行部件EU分开提高了速度,286将8086的BIU进一步分成3个部件,提高了并行性。
386在286基础上进一步增加成6个逻辑部件,实现多条指令重叠,进一步提高了速度,486采用硬组合逻辑控制器,同时采用内嵌高速缓存,提高速度。
一、单选题(共 30 道试题,共 60 分。
)1. CPU与I∕O设备间传送的信号有(D)A. 数据信息B. 控制信息C. 状态信息D. 以上三种都是满分:2 分2. 假定DX=10111001B,CL=3,CF=1,则执行指令SHLDX,CL后,DX的值为(D)A. 005CHB. 0017HC. 1700HD. 05C8H满分:2 分3. 下列引起CPU程序中断的四种情况中,(C)需要由硬件提供中断类型码A. INTOB. NMIC. INTRD. INTn满分:2 分4. 利用程序查询方式传送数据时,CPU必须读(A)以判断是否传送数据A. 外设的状态B. DMA的请求信号C. 数据输入信息D. 外设中断请求满分:2 分5. CPU与慢速的外设进行数据传送时,采用(B)方式可提高CPU的效率A. 查询B. 中断C. DMAD. 无条件传送满分:2 分6. 通常,中断服务程序中的一条STI指令目的是(D)A. 允许低一级中断产生B. 开放所有可屏蔽中断C. 允许同级中断产生D. 允许高一级中断产生满分:2 分7. 寄存器间接寻址方式中,操作数在(C)中A. 通用寄存器B. 堆栈C. 主存单元D. 段寄存器满分:2 分8. 如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用(C)A. 中断嵌套B. 中断响应C. 中断屏蔽D. 中断向量满分:2 分9. 若SI=0053H,BP=0054H,执行SUBSI,BP后,则(C)A. CF=0,OF=0B. CF=0,OF=1C. CF=1,OF=0D. CF=1,OF=1满分:2 分10. 非屏蔽中断的中断类型号是(B)A. 1B. 2C. 3D. 4满分:2 分11. 在指令MOVAX,0执行后,CPU状态标志位ZF的取值(D)A. 为0B. 为1C. 不确定D. 不改变满分:2 分12. 将微处理器、内存储器及I/O接口连接起来的总线是(C)A. 片总线B. 外总线C. 系统总线D. 局部总线满分:2 分13. 按与存储器的关系,I/O端口的编址方式分为(C)A. 线性和非线性编址B. 集中与分散编址C. 统一和独立编址D. 重叠与非重叠编址满分:2 分14. 通常一个外设的状态信息在状态端口内占有(A)位A. 1B. 2C. 4D. 8满分:2 分15. 80486CPU响应中断时,自动压入堆栈的信息是(D)A. AX,BX,CX,DX的内容B. AX,CX的内容C. CS,IP,SP的内容D. CS,IP,标志寄存器的内容满分:2 分16. 转移类指令对标志位的状态(C)A. 有影响B. 部分影响C. 无影响D. 随意满分:2 分17. 某系统中,已知SS=2360H,SP=0800H,若将20H个字节的数据入栈,则SP的内容为(D)A. 0780HB. 0820HC. 23E20HD. 07E0H满分:2 分18. 存取周期是指(D)A. 存储器的写入时间B. 存储器的读出时间C. 存储器进行连续写操作允许的最短时间间隔D. 存储器进行连续读/写操作允许的最短时间3间隔满分:2 分19. 运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为(D)A. 两个整数相加,若最高位(符号位)有进位,则一定发生溢出B. 两个整数相加,若结果的符号位为0,则一定发生溢出C. 两个整数相加,若结果的符号位为1,则一定发生溢出D. 两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出满分:2 分20. 支持无条件传送方式的接口电路中,至少应包含(D)A. 数据端口,控制端口B. 状态端口C. 控制端口D. 数据端口满分:2 分21. 下列总线中,属于局部总线的是(D)A. ISAB. EISAC. MCAD. PCI满分:2 分22. 在下列伪指令中定义字变量的是(B)A. DDB. DWC. DQD. DT满分:2 分23. 若8259A工作在自动循环方式下,当前IR1上的中断请求已执行并返回,则8个中断源中优先级最高的是(A)A. IR2B. IR0C. IR7D. IR5满分:2 分24. 下列描述正确的是(B)A. 汇编语言仅由指令性语句组成B. 汇编语言包括指令性语句和伪指令语句C. 指令性语句和伪指令语句的格式是完全相同的D. 指令性语句和伪指令语句需经汇编程序翻译成机器代码后才能执行满分:2 分25. 计算机使用总线结构便于增减外设,同时(C)A. 减少了信息的传输量B. 提高了信息的传输量C. 减少了信息传输线的条数D. 增加了信息传输线的条数满分:2 分26. 微机中控制总线提供(D)A. 来自I/O设备和存储器的响应信号B. 所有存储器和I/O设备的时序信号和控制信号C. 存储器和I/O设备的地址码D. 上述(B)(A)满分:2 分27. 和外存储器相比,内存储器的特点是(C〕A. 容量大、速度快、成本低B. 容量大、速度慢、成本高C. 容量小、速度快、成本高D. 容量小、速度快、成本低满分:2 分28. 当AH=(C)时,执行INT21H指令可在屏幕上显示一组字符A. 01HB. 02HC. 09HD. 0AH满分:2 分29. 伪指令ENDP告诉汇编程序(B)A. 宏定义结束B. 过程定义结束C. 段定义结束D. 过程运行结束满分:2 分30. PC机中,确定硬中断的服务程序入口地址的是(C)A. 主程序中的调用指令B. 主程序中的转移指令C. 中断控制器发出的类型码D. 中断控制器中的中断服务寄存器满分:2 分二、判断题(共 20 道试题,共 40 分。
【最新整理,下载后即可编辑】第1章 微机运算基础习题和思考题1. 请完成以下计算:174.66D=(10101110.10101)B =(AE. A8)H10101110101.01011B =( 1397.344)D =(575.58)H4BCH =(010*********)B =( )BCD2. 设字长为8位,X =(2A )16,当X 分别为原码、补码、反码和无符号数的时候,其真值是多少?答:当X 表示原码时,其真值为:+101010当X 表示补码时,其真值为:+101010当X 表示反码时,其真值为:+101010当X 表示无符号数数时,其真值为:001010103. 设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出?120+18 -33-37-90-70 50+84答:120+18其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000+ 0001001010001010由于C s =0 ,C p =1,因此有溢出,结果错误-33-37其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111+1101101110111010由于C s =1, C p =1,所以没有溢出,结果正确-90-70其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100+1011101001010110由于C s =1, C p =0,所以有溢出,结果错误50+84其补码形式为:(50)补=00110010 (84)补=0101010000110010+0101010010000110由于C s =0, C p =1,所以有溢出,结果错误4. 请写出下列字符串的ASCII 码值。
My name is Zhang san.4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E第2章80X86微机系统习题与思考题1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么?答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。
微机原理与接口技术 试题 微型计算机原理与接口技术综合测试题一 单项选择题 (下面题只有一个答案是正确的,选择正确答案填入空白处 ) 1. 8086CPU 通过( 1 )控制线来区分是存储器访问,还是 I/O 访问,当 CPU 执行 IN AL,DX 指令时,该信号线为 2 )电平。
1 ) A. M/ B. C. ALE D. N/ (2) A. 高 B. 低C. ECLD. CMOSA. - 2n < x < 2nB. — 2n < x < 2nC. —2n -1 < xw -2 n D. — 2n < x <2n 3.若要使寄存器 AL 中的高 4 位不变,低 4 位为 0,所用指令为(A. AND AL, 0FHB. AND AL, 0FOHC. OR AL, 0FHD. OR AL 0FOH4.下列 MOV 指令中,不正确的指令是( )。
A. MOV AX, BXB. MOV AX, [BX]C. MOV AX, CXD. MOV AX, [CX]5.中断指令 INT 17H 的中断服务程序的入口地址放在中断向量表地址4 个存贮单元内。
A. 00017H B00068H C. 0005CHD. 0005EH6.条件转移指令 JNE 的条件是( )。
A. CF=0B. CF=1C. ZF=0D. ZF=1 2. n+1 位有符号数 x 的补码表示范围为()。
)。
始的 7. 在 8086/8088 CPU 中,一个最基本的总线读写周期由( 1 )时钟周期 )开(T 状态 )组成,在 T1 状态, CPU 往总线上发 ( 2 )信息。
⑴ A. 1 个 B. 2 个 C. 4 个 D. 6 个⑵ A. 数据 B . 地址 C. 状态 D. 其它8. 8086 有两种工作模式 , 最小模式的特点是( 1 ),最大模式的特点是10.真值超出机器数表示范围称为溢出 ,,此时标志寄存器中的 ()位被置位A. OF B AF C PF D CF11.8086系统中内存储器地址空间为1M,而在进行I/O 读写是,有效的地址线是 ()A . 高16位 B. 低 16位 C. 高8位 D. 低8位 12.8086 CPU 中段寄存器用来存放 ()A. 存储器的物理地址B. 存储器的逻辑地址C. 存储器的段基值D. 存储器的起始地址13.8259A 可编程中断控制器的中断服务寄存器 ISR 用于 ( )C.允许向CPU 发中断请求D.禁止向CPU 发中断请求 14.8253 可编程定时 /计数器的计数范围是 ( )A. 0-255B. 1-256C. 0-65535D. 1-6553615.在8086中,(BX )= 8282H ,且题中指令已在队列中,则执行 INC [BX]指令需要的总线周期数为 ( )16. 8086 中, ( ) 组寄存器都可以用来实现对存储器的寻址。
《微机原理与接口技术》参考答案《微机原理与接口技术》参考答案《微机原理与接口技术》习题参考答案习题 2 1. 为何说8086CPU 是16位CPU?答:16位指的是8086CPU的字长,而字长一般来说和运算器、寄存器、总线宽度一致。
因为8086CPU的内部寄存器、内部运算部件以及内部操作都是按16位设计的,这决定了它的字长为16位。
2. 8086CPU哪两个单元组成?其中,指令队列在哪个单元中,有何作用?答:总线接口单元和执行单元。
指令队列在BIU中。
它的作用是当EU在执行指令时,空闲的BIU可以从内存读取后续指令到指令队列,这样就可以将取指令工作和执行指令工作重叠进行,从而提高CPU的工作效率,加快指令的执行速度。
3. 8086CPU中8位寄存器和16位寄存器是什么关系?答:8086的通用寄存器包括数据寄存器、指针寄存器和变址寄存器。
其中数据寄存器包含AX、BX、CX、DX 四个16位寄存器,但他们每个都可以分开作为两个单独的8位寄存器使用。
8086的指针寄存器和变址寄存器不可分割为8位寄存器。
4. 8086CPU中的IP寄存器有何用途?答:IP寄存器是指令指针寄存器,用来存放下一条要执行的指令在代码段中的偏移地址。
在程序运行过程中,IP寄存器始终指向下一条指令的首地址,与CS寄存器联合确定下一条指令的物理地址。
8086就是通过IP寄存器来控制指令序列的执行流程。
5. 在标志寄存器中,用于反映运算结果属性的标志位有哪些?它们每一位所表示的含义是什么?答:有CF、PF、AF、ZF、SF、OF。
它们的含义如下:CF:进位标志。
它记录运算时从最高有效位产生的进位值或结果值。
最高有效位有进位或有借位时CF=1,否则CF=0。
PF:奇偶标志。
它记录运算结果的奇偶检验条件。
当结果操作数中“1”的个数为偶数时PF=1,否则PF=0。
AF:辅助进位标志。
在字节运算时,低半字节向高半字节有进位或借位时,AF=1,否则AF=0。
一、单选题(共30 道试题,共60 分。
)1. CPU与I∕O设备间传送的信号有(D)A. 数据信息B. 控制信息C. 状态信息D. 以上三种都是满分:2 分2. 假定DX=10111001B,CL=3,CF=1,则执行指令SHLDX,CL后,DX的值为(D)A. 005CHB. 0017HC. 1700HD. 05C8H满分:2 分3. 下列引起CPU程序中断的四种情况中,(C)需要由硬件提供中断类型码A. INTOB. NMIC. INTRD. INTn满分:2 分4. 利用程序查询方式传送数据时,CPU必须读(A)以判断是否传送数据A. 外设的状态B. DMA的请求信号C. 数据输入信息D. 外设中断请求满分:2 分5. CPU与慢速的外设进行数据传送时,采用(B)方式可提高CPU的效率A. 查询B. 中断C. DMAD. 无条件传送满分:2 分6. 通常,中断服务程序中的一条STI指令目的是(D)A. 允许低一级中断产生B. 开放所有可屏蔽中断C. 允许同级中断产生D. 允许高一级中断产生满分:2 分7. 寄存器间接寻址方式中,操作数在(C)中A. 通用寄存器B. 堆栈C. 主存单元D. 段寄存器满分:2 分8. 如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用(C)A. 中断嵌套B. 中断响应C. 中断屏蔽D. 中断向量满分:2 分9. 若SI=0053H,BP=0054H,执行SUBSI,BP后,则(C)A. CF=0,OF=0B. CF=0,OF=1C. CF=1,OF=0D. CF=1,OF=1满分:2 分10. 非屏蔽中断的中断类型号是(B)A. 1B. 2C. 3D. 4满分:2 分11. 在指令MOVAX,0执行后,CPU状态标志位ZF的取值(D)A. 为0B. 为1C. 不确定D. 不改变满分:2 分12. 将微处理器、内存储器及I/O接口连接起来的总线是(C)A. 片总线B. 外总线C. 系统总线D. 局部总线满分:2 分13. 按与存储器的关系,I/O端口的编址方式分为(C)A. 线性和非线性编址B. 集中与分散编址C. 统一和独立编址D. 重叠与非重叠编址满分:2 分14. 通常一个外设的状态信息在状态端口内占有(A)位A. 1B. 2C. 4D. 8满分:2 分15. 80486CPU响应中断时,自动压入堆栈的信息是(D)A. AX,BX,CX,DX的内容B. AX,CX的内容C. CS,IP,SP的内容D. CS,IP,标志寄存器的内容满分:2 分16. 转移类指令对标志位的状态(C)A. 有影响B. 部分影响C. 无影响D. 随意满分:2 分17. 某系统中,已知SS=2360H,SP=0800H,若将20H个字节的数据入栈,则SP的内容为(D)A. 0780HB. 0820HC. 23E20HD. 07E0H满分:2 分18. 存取周期是指(D)A. 存储器的写入时间B. 存储器的读出时间C. 存储器进行连续写操作允许的最短时间间隔D. 存储器进行连续读/写操作允许的最短时间3间隔满分:2 分19. 运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为(D)A. 两个整数相加,若最高位(符号位)有进位,则一定发生溢出B. 两个整数相加,若结果的符号位为0,则一定发生溢出C. 两个整数相加,若结果的符号位为1,则一定发生溢出D. 两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出满分:2 分20. 支持无条件传送方式的接口电路中,至少应包含(D)A. 数据端口,控制端口B. 状态端口C. 控制端口D. 数据端口满分:2 分21. 下列总线中,属于局部总线的是(D)A. ISAB. EISAC. MCAD. PCI满分:2 分22. 在下列伪指令中定义字变量的是(B)A. DDB. DWC. DQD. DT满分:2 分23. 若8259A工作在自动循环方式下,当前IR1上的中断请求已执行并返回,则8个中断源中优先级最高的是(A)A. IR2B. IR0C. IR7D. IR5满分:2 分24. 下列描述正确的是(B)A. 汇编语言仅由指令性语句组成B. 汇编语言包括指令性语句和伪指令语句C. 指令性语句和伪指令语句的格式是完全相同的D. 指令性语句和伪指令语句需经汇编程序翻译成机器代码后才能执行满分:2 分25. 计算机使用总线结构便于增减外设,同时(C)A. 减少了信息的传输量B. 提高了信息的传输量C. 减少了信息传输线的条数D. 增加了信息传输线的条数满分:2 分26. 微机中控制总线提供(D)A. 来自I/O设备和存储器的响应信号B. 所有存储器和I/O设备的时序信号和控制信号C. 存储器和I/O设备的地址码D. 上述(B)(A)满分:2 分27. 和外存储器相比,内存储器的特点是(C〕A. 容量大、速度快、成本低B. 容量大、速度慢、成本高C. 容量小、速度快、成本高D. 容量小、速度快、成本低满分:2 分28. 当AH=(C)时,执行INT21H指令可在屏幕上显示一组字符A. 01HB. 02HC. 09HD. 0AH满分:2 分29. 伪指令ENDP告诉汇编程序(B)A. 宏定义结束B. 过程定义结束C. 段定义结束D. 过程运行结束满分:2 分30. PC机中,确定硬中断的服务程序入口地址的是(C)A. 主程序中的调用指令B. 主程序中的转移指令C. 中断控制器发出的类型码D. 中断控制器中的中断服务寄存器满分:2 分二、判断题(共20 道试题,共40 分。
)V1. 寄存器寻址其运算速度较低。
AA. 错误B. 正确满分:2 分2. CLD指令是MOVSB指令的使用条件之一。
AA. 错误B. 正确满分:2 分3. OF位可用来表示有符号数的溢出。
BA. 错误B. 正确满分:2 分4. JMP指令要影响标志位。
AA. 错误B. 正确满分:2 分5. 中断服务程序结束时,可用RET指令代替IRET指令返回主程序。
AA. 错误B. 正确满分:2 分6. 指令MOVAX,[BX]的源操作数是寄存器寻址方式。
AA. 错误B. 正确满分:2 分7. 寻址256M字节内存空间,需28条地址线。
BA. 错误B. 正确满分:2 分8. 比较两个带符号数的大小,可根据CF标志来判断。
AA. 错误B. 正确满分:2 分9. 汇编程序就是汇编语言程序。
AA. 错误B. 正确满分:2 分10. 连接CPU和外设的接口电路中必须要有状态端口。
AA. 错误B. 正确满分:2 分11. 单片8259A最多可接8个中断源。
BA. 错误B. 正确满分:2 分12. MOVAX,[BP]的源操作数的物理地址为16*(DS)+(BP)。
AA. 错误B. 正确满分:2 分13. 指令MOVDI,OFFSET[BX][SI]是正确的。
AA. 错误B. 正确满分:2 分14. CPU在响应外中断时,会自动将标志标志寄存器的IF和TF清零。
BA. 错误B. 正确满分:2 分15. 静态随机存储器中的内容可以永久保存。
AA. 错误B. 正确满分:2 分16. 对堆栈区的操作必须遵循先进先出的原则。
AA. 错误B. 正确满分:2 分17. 无论采用何种工艺,动态RAM都是利用电容存储电荷的原理来保存信息的。
BA. 错误B. 正确满分:2 分18. I/O数据缓冲器主要用于协调CPU与外设在速度上的差异。
BA. 错误B. 正确满分:2 分19. 内中断不受IF和TF标志的影响。
AA. 错误B. 正确满分:2 分20. 总线是专门用于完成数据传送的一组信号线。
AA. 错误B. 正确满分:2 分答案:。