触发器的电路结构与动作特点
- 格式:doc
- 大小:112.00 KB
- 文档页数:9
第五章 触发器本章教学目的、要求:1. 掌握各种触发器的逻辑功能和工作原理。
2. 熟悉各种触发器的电路结构及动作特点。
3. 了解不同功能触发器之间的相互转换。
重点:触发器的逻辑功能和动作特点。
难点:触发器的不同电路结构及各自的动作特点。
5.1 概 述触发器:(Flip-Flop)能存储一位二进制信号的基本单元。
用FF 表示。
特点:1.具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1,或二进制数的0和1。
2.根据不同的输入信号可以置成 1 或 0 状态。
根据电路结构不同分为:基本RS 触发器、同步RS 触发器、主从触发器、边沿触发器。
按逻辑功能分:RSFF 、DFF 、JKFF 、TFF 等。
3.根据存储数据的原理不同分为:静态触发器和动态触发器。
5.2 SR 锁存器一、电路结构与工作原理1.电路结构和工作原理:触发器的1状态:0,1='=Q Q 触发器的0状态:1,0='=Q Q① 当R'D =0, S' D =1时,无论触发器原来处于什么状态,其次态一定为0,即Q =0,Q' =1,称触发器处于置0(复位)状态。
② 当R'D =1,S'D =0时,无论触发器原来处于什么状态,其次态一定为1,即Q =1,Q'=0,SR图形符号QQ 'D'S D'R 置位端或置1复位端或QQ 'D'S D'R 电路结构称触发器处于置1(置位)状态。
③ 当R'D =1,S'D =1时,触发器状态不变,即Q *=Q ,称触发器处于保持(记忆)状态。
④ 当R'D =0,S'D =0时,两个与非门输出均为1(高电平),此时破坏了触发器的互补输出关系,而且当R'D 、S'D 同时从0变化为1时,由于门的延迟时间不一致,使触发器的次态不确定,即Q *=Ø,这种情况是不允许的。
JK 触发器主要内容:JK触发器的电路结构、逻辑符号、逻辑功能及触发特点。
重点难点:JK触发器的逻辑符号、逻辑功能及触发特点。
JK 触发器1. 电路结构从触发器主触发器反馈线CPCP KQR Q J S ='=' 1互补时钟控制主、从触发器不能同时翻转 RS C 从触发器QQQQS DR DR 'C 主触发器Q 'J KQ 'S '2. 工作原理 主触发器打开主触发器状态由J 、K 决定,接收信号并暂存。
从触发器封锁从触发器状态保持不变。
1CP CP11RS C 从触发器Q QS DR DR 'C主触发器Q 'J K Q 'S '(1) 动作特点1状态保持不变从触发器的状态取决于主触发器,并保持主、从状态一致,因此称之为主从触发器。
从触发器打开主触发器封锁 0C 01CP 011RS从触发器QQS DR DR 'Q 'J K Q 'S 'CP 主触发器2. 工作原理 (1) 动作特点JK 触发器1 01RS从触发器QQQ QS DR DR 'Q 'J KQ 'S 'CP 主触发器1 CP CP 高电平时触发器接收信号并暂存。
CP 下降沿时( )触发器翻转。
CP 低电平时J 、K 不起作用。
2. 工作原理 (1) 动作特点JK 触发器1RS从触发器QQQ Q S D R D R 'Q 'JKQ 'S 'CP 主触发器0 1CP1 0 1) J = 1, K = 1 设触发器原态为“0”态翻转为“1”态1 1 0 1 1 0 10 1 00 1 主从状态一致0 1 状态不变状态不变2. 工作原理 (2) 逻辑功能JK 触发器1) J =1, K =1 设触发器原态为“0”态 翻转为“1”态2. 工作原理 (2) 逻辑功能 CP11 0 1RS从触发器QQQ Q S D R D R 'Q 'J K Q 'S 'CP 主触发器11 01 1设触发器原态为“1”态为“?”状态J = 1, K = 1时,每来一个时钟脉冲,状态翻转一次,即具有计数功能。
什么是触发器电路?触发器的分类_触发器的逻辑功能和电路结构的关系
1.触发器的定义与基本特点
能够储存一位二值信号的基本单元电路统称为触发器。
触发器的基本特点一是具有两个能自行保持的稳定状态,二是能依据不同的输入信号置成1或0状态。
2.触发器的分类
触发器依据电路结构形式的不同,可分为基本RS触发器、同步RS触发器、维持堵塞触发器、主从触发器、CMOS边沿触发器等;依据规律功能的不同,可分为RS触发器、JK触发器、T触发器、D触发器等。
3.触发器的规律功能和电路结构的关系
触发器的规律功能和电路结构形式是两个不同的概念。
所谓规律功能,是指触发器的次态和现态及输入信号之间在稳态下的规律关系,这种规律关系可以用特性表、特性方程或状态转换图给出。
依据规律功能的不同特点,把触发器分为RS、JK、T、D等几种类型。
而基本RS触发器、同步RS触发器、主从触发器、边沿触发器等是指电路结构的不同形式。
由于电路结构形式的不同,带来了各不相同的动作特点。
同一种规律功能的触发器可以用不同的电路结构实现。
反过来说,同一种电路结构形式可以构成不同规律功能的触发器。
因此,规律功能与电路结构并无固定的对应关系,更不要把两者混为一谈。
触发器难点总结触发器的设计改进思路及其特点一、触发器的设计演化1.在一个较简单的数字系统中,当采纳多个触发器时,往往要求各个触发器的翻转在时间上同步,因此需引入一个公用的同步信号,使这些触发器只有在同步信号到达时才按输入信号转变输出状态。
通常称此同步信号为时钟信号,用CLK表示。
2.带异步置位、复位端的电平触发SR触发器3.电平触发方式的动作特点在CLK=1的全部时间里S和R的变化,都将引起触发器输出端状态的变化。
假如CLK=1期间内输入信号多次发生变化,则触发器的状态也会发生多次翻转,这降低了电路的抗干扰力量。
存在空翻问题。
所谓“空翻”是指在同一时钟信号作用期间,引起触发器发生两次以至多次翻转的现象。
4脉冲触发的触发器提高牢靠性,要求每个CLK周期输出状态只能转变1次。
下降沿有效,延迟输出,即CLK回到低电平后输出状态才转变。
当CLK=1时,“主”按S、R翻转,“从”保持。
在CLK下降沿到达时,“主”保持,“从”依据“主”的状态翻转。
因此,在每个CLK周期里触发器输出的状态只可能转变一次。
从电平触发到脉冲触发的这一演化,克服了CLK=1期间触发器输出状态可能发生多次翻转的问题。
(仍要满意RS=0的约束条件)5.主从JK触发器由主从RS触发器增加两条反馈线构成。
若J=1、K=0,则CLK=1时主触发器置1(原来是0则置成1,原来是1则保持1),待CLK=0以后从触发器也随之置1,即Q=1。
若J=0、K=1,则CLK=1时主触发器置0,待CLK=0以后从触发器也随之置0,即Q=0。
若J=K=0,则由于门G7、G8被封锁,触发器维持原状态不变,即Q=Q。
当J=K=1时,①若Q=0,则CLK=1时主触发器置1,待CLK=0以后从触发器也随之置1,即Q=1;②若Q=1,则CLK=1时主触发器置0,待CLK=0以后从触发器也随之置0,即Q=0。
因此,无论Q=0还是Q=1,触发器的次态可统一表示为Q=Q'。
基本RS触发器电路结构与工作原理依据触发器的电路结构不同,可以将触发器分为基本RS触发器、同步RS触发器、主从型触发器、维持堵塞型触发器和边沿型触发器等类型。
不同类型的触发器具有不同的动作特点。
触发器的动作特点打算它所组成的时序规律电路的规律功能。
分析和设计时序规律电路时,必需首先搞清晰组成该时序规律电路的触发器的电路结构和动作特点,才能得出正确的结果。
基本RS触发器是各种触发器中电路结构最简洁的一种,同时它也是其他简单电路结构触发器的基本组成部分。
图1(a)所示是由非门组成的基本RS触发器的电路,图1(b)所示为基本RS触发器的规律图形符号。
1(a) 电路图1(b) 规律符号如图1(a)所示,基本RS触发器由两个与非门组成。
有两个输入端:端和端。
有两个输出端:Q端和端互为规律相反的状态。
由电路图可以看出,基本RS触发器与组合规律电路相比,基本RS触发器的触发电路中增加了反馈电路,从而实现了触发器的输出状态与电路以前的状态相关的特点。
下面分析基本RS触发器的工作原理。
在学习RS触发器的工作原理以前,首先必需明确几个概念。
基本触发器的输出状态不仅与输入有关,还与触发器原来的状态有关。
在数字电路中,用触发器输出端Q的状态来定义触发器的状态。
当触发器的输出端Q=1时,称触发器的状态为“1”;当触发器的输出端Q=0时,称触发器的状态为“0”。
定义Qn为触发器原来的状态(原态),Qn+1为触发器的新状态(次态)。
依据如图1(a)所示电路,可以写出以下规律式:(1) 依据式(1),可以列出基本RS触发器输入和输出关系的真值表,也叫触发器的特性表,它可直观地描述触发器的动作特点,如表1所示。
表 1 基本RS触发器的特性表QnQn+1功能说明000×不稳定状态001×0101置1(置位)01111000置0(复位)10101100记忆(储存)1111 从表1中可以看出,基本RS触发器的规律功能如下:(1)当=0,=1时,不论触发器原来的状态Qn是0态还是1态,触发器触发后的状态(次态)Qn+1=1,即触发器具有置1(置位)的功能。
Flip-Flop Add YourText延迟输出图主从RS-FF的结构框图和图形符号S′R′图4 主从D-FF 的结构框图、惯用符号和国标符号其特性方程仍为:DQ n =+1输出延迟到下降沿图5 主从JK-FF的逻辑图表2 主从JK-FF的特性表R'第十九讲 触发器的电路结构及动作特点图6 主从JK-FF的惯用符号和国标符号由特性表可知,其特性方程仍为: Qn+1 = J Qn + KQn《数字电子技术基础》第十九讲 触发器的电路结构及动作特点【例2】在下图所示的主从JK触发器电路中,若CP、J、K的电压波形如图所示,试求Q和Q 端的电压波形,设Qn = 0 。
Q0tQ0t注:在CP=1期间,J、K信号均未发生改变。
《数字电子技术基础》第十九讲 触发器的电路结构及动作特点★ 主从JF-FF的一次变化现象 主从JF-FF的一次变化现象是指:在CP=1期间,即便J、K输入信号有多次改变,主从 JF-FF的的主触发器的状态仅仅只会改变一次。
【例3】 下图示出了CP、J、K信号的波形,波形强调了 CP=1期间J、K是变化的。
试分析三个时钟CP作用期间主、 从触发器的输出变化规律。
《数字电子技术基础》第十九讲 触发器的电路结构及动作特点YY图7 主从JK-FF的一次变化现象示例 《数字电子技术基础》第十九讲 触发器的电路结构及动作特点主从JK触发器的一次变化现象说明触发器在CP作用 期间对J、K的变化是敏感的。
干扰信号是造成J、K变化 的重要原因。
在CP作用期间,干扰信号相当于窄脉冲作 用于J或K端,引起主触发器状态改变,主触发器记忆了 干扰信号,使得主从JK触发器抗干扰能力变差。
小结 █ 主从(脉冲)触发器特点1、主从触发器状态的改变是在CP下降沿完成的, 因而这种结构无空翻现象;2、主从触发器在CP=1期间无法抗干扰,为克服这 一缺点,又出现了边沿触发器。
《数字电子技术基础》。
的电路结构与动作特点
由两个与非门互耦而成的RS锁存器【图4.2.2(a)】是各种触发器的基本单元电路,它有两个低电平有效的数据输入端(S--:置位输入;R--:复位输入)和一对互补的数据输出端(Q和Q--)。
Q=1,Q--=0时,锁存器处于置位状态;Q=0,Q--=1时,锁存器处于复位状态。
S--和 R--有四种组合,如果S--无效,R--无效,锁存器的状态将与初态相同;如果S--有效,R--无效,锁存器的状态将为Q=1,Q--=0;如果S--无效,R--有效,锁存器的状态将为Q=0,Q--=1;如果S--有效,R--有效,锁存器的状态将是不确定的。
如何理解最后一种输入组合呢?
图4.2.2 用与非门组成的基本RS触发器
(a)电路结构
RS锁存器可以(并且只可以)存储一个二进制位,要么存储1,要么存储0。
如果我们想存储1,就在 S--端加上一个负脉冲。
所谓的负脉冲,就是一个由高电平跳变到低电平,然后再由低电平跳变到高电平的信号。
当 S--由高电平跳变到低电平时,S--=0,R--=1,Q=1,Q--=0,锁存器的状态为1;当 S--由低电平跳变到高电平时,S--=1,R--=1,锁存器的状态保持不变,仍为1。
换句话说,负脉冲到来时,锁存器的状态为1;负脉冲消失后,锁存器维持这个一状态。
同理,如果我们想存储0,我们就在 R--端加上一个负脉冲。
那么,同时在 S--端和 R--端加上负脉冲是什么意思呢?难道既要存储1,又要存储0?显然,这种要求在逻辑上是矛盾的,也是无法实现的。
我们不可能提出这种无理要求。
那么,这种输入组合又是怎么出现的呢?哇!一定是干扰(或噪声)
在作怪!干扰的存在,可能会使锁存器误动作。
假如我们要存储“1”,我们就在S--端加上一个负脉冲P1当P1到来时,S--=0,R--=1,Q=1,Q--=0。
如果P1结束前,在 R--端出现一个干扰脉冲P2,那
么我们有S--=0,R--=0,Q=1, Q--=1,问题就发生了。
问题发生后,我们可就三种简单的情况进行分析。
若P2比P1先消失,我们有 S--=0,R--=1,Q=1, Q--=0。
在这种情况下,锁存器的状态为“1”;若P1比P2先消失,我们将有S--=1,R--=0,Q=1, Q--=0,在这种情况下,锁存器的状态为“0”;还有一种情况是P2与P1同时消失,我们将有S--=1,R--=1,
因为此前Q=1, Q--=1,所以每个与非的输入都是全“1”,由于这两个与非门的传输延迟时间不同,因此工作速度稍快一些的与非门输出率先为“0”,这将使另一个与非门的输出保持为“1”。
由于干扰脉冲的出现和消失是随机的,我们无法预知P2与P1哪个先消失。
由于器件参数的离散性,我们也无法预知那个与非门的传输时间较短。
所以,锁存器的状态将是不定的。
RS锁存器的用途之一是构成“防抖动电路”。
我们知道,数据通常经过机械开关输入数字系统。
机械开关动作时,触点将会抖动。
抖动是指开关的两个触点要经历一个常达数毫秒的接通、断开,再接通、再断开,循环往复,直至最后接通的过程。
数毫秒的振荡在数字系统中是不可接受的。
假如开关接通表示“1”,断开表示“0”,我们将开关接通是期望输入一个“1”,结果却输入拉一连串的“1”和“0”。
锁存器或触发器易受干扰的影响。
例如,RS锁存器的初态为0,如果在S--端出现一个干扰脉冲,锁存器的状态将变成“1”。
选通脉冲锁存器【图4.2.4(a)】就有一定的抗干扰能力。
(a)电路结构
图4.2.4 同步RS触发器
我们看到,在CP的控制下,锁存器并非随时受输入信号的影响。
只有当CP信号为“1”时,输入信号才会起作用。
CP信号即时钟信号,时钟信号是数字系统的时间基准,用来协调(或
同步)数字系统中各部分的动作。
鉴于时钟信号的重要性,设计者们采取各种措施保证其信号质量,使之避免干扰。
在数据信号不可靠而时钟信号相对可靠的条件下,采用窄时钟脉冲将显著提高锁存器的抗干扰能力。
除了改善抗干扰能力,CP信号还起另一个作用:消除竞争冒险。
假如R信号由0变1,S 信号由1变0,理想情况下,Q和 Q--将同时变化,Q由1变0,Q--由0变1。
实际上,由于传输路径不同,R、S到达锁存器会有时间差。
我们不妨假设S信号落后于R信号△t秒。
这样,锁存器将在△t秒内处于S=1,R=1的非正常工作状态,输出Q=1, Q--=1,这样的输出在数字系统内产生尖峰脉冲,导致逻辑错误。
为了消除这种竞争冒险现象,我们可以引入CP信号,CP信号使锁存器接收输入信号的时间至少推迟了△t秒,输入信号稳定后才允许锁存器进行逻辑运算。
这种情况下,CP信号也叫选通脉冲。
在集成电路产品中,除了RS锁存器外,还有D锁存器【图4.2.7(a)】。
图4.2.7 D型锁存器电路
(a)基本形式
脉冲选通锁存器有一定的抗干扰能力。
然而,在CP=1期间,如果输入信号多次变化,输出也将多次变化。
主从触发器【图4.2.8(a)(b)】比脉冲选通锁存器进了一步。
(a)
(b)
图4.2.8 主从结构RS触发器
(a)电路结构(b)图形符号
主从RS触发器由两个脉冲选通RS锁存器级联而成。
这两个脉冲选通RS锁存器的CP信号是互补,因此前级接收信号时,后级就不接收信号;后级接收信号时,前级就不接收信号。
在CP=1期间,前级接收输入信号,后级不接收输入信号。
如果输入信号多次变化,前级的输出(即后级的输入)也将随之多次变化,但后级的输出不变。
在CP由1变0那一刻,后级接收输入信号,后级输出将随之变化。
但是,因为CP=0期间,前级不接收输入信号,它的输出将不再变化,它将保持CP由1变0那一刻的状态。
所以后级的输出也将保持CP由1变0那一刻的状态。
请注意,前级的输入就是触发器的输入,后级的输出就是触发器的输出,所以,主从触发器的动作特点是,在CP的一个周期内,触发器在CP=1期间接收信号,但是输出最多变化一次。
输出变化的时刻位于CP下降沿,即CP由1变0的时刻。
边沿触发器的抗干扰能力比主从触发器又提高了一步。
边沿触发器由脉冲选通锁存器和脉冲边沿检测器组成。
脉冲边沿检测器脉冲选通锁存器
脉冲边沿检测器实现时钟信号脉冲宽度变换的功能,在CP上升沿到来时,它产生一个极窄的正脉冲,一般为若干纳秒。
于是,脉冲选通锁存器接收输入信号的时间被限制在这几纳秒之内。
输入信号在这个脉冲出现时已然稳定且在脉冲持续期无变化,那么,锁存器的输出将仅仅取决于CP由0变1时刻的输入。
所以,边沿触发器的动作特点是,在CP的一个周期内,触发器在CP的边沿时刻接收信号并使输出变化。
如果我们不是如此倒霉,以致干扰就在CP边沿出现的话,边沿触发器将不会因为干扰的存在而误动作。
下图是一个脉冲边沿检测器。
由于非门的延迟作用,到达与非门
输入端的两个脉冲信号有几纳秒的时间差,与非门输出一个几纳秒宽的负脉冲,经反相后变成一个几纳秒宽的正脉冲。
维持阻塞触发器也是一种边沿触发器【图4.2.16】。
我们通过一个动画来分析它的工作原理。
图4.2.16 维持阻塞结构的RS触发器
我们通过一个动画来分析它的工作原理
维持阻塞是一种电路结构,除了维持阻塞RS触发器外,还有维持阻塞D触发器【图4.2.17】和维持阻塞JK触发器【图4.3.5】。
图4.2.17 维持阻塞结构的D触发器
图4.3.5 维持阻塞结构JK触发器(74LS109)的电路图
RS触发器的输入信号不能同时为有效电平,这是RS触发器的约束条件。
然而,在实际应用中,我们需要这样一种触发器,它有两个数据输入端,并且这两个数据输入端的所有四种输入电平组合都是有意义的。
这种触发器就是JK触发器。
它是RS触发器演化而成的【图4.2.10】,其特点是当J=0,K=0时,触发器的状态保持不变;当J=1,K=0时,触发器置位;当J=0,K=1时,触发器复位;当J=1,K=1时,触发器的状态翻转:次态和初态相反。
(a)
(b)
图4.2.10 主从JK触发器。