实验七 组合逻辑电路的设计
- 格式:doc
- 大小:259.00 KB
- 文档页数:8
文章标题:深度探析:组合逻辑电路的设计与测试实验1. 前言组合逻辑电路是数字电路中的重要组成部分,它在计算机领域、通信领域、工业控制等领域都有着广泛的应用。
在本文中,我们将深入探讨组合逻辑电路的设计与测试实验,旨在帮助读者更深入地理解这一主题。
2. 组合逻辑电路的基本原理组合逻辑电路由多个逻辑门按照一定的逻辑功能组成,并且没有存储功能。
其输入变量的取值和逻辑门的连接方式确定了输出变量的取值。
在组合逻辑电路中,常见的逻辑门包括与门、或门、非门等。
通过这些逻辑门的组合,可以实现各种复杂的逻辑功能。
3. 组合逻辑电路的设计方法(1)真值表法:通过列出输入变量的所有可能取值,计算输出的取值,得到真值表。
然后根据真值表来设计逻辑门的连接方式。
(2)卡诺图法:将真值表中的1和0用图形方式表示出来,然后通过化简操作,得到最简的逻辑表达式。
(3)逻辑代数法:利用逻辑代数的基本定理,将逻辑函数化简到最简形式。
4. 组合逻辑电路的测试实验组合逻辑电路的测试实验是为了验证设计的电路是否符合设计要求和功能。
常用的测试方法包括输入端给定法、输出端测量法、故障诊断法等。
在进行测试实验时,需要注意测试的充分性和有效性,避免遗漏潜在的故障。
5. 个人观点和理解组合逻辑电路的设计与测试实验是数字电路课程中非常重要的一部分,它不仅需要对逻辑门的基本原理有深入的理解,还需要具备灵活运用逻辑门的能力。
测试实验则是验证设计是否符合要求,是课程中的一次实际应用练习。
6. 总结与回顾通过本文的探讨,我们更深入地了解了组合逻辑电路的设计与测试实验。
通过对其基本原理和设计方法的分析,我们可以更好地掌握其设计和实验的要点。
在参与实验的过程中,我们也能够理解数字电路理论知识的实际应用。
结语组合逻辑电路的设计与测试实验是一门充满挑战的学科,通过不断地学习和实践,我们可以逐步掌握其中的精髓,为将来的应用打下坚实的基础。
在此,我希望读者能够在实践中不断提升自己,探索数字电路领域更多的精彩,期待你也能在这片领域中取得更多的成就。
组合逻辑电路的设计实验报告总结这次课程设计是一个关于组合逻辑电路的实验,通过本次实验,让我们初步了解了常用的一些元器件的作用,熟悉了基本电路的设计与连接。
同时在设计的过程中,也培养了我们发现问题,分析问题和解决问题的能力。
我们通过阅读指导书和相关资料来了解关于这方面的知识。
并且指导书上已经给我们介绍了许多电路中的元器件的功能,还给我们举了很多例子,让我们可以理解的更加清楚,并且对这些知识有了一定的掌握。
由于时间有限,所以没能够把整个实验做完,而只是做了其中的几部分。
在这些实验中,我设计的是低通滤波器和二极管的放大电路。
虽然说实验还未全部完成,但我已经从这些设计中看到了自己的不足。
以后还应该多加练习。
希望老师能给我这个机会,对我的不足之处进行指正。
这次实验的题目是关于组合逻辑电路的设计。
其中最重要的就是电路板的制作,我认为本实验的重点就是制作电路板。
虽然说第一次尝试,但是在制作过程中遇到了很多困难。
首先是焊接电路板的过程,因为第一次制作,根本就不知道应该注意什么。
而且不知道怎样去选择器件。
我想这可能是由于我们没有老师的指导。
其次就是在电路板上的印刷电路板,这是由于在电路板的制作过程中忽视了。
比如说焊接过程中会有大量的焊锡留在上面。
最后一点就是在上电路板时,忘记了给每个元器件的电阻标注上符号。
当时我就有点紧张,结果把第一个电阻给贴反了。
而且当时的焊锡还是热的。
虽然说焊接电路板这方面存在着很多问题,但在后面制作过程中也有不少收获。
这次实验的主要目的是: 1、学会画出组合逻辑电路图; 2、对基本电路的设计与连接; 3、能设计出简单的组合逻辑电路; 4、能查阅相关资料; 5、培养我们发现问题,分析问题和解决问题的能力;6、培养严谨的科学态度。
其次就是将两个组合电路连接起来,连接组合电路的时候,要保证电路运行的可靠性。
并且要遵守器件安装的规则。
同时我还明白了一个道理,那就是电路是死的,人是活的,只要你肯动脑筋,一定能设计出好的电路。
组合逻辑电路的设计实验总结在组合逻辑电路的设计实验中,我们学习了数字电路的基本原理和设计方法,并通过实验加深了对组合逻辑电路的理解。
在本文中,我将对这一设计实验进行总结,包括实验目的、实验过程和实验结果等方面的内容。
首先,实验目的是深入了解组合逻辑电路的工作原理和设计方法,掌握数字电路的基本概念和基本知识。
通过实验,我们可以加深对数字电路的理解,提高我们的实验能力和设计能力。
其次,实验过程包括实验前准备、实验设计和实验验证三个步骤。
实验前准备阶段,我们需要了解实验要求和实验内容,并做好相应的准备工作,包括学习相关的理论知识、查阅相关的资料和制定实验计划等。
在实验设计阶段,我们需要根据实验要求和实验内容,设计出符合要求的组合逻辑电路。
在设计过程中,需要考虑到电路的功能需求、电路元件的选择和电路的布局等方面。
设计完成后,我们需要进行实验验证,即在实验室中搭建电路,并进行实验测试,验证电路的功能和性能是否达到了设计要求。
最后,实验结果是实验验证的结果,也是对实验的评估和总结。
在实验过程中,我们应该记录实验的过程和结果,并进行数据的统计和分析。
考虑到实验的误差和偏差,我们可以对实验结果进行修正和改进,并提出相应的实验总结。
同时,我们还可以对实验的不足之处进行分析和改进,提出相应的改进方案,以提高实验的准确性和可靠性。
总结来说,组合逻辑电路的设计实验是一项重要的实验项目,通过这一实验,我们可以加深对数字电路的理解,提高我们的实验能力和设计能力。
在实验过程中,我们需要严格按照实验要求进行实验设计和实验验证,并对实验结果进行统计和分析。
同时,我们还应该总结实验经验和教训,并提出改进建议,以提高实验的准确性和可靠性。
通过这一实验,我们不仅可以学习数字电路的基础知识和设计方法,还能提高我们的实验能力和设计能力。
7组合逻辑电路设计
7.1实验任务
一、 自动传输线中停机与告警控制电路设计
某自动传输线由三条传送皮带串联而成,各传送皮带均由一台电机拖动.自物料起点至终点,这三台电机分别设为A 、B 、C.为了避免物料在传输途中堆积于传送带上,要求:A 开机则B 必须开机,B 开机则C 必须开机.否则,应立即停机并发出告警信号F.试用最少的“与非”门(选用74LS00)及“非”门(选用74LS04)设计具有停机与告警功能(用LED 显示)的控制电路.要求:(1)写出设计过程,列真值表,写逻辑函数表达式,画逻辑电路图;
(2)对所设计的电路进行实验测试,记录测试结果填入表1中.
(3)将输入A 、B 接高电平,输入C 接1kHz 的方波,双踪观测输入C 和输出F 的波形并记录.
A
B C F 逻辑状态)(V 电位逻辑状态逻辑状态逻辑状态
逻辑状态
逻辑状态逻辑状态逻辑状态)(V 电位)(V 电位)
(V 电位)
(V 电位)(V 电位)(V 电位)
(V 电位000
00
000000111111
111
1
11表1:
二、设计一个1位二进制全减器,要求用1片74LS138译码器及1片74LS20“与非”门实现.要求:
(1)写出设计过程,列真值表,写逻辑函数表达式,画逻辑电路图;
(2)对所设计的电路进行实验测试,记录测试结果.
三、试分别用74LS138译码器和数据选择器芯片74LS153实现一个可控加、减运算电路.要求当控制端X=“0”时进行1位二进制加法运算;控制端X=“1”时进行1位二进制减法运算.要求:(1)写出设计过程,列真值表,写逻辑函数表达式,画逻辑电路图;
(2)对所设计的电路进行实验测试,记录测试结果.
7.2 各层次实验内容。
组合逻辑电路的设计步骤组合逻辑电路是由多个逻辑门组成的电路,其输出仅取决于输入信号的状态,而与时间无关。
组合逻辑电路的设计步骤包括确定逻辑功能、选择逻辑门、绘制逻辑图、验证电路功能和优化电路设计。
一、确定逻辑功能在设计组合逻辑电路之前,需要明确电路的逻辑功能。
逻辑功能是指电路所要实现的逻辑运算,例如与、或、非、异或等。
在确定逻辑功能时,需要考虑输入信号的数量和类型,以及输出信号的数量和类型。
二、选择逻辑门根据电路的逻辑功能,选择适当的逻辑门。
逻辑门是实现逻辑运算的基本元件,包括与门、或门、非门、异或门等。
在选择逻辑门时,需要考虑输入信号的数量和类型,以及输出信号的数量和类型。
三、绘制逻辑图根据电路的逻辑功能和选择的逻辑门,绘制逻辑图。
逻辑图是用逻辑符号和线条表示电路的图形化表示。
在绘制逻辑图时,需要按照逻辑门的输入和输出端口连接线条,以实现逻辑运算。
四、验证电路功能在绘制逻辑图之后,需要验证电路的功能。
验证电路功能的方法包括手工计算和仿真验证。
手工计算是通过逻辑运算公式计算电路的输出信号,以验证电路的正确性。
仿真验证是通过电路仿真软件模拟电路的运行过程,以验证电路的正确性。
五、优化电路设计在验证电路功能之后,需要对电路进行优化设计。
电路优化设计的目的是提高电路的性能和可靠性,降低电路的成本和功耗。
电路优化设计的方法包括逻辑简化、布线优化和时序优化等。
逻辑简化是通过逻辑代数和卡诺图等方法简化电路的逻辑表达式,以减少逻辑门的数量和延迟。
布线优化是通过合理布局电路元件和线路,以减少电路的面积和延迟。
时序优化是通过合理选择时钟频率和时序控制信号,以提高电路的时序性能和可靠性。
总结组合逻辑电路的设计步骤包括确定逻辑功能、选择逻辑门、绘制逻辑图、验证电路功能和优化电路设计。
在设计组合逻辑电路时,需要考虑电路的逻辑功能、输入输出信号的数量和类型,以及电路的性能和可靠性等因素。
通过逻辑简化、布线优化和时序优化等方法,可以提高电路的性能和可靠性,降低电路的成本和功耗。
组合逻辑电路的设计与测试实验报告总结
一、组合逻辑电路的设计与测试实验报告总结
1.组合逻辑电路的设计
组合逻辑电路是一种由数字电路组成的电路,可以使用计算机自动设计出一种实现特定功能的组合逻辑电路。
在设计组合逻辑电路时,应该先对要设计出的电路的功能特点作出简要分析,根据系统功能的需要,确定设计电路的输入、输出及简要功能,然后选择一种合适的建模语言,画出要实现的电路框架,并根据设计的功能特点,确定电路的功能逻辑关系,绘制出电路原理图,然后进行简单的仿真和验证,最后将电路接线调试完毕,实现功能。
2.测试实验报告总结
在组合逻辑电路测试实验中,我们根据给定需求,使用TTL逻辑IC、电阻、电容等元器件设计出一种实现开关抖动过滤的组合逻辑电路,最终实现了其功能。
在实验中,我们发现,使用合适的逻辑IC
及元器件,结合灵活恰当的电路设计,可以实现特定功能的电路设计。
从实验的结果来看,我们设计的组合逻辑电路,实现了基本的开关抖动过滤功能,并通过实验的验证,证明了设计有效。
实验表明,组合逻辑电路的设计与测试是能够有效地实现特定功能的电路设计
的关键,是建立数字电路的基础。
组合逻辑电路设计实验报告一、实验目的。
本实验旨在通过设计和实现组合逻辑电路,加深学生对组合逻辑电路原理的理解,提高学生的动手能力和实际应用能力。
二、实验内容。
1. 学习组合逻辑电路的基本原理和设计方法;2. 设计和实现一个简单的组合逻辑电路;3. 进行实际电路的调试和测试;4. 编写实验报告,总结实验过程和结果。
三、实验原理。
组合逻辑电路是由多个逻辑门组成的电路,其输出仅依赖于输入信号的组合。
常见的组合逻辑电路包括加法器、译码器、多路选择器等。
在设计组合逻辑电路时,需要根据具体的逻辑功能,选择适当的逻辑门并进行连接,以实现所需的逻辑运算。
四、实验步骤。
1. 确定所需的逻辑功能,并进行逻辑门的选择;2. 根据逻辑功能,进行逻辑门的连接设计;3. 利用数字集成电路芯片,进行实际电路的搭建;4. 进行电路的调试和测试,验证电路的正确性和稳定性;5. 编写实验报告,总结实验过程和结果。
五、实验结果。
经过设计和实现,我们成功搭建了一个4位全加器电路,并进行了测试。
在输入A=1101,B=1011的情况下,得到了正确的输出结果S=11000,C=1。
实验结果表明,我们设计的组合逻辑电路能够正确地实现加法运算,并且具有较高的稳定性和可靠性。
六、实验总结。
通过本次实验,我们深入了解了组合逻辑电路的设计原理和实现方法,提高了我们的动手能力和实际应用能力。
同时,我们也意识到了在实际搭建电路时需要注意的细节问题,如电路连接的稳定性、输入信号的干扰等。
这些经验对我们今后的学习和工作都将具有重要的指导意义。
七、实验感想。
通过本次实验,我们不仅学到了理论知识,还提高了实际操作能力。
在今后的学习和工作中,我们将更加注重理论与实践相结合,不断提升自己的综合能力。
同时,我们也希望能够将所学知识应用到实际中,为社会做出更大的贡献。
八、参考文献。
[1] 《数字逻辑电路与系统设计》,张三,电子工业出版社,2018年。
[2] 《数字集成电路设计》,李四,清华大学出版社,2019年。
组合逻辑电路的设计实验报告本实验旨在通过设计和实现组合逻辑电路,加深对数字电路原理的理解,提高实际动手能力和解决问题的能力。
1. 实验目的。
本实验的主要目的是:1)掌握组合逻辑电路的设计原理和方法;2)了解组合逻辑电路的实际应用;3)培养实际动手能力和解决问题的能力。
2. 实验原理。
组合逻辑电路由多个逻辑门组成,根据输入信号的不同组合产生不同的输出信号。
常见的组合逻辑电路包括加法器、减法器、译码器、编码器等。
在本实验中,我们将重点学习和设计加法器和译码器。
3. 实验内容。
3.1 加法器的设计。
加法器是一种常见的组合逻辑电路,用于实现数字的加法运算。
我们将学习半加器和全加器的设计原理,并通过实际电路进行实现和验证。
3.2 译码器的设计。
译码器是将输入的数字信号转换为特定的输出信号的组合逻辑电路。
我们将学习译码器的工作原理和设计方法,设计并实现一个4-16译码器电路。
4. 实验步骤。
4.1 加法器的设计步骤。
1)了解半加器和全加器的原理和真值表;2)根据真值表,设计半加器和全加器的逻辑表达式;3)根据逻辑表达式,画出半加器和全加器的逻辑电路图;4)使用逻辑门集成电路,搭建半加器和全加器的电路;5)验证半加器和全加器的功能和正确性。
4.2 译码器的设计步骤。
1)了解译码器的原理和功能;2)根据输入和输出的关系,设计译码器的真值表;3)根据真值表,推导译码器的逻辑表达式;4)画出译码器的逻辑电路图;5)使用逻辑门集成电路,搭建译码器的电路;6)验证译码器的功能和正确性。
5. 实验结果与分析。
通过实验,我们成功设计并实现了半加器、全加器和译码器的电路。
经过验证,这些电路均能正常工作,并能正确输出预期的结果。
实验结果表明,我们掌握了组合逻辑电路的设计原理和方法,提高了实际动手能力和解决问题的能力。
6. 实验总结。
通过本次实验,我们深入学习了组合逻辑电路的设计原理和方法,掌握了加法器和译码器的设计和实现技术。
组合逻辑电路设计实验报告实验名称: 组合逻辑电路设计实验报告摘要:本实验旨在通过设计和实现不同的组合逻辑电路,加深对数字电路和逻辑门的理解,并通过实际操作提升实验者的动手能力和解决问题的能力。
实验中,我们掌握了组合逻辑电路的基本原理,并成功设计了多个功能不同的组合逻辑电路。
引言:组合逻辑电路是由多个逻辑门组成的电路,其输出只取决于当前的输入。
在数字电路中,组合逻辑电路是最基本的构建模块,常用于实现各种逻辑功能,如加法器、减法器、多路选择器等。
因此,掌握组合逻辑电路的设计和实现技巧对于数字电路的学习至关重要。
实验过程:1. 实验准备:在开始实验前,我们先了解了基本的逻辑门,如与门、或门、非门等,并根据实验要求准备所需的元件和工具。
2. 设计逻辑电路:根据实验要求,我们开始设计所需的组合逻辑电路。
首先,我们根据真值表确定逻辑功能,并使用布尔代数化简或卡诺图法简化逻辑表达式。
然后,我们根据简化后的逻辑表达式,逐步设计逻辑电路的电路图。
3. 仿真验证:在进行实际的电路搭建之前,我们使用仿真软件对所设计的电路进行验证。
通过输入各种组合的逻辑输入,观察输出是否符合预期的逻辑功能。
4. 实际搭建:在通过仿真验证后,我们开始使用实际的电子元件搭建电路。
根据电路图,按照正确的连接方式依次连接各个元件,并进行适当的调试和检查,确保电路的正常工作。
5. 测试与分析:完成电路搭建后,我们对电路进行了进一步的测试。
通过输入各种组合的逻辑输入,观察输出是否符合预期的逻辑功能。
同时,我们还对电路的响应时间、功耗等性能进行了测试和分析。
6. 总结与改进:根据实验得到的结果,我们对实验进行了总结和改进。
总结了实验中遇到的问题和解决方法,并提出了对电路性能和设计方法的改进建议。
结论:通过本次实验,我们深入了解了组合逻辑电路的设计和实现过程。
通过实际搭建和测试,我们成功实现了多个功能不同的组合逻辑电路,并对电路的性能进行了评估。
实验过程中,我们不仅提升了动手能力和解决问题的能力,也加深了对数字电路和逻辑门的理解。
实验七组合逻辑电路设计
一、实验目的
1、掌握用小规模集成电路设计组合逻辑电路的方法。
2、熟悉用中规模集成电路设计组合逻辑电路的方法。
二、实验原理
组合逻辑电路在逻辑功能上的特点是:这种电路在任何时刻的输出仅仅取决于该时刻的输入信号,而与这一时刻输入信号作用前电路原来的状态没有任何关系。
其电路结构基本上由逻辑门电路组成,只有从输入到输出的通路,没有从输出反馈到输入的回路,这类电路没有记忆功能。
组合逻辑电路的设计就是将实际的,有因果关系的问题用一个较合理、经济、可靠的逻辑电路来实现。
组合逻辑电路设计的一般过程是
(1)分析事件的因果关系,并用二值逻辑的0与1列出真值表。
(2)把真值表转换为对应的逻辑函数。
(3)根据电路的具体要求和器件的资源情况等因素选定器件的类型。
(4)将逻辑函数化简或变换成与所选用的器件类型相一致。
(5)根据化简或变换后的逻辑函数,画出逻辑电路图。
(6)根据逻辑电路图,用选定的器件实现具体的电路装置,并进行调试完成。
逻辑化简是组合逻辑电路设计的关键步骤之一。
但最简设计不一定是最佳的,一般情况在保证速度,稳定可靠与逻辑关系清晰的前提下,应尽量使用最少的器件,以降低成本,减少体积。
组合逻辑电路设计过程通常是在理想情况下进行的,即假定一切器件均没延迟效应。
但实际上并非如此,信号通过任何器件都需要一个响应时间。
而且由于制造工艺上的原因,各器件的延迟时间离散性很大,因此按照理想情况设计的组合逻辑电路,在实际工作中输入信号变化时有可能产生不正常现象,这就是通常所说的冒险现象。
组合逻辑电路的冒险现象是一个重要的实际问题。
当设计出一个组合逻辑电路后,首先应进行静态测试,即按真值表依次改变输入变量,测得相应的输出逻辑值,验证逻辑功能后,再进行动态测试,观察是否存在冒险。
如果电路存在冒险现象,但不影响电路的正常工作,就不需要采取消除冒险的措施,如果影响电路的正常工作,就必须采取措施加以消除。
1.用SSI(小规模集成电路)设计组合逻辑电路
若设计一个一位二进制半加器,见图2,具体过程可如下:
(1)半加器应有三个输入端两个输出端
A、B:分别为被加数、加数。
S:相加的和。
C O:是向高位的进位。
根据二进制加法规则列出真值表,见表1:
(2)根据真值表写出逻辑函数
S =
B A B A +
C O =AB
(3) 设对半加器所用的器件类型有限制,只能用单一类型的与非门,如74LS00。
(4) 把S 、CO 的函数式转换与所选用的器件一致,即与非―与非的关系。
S =
B A B A +=
B AB A AB
C O =AB =AB
(5)根据与非―与非形式的逻辑函数,画出逻辑电路图,见图3。
因要用到5个与非门,所以要选用2片74LS00芯片,并根据74LS00的引线排列,在逻辑图上标引线号,如G 11表示第一个芯片的第一个门,输入引线号为1和2,输入引线号为3。
标引线号为了便于接线。
(a )逻辑电路图
图2 半加器逻辑符号 S
(b)Multisim仿真电路图
图3 半加器逻辑电路图
(6)测试逻辑电路功能,控制开关K1、K2,使输入端A、B在高低电平之间转换,用两个显示灯显示输出S、C O端的电平,高电平输出时指示灯亮,低电平时不亮,填入表2,并与真值表比较。
至此一位二进制半加器原理性设计已经完成。
表2
2、用MSI设计组合逻辑电路
(1)用集成二进制加法器不但可以实现二个二进制数的全加,而且还可以实现二进制数的全减、相乘、8421BCD码相加以及代码转换等。
现用四位集成二进制加法器设计一个四位二进制码转换成8421BCD码的电路。
设计思路如下。
列出4位二进制码与8421BCD码的对照真值表,如表3所示,从表中发现,当输入代码小于1010时,输出代码的低(个)位与输入代码完全相同;当输入代码大于等于1010时,Y0和D0完全相同,但D3D2D1总比Y4Y3Y2Y1小3,所以,只要D3D2D1 101时加011,
即可获得高位代码输出Y 4Y 3Y 2Y 1。
所以可用一个四位二进制全加器集成电路来实现,如图4所示。
图中虚线框内是一个D 3D 2D 1≥101判别电路,当D 3D 2D 1≥101其输出F =1,否则F =0,这样便实现了当D 3D 2D 1≥101时,D 3D 2D 1实现加011得到Y 4Y 3Y 2Y 1,当D 3D 2D 1<101时,Y 3Y 2Y 1= D 3D 2D 1,而Y 0总是和D 0相同。
D 3D 2D 1≥101判别电路是一个组合逻辑电路,其卡诺图如图5所示,由此得
13231323D D D D D D D D F =+=
表3 4位二进制码与8421BCD 码的对照真值表
(2) 数据选择器是中规模集成电路中较有用的组合逻辑器件之一。
同学们可以自己尝试用数据选择器设计组合逻辑电路。
三、预习要求
1、 复习组合逻辑电路的设计方法;
2、 仿照实验原理中给出的半加器设计方法,设计一个一位全加器,设计内容包括简
要设计步骤、逻辑电路、实验电路,并拟定实验步骤;
3、 用四位二进制全加器74LS83及74LS00设计一个4位纯二进制码转换成8421BCD
码的电路。
画出实验电路图,并进行Multisim 仿真分析;
4、 设计四变量奇偶判别电路,画出其逻辑电路图,并进行Multisim 仿真分析;
图5
D 1D 2D 3D 0
Y 0
Y 1 Y 2
Y 3 Y 4 图4
四、实验内容
请完成实验内容1以及实验内容2和3中的一个。
1、用异或门74LS86和与非门74LS00设计一个一位二进制全加器并进行逻辑功能测
试。
把A、B、C I端按下表分别接高或低电平,用指示灯测出相应的S、C O,记录
在表4内,并与真值表比较。
表4
2、用74LS83和74LS00设计一个4位纯二进制码转换成8421BCD码的电路。
(1)按预习时所设计的实验电路图建立仿真电路,进行仿真分析。
(2)把D3、D2、D1、D0端按表5所列分别接高或低电平,用指示灯指示相应的输出端Y4、Y3、Y2、Y1、Y0电压,灯亮表示高电平,不亮表示低电平,并记录在表5中,再与真值表比较。
在用指示灯进行指示电压的时候要注意指示灯的阈值电压大小,默认值是2.5V,可以将其改成1.5V。
3、用八选一数据选择器74LS151和与非门74LS00设计一个四变量(如D、C、B、A)奇偶判别电路。
要求当4个输入中有奇数个高电平1时电路输出高电平1,否则输出低电平0。
(1)按预习时所设计的实验电路图建立仿真电路,进行仿真分析。
(2)把4个输入端D、C、B、A按表6所列分别接高或低电平,用指示灯指示相应的
输出端Y电压,灯亮表示高电平,不亮表示低电平,并记录在表6中,再与真值表比较。
表5 表6
五、实验总结
总结实验中遇到的问题及解决方法、实验注意事项等。