当前位置:文档之家› 数电期末试卷及答案(1)

数电期末试卷及答案(1)

数电期末试卷及答案(1)数电期末试卷及答案

第一部分:选择题

1. 下列哪段代码可以实现2个二进制数的加法?

A. y <= x1 + x2;

B. y <= x1 xor x2;

C. y <= x1 or x2;

D. y <= x1 and x2;

答案:A

2. 如图,若P=0,Q=1,则S2S1S0的值为(MSI)

S0 S1 S2

0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

1 1 0

1 1 1

A. 010

B. 001

C. 110

D. 100

答案:A

3. 下列哪个逻辑门的输出始终是0?

A. 与门

B. 或门

C. 非门

D. 异或门

答案:C

4. 如图,若编号相同的控制输入端和定时输入端连接,输出端Q1与标志组Z1连接,D1为1,则经计时电路处理后,输出端Q3的值为 [image: 图片]

A. 1

B. 0

C. 不确定

D. 未能实现功能

答案:B

5. 数字电路门电路中,进行加法运算的电路是

A. 选择器

B. 与门

C. 或门

D. 全加器

答案:D

第二部分:填空题

6. 数据位错误率BER是信道传输误码率的一种度量方式,其公式为

____________。

答案:BER=已传输的数据包中错误数据包的数量÷已传输的数据包的总数量

7. 在卡诺图化简时,最小项指的是只有1个取值为1的项,最大项指的是只有1个取值为0的项。请将下面的卡诺图进行化简,给出化简后的表达式:

[image: 图片]

答案:B'D+ACD

8. SR型触发器的名称是基于其2个输入端S和R的名称组合而来的,其中S和R代表什么?

答案:S代表Set(置位),R代表Reset(清零)

9. 四位二进制数1011的十进制数值为___________。

答案:11

10. 计数器的输出数值加1的功能被称为“向上计数”,输出数值减1的功能被称为“向下计数”,向上计数的计数器称为___________,向下计数的计数器称为___________。

答案:向上计数的计数器称为“升计数器”,向下计数的计数器称为“降计数器”

第三部分:简答题

11. 简述静态随机存储器(SRAM)和动态随机存储器(DRAM)的区别。

答案:静态随机存储器(SRAM)和动态随机存储器(DRAM)都是计算

机中常见的内存。SRAM能够在不刷新的情况下保持数据,因此速度较快,而DRAM需要定时刷新电容以保持数据,速度相对较慢。此外,SRAM的成本比DRAM高,主要是因为它需要更多的转换器来存储数据,而DRAM只需要一个单一的电容。虽然SRAM比DRAM更快,但DRAM在

与大容量存储器合作时效果更好。

12. 请简述异步串行通信与同步串行通信的区别。

答案:异步串行通信是一种通信方式,在这种方式下,发送和接收的

设备没有共同的时钟,因此需要在传输的数据中添加同步位以同步接

收方和发送方的时钟。另一方面,同步串行通信是基于在发送和接收

设备之间共享的时钟信号来传输数据的通信方式。在同步串行通信中,发送设备将信号发送到接收设备,接收设备会在接收到时钟信号之后

启动传输。

13. 请简述数码管的工作原理。

答案:数码管是一种用于显示数字信息的一种设备,通常由一组具有

输出的LED组成。在数码管中,每个数字都由7个LED组成,它们的

排列方式形成了一个数字或字母。当通过数字输入端输入数字时,由

数字输入端发出的信号将控制面板上的每个LED。特定组合的LED会发光,以显示特定的数字或字母。

14. 请简述触发器与计数器的区别。

答案:触发器是数字电路中的一种基本元件,通常用于存储数据。触

发器有许多不同的类型,包括SR触发器和D触发器等。计数器是数字

电路中的一种高级元件,用于计数器特定的事件,例如脉冲信号。计数器可以重复计数,实现“循环计数”的功能,由此,可以实现复杂的计数功能,例如频率除法器和位移器等。触发器和计数器都是在数字电路中用于存储和处理数据的工具,但是它们的核心功能不同。触发器通常只是在数字电路中存储数据,而计数器的目的是计数器特定的事件。

数电期末试卷及答案(共4套)

##大学信息院《数字电子技术根底》 期终考试试题〔110分钟〕(第一套) 一、填空题:〔每空1分,共15分〕 1.逻辑函数Y AB C =+的两种标准形式分别为 〔〕、〔〕。 2.将2004个“1〞异或起来得到的结果是〔〕。 3.半导体存储器的结构主要包含三个局部,分别是〔〕、〔〕、〔〕。 4.8位D/A转换器当输入数字量10000000为5v。假设只有最低位为高电平,那么输出电压为〔〕v;当输入为10001000,那么输出电压为〔〕v。 5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。 6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:〔共15分〕 1.将逻辑函数P=AB+AC写成“与或非〞表达式,并用“集电极开路与非门〞来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:〔10分〕 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。要求只设定一个输出,并画出用最少“与非门〞实现的逻辑电路图。〔15分〕 五、电路与CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。〔8分〕

(完整版)北航数字电路期末试题及答案

北航数字电路期末试题及答案 1

2 数字电子技术基础(A 卷) 一. 解答下列问题(共40分,每小题5分) 1. 十进制数 X = 117,其ASCII 码表示为: 。 在 8位机器中,[X]补 = ,[-X]补 = 。 2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。 3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F 4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=? 5. 画出图示电路的输出波形 A B C Y Y A B C & E n

3 6. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。 7. 分析函数 F AB ABC =+ 所组成的电路存在何种险象。 8. 图示电路中触发器: 建立时间 t su = 20ns , 保持时间 t h = 5ns , 传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ? 二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分) 1. 用3-8译码器及适当门电路实现。

2.用“四选一”数据选择器及适当门电路实现。 三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分) 1.由2-5-10进制异步计数器构成的电路。 2.由74LS163构成计数器电路。 4

四. 某同步时序系统的原始状态表如图示(本题15分) 1. 用隐含表法化简; 2. 自然序编码; 3. 用JK 触发器及适当门设计电路; 4. 检查是否可以自启动。 数字电子技术基础(A 卷) 一、填空题(本大题共22分) 1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制 数 。 2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。 3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。 4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。 5、(本小题3F= 。 6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。 F

数电期末试卷及答案(1)

数电期末试卷及答案(1)数电期末试卷及答案 第一部分:选择题 1. 下列哪段代码可以实现2个二进制数的加法? A. y <= x1 + x2; B. y <= x1 xor x2; C. y <= x1 or x2; D. y <= x1 and x2; 答案:A 2. 如图,若P=0,Q=1,则S2S1S0的值为(MSI) S0 S1 S2 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 A. 010 B. 001 C. 110 D. 100

答案:A 3. 下列哪个逻辑门的输出始终是0? A. 与门 B. 或门 C. 非门 D. 异或门 答案:C 4. 如图,若编号相同的控制输入端和定时输入端连接,输出端Q1与标志组Z1连接,D1为1,则经计时电路处理后,输出端Q3的值为 [image: 图片] A. 1 B. 0 C. 不确定 D. 未能实现功能 答案:B 5. 数字电路门电路中,进行加法运算的电路是 A. 选择器 B. 与门 C. 或门 D. 全加器 答案:D 第二部分:填空题

6. 数据位错误率BER是信道传输误码率的一种度量方式,其公式为 ____________。 答案:BER=已传输的数据包中错误数据包的数量÷已传输的数据包的总数量 7. 在卡诺图化简时,最小项指的是只有1个取值为1的项,最大项指的是只有1个取值为0的项。请将下面的卡诺图进行化简,给出化简后的表达式: [image: 图片] 答案:B'D+ACD 8. SR型触发器的名称是基于其2个输入端S和R的名称组合而来的,其中S和R代表什么? 答案:S代表Set(置位),R代表Reset(清零) 9. 四位二进制数1011的十进制数值为___________。 答案:11 10. 计数器的输出数值加1的功能被称为“向上计数”,输出数值减1的功能被称为“向下计数”,向上计数的计数器称为___________,向下计数的计数器称为___________。 答案:向上计数的计数器称为“升计数器”,向下计数的计数器称为“降计数器” 第三部分:简答题

数电期末试卷及答案-V1

数电期末试卷及答案-V1 为了让学生更好地备考数电期末考试,本文将对一份数电期末试卷及答案进行重新整理,帮助学生更好地理解相关知识点和考试要点。 1. 选择题 (1) 在一个四位二进制加法器中,每个全加器的输入分别是什么? A. 两个二进制位及上一位的进位 B. 两个二进制位及两个高位的进位 C. 两个二进制位及下一位的进位 D. 两个二进制位及上下两位的进位 答案:A 解析:全加器的输入是两个二进制位及上一位的进位。因为每一个全加器需要加上上一个全加器的进位。 (2) 下列哪个是电子管的一种? A. 功放 B. 逻辑与门 C. JK触发器

D. 快门 答案:A 解析:功放是一种使用电子管的电子设备,可以放大电信号。 (3) 下面哪个是偶校验的实现? A. OR门 B. AND门 C. NOT门 D. XOR门 答案:A 解析:偶校验的实现需要使用奇偶校验电路,其中OR门是实现偶校验的一个重要组成部分。 2. 填空题 (1) 使用10个JK触发器可以构造出______位二进制计数器。 答案:10 解析:每个JK触发器可以存储一个二进制位,因此使用10个JK触发器可以构造出10位的二进制计数器。

(2) 一个逻辑门的输出可以连接到其他逻辑门的______。 答案:输入 解析:一个逻辑门的输出可以连接到其他逻辑门的输入端口,实现不 同逻辑门之间的联动。 3. 简答题 (1) 请简述缓冲器和反相器的区别及应用场景。 答案:缓冲器和反相器都是常用的逻辑门。缓冲器是一种输出端口和 输入端口相连的逻辑门,可以提供电路放大或调整电路的输出功率; 反相器是一种将输入信号反转输出的逻辑门,可以将输入信号变成与 输入信号相反的信号,通常用于数字信号的处理。应用场景方面,缓 冲器可以用于电路的放大;反相器可以用于数据的二进制补码表示。(2) 请简述二进制加法器的实现原理及应用场景。 答案:二进制加法器是一种将两个二进制数相加的电路。实现原理是 将两个二进制数的每一位分别相加,将相加结果存储到一个全加器中,再将每个全加器的输出相加得到最终的和。应用场景方面,二进制加 法器广泛应用于数字电路中,如计算机算术逻辑单元、数码管驱动器等。

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示。 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。 10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的 七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

(完整版)数字电路的期末试题及答案

数字电路的期末试题 一、客观题:请选择正确答案,将其代号填入()内;(本大题共10小题,每空2分,共20分) ⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是: A.与非门及或非门; B.与门及或门; C.或门及异或门; D.与门及或非门.( B ) ⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B ) ⒊已知,则函数F和H的关系,应是:( B ) A.恒等; B.反演; C.对偶; D.不确定. ⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A) A.真值表; B.逻辑表达式; C.电路图; D.逻辑图形符号. ⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C) A.项数最少; B.每个乘积项的变量数最少; C.每个乘积项中,每种变量或其反变量只出现一次; D.每个乘积项相应的数值最小,故名最小项. ⒍双向数据总线可以采用( B )构成。 A.译码器; B.三态门; C.与非门; D.多路选择器. ⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。 A.译码器; B.编码器; C.全加器; D.寄存器. ⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。

A.8个 B.2个 C.3个 D.4个 ⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应是( D )。 A.或非门 B.与非门 C.异或门 D.同或门 ⒑为产生周期性矩形波,应当选用( C )。 A.施密特触发器 B.单稳态触发器C.多谐振荡器 D.译码器 二、化简下列逻辑函数(每小题5分,共10分) ⒈用公式法化简逻辑函数: ⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14) 给定约束条件为m0+m5+ m10+m15=0 三、非客观题(本题两小题,共20分) ⒈如图所示为三输入变量的或门和与门的逻辑图。根据两种不同的输入波形(见图b),画出Y1、Y2的波形。(本题共8分,每个Y1、Y2各 2分) 解

数电复习资料(含答案)期末考试

数电 第一章 一、选择题 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 2.以下代码中为恒权码的为。 A.8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 3.一位十六进制数可以用位二进制数来表示。A.1B.2C.4D. 16 4.十进制数25用8421BCD码表示为。A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。 A.(256)10 B.(127)10 C.(FF)16 D.(255)10 6.与十进制数(53.5)10等值的数或代码为。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 7.矩形脉冲信号的参数有。A.周期 B.占空比 C.脉宽 D.扫描期8.与八进制数(47.3)8等值的数为: A. (100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 9.常用的B C D码有。A.奇偶校验码 B.格雷码 C.8421码 D.余三码10.与模拟电路相比,数字电路主要的优点有。 A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 二、判断题(正确打√,错误的打×) 1. 方波的占空比为0.5。() 2. 8421码1001比0001大。() 3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。() 4.格雷码具有任何相邻码只有一位码元不同的特性。() 5.八进制数(18)8比十进制数(18)10小。() 6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。() 8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。() 9.十进制数(9)10比十六进制数(9)16小。() 10.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。() 三、填空题 1.描述脉冲波形的主要参数有、、、、、、。 2.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用

数字电子技术基础期末考试试卷及答案1(绝密)

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 6 1. 2. A 3.

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1 2、写出如图2所示电路的最简逻辑表达式。 图 2

数电期末试卷及答案

《数字电路》试卷 姓名:?? ??????? 班级:?????????? 考号:??????????? 成绩:???????????? 本试卷共 ? 页,满分 ?? 分;考试时间: ? 分钟;考试方式:闭卷 题 号 一 二 三 四 ( ) 四 ( ) 四 ( ) 四 ( ) 总 分 得 分 一、填空题(每空 分,共 ?分) ??有一数码 ???????,作为自然二进制数时,它相当于十进制数( ?? ),作为 ??????码时,它相当于十进制数( ? )。 ?三态门电路的输出有高电平、低电平和(高电阻 ) 种状态。 .???与非门多余的输入端应接( 高电平或悬空 )。 .???集成? 触发器正常工作时,其d R 和d S 端应接( 高)电平。 ? 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F ( )。 ? 如果对键盘上 ??个符号进行二进制编码,则至少要( ?位二进制数码。 ? 典型的???与非门电路使用的电路为电源电压为( )?,其输出高电平为( ??? )?,输出低电平为( ??? )?, ????电路的电源电压为( ??? ) ? 。 . ??????是 线— 线译码器,译码为输出低电平有效,若输入为? ? ? ???时,输出 01234567Y Y Y Y Y Y Y Y 应为( ???????)。 .将一个包含有 ????个基本存储单元的存储电路设计 ?位为一个字节的 ??。该 ?? 有( ? )根地址线,有( ?)根数据读出线。 ?? 两片中规模集成电路 ?进制计数器串联后,最大计数容量为( ?? )位。 ?? 下图所示电路中, ? =( );? =( );? =( )。 ?? 某计数器的输出波形如图 所示,该计数器是( )进制计数器。 ?.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题(本大题共 小题,每小题 分,共 分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) ??函数?????????????????的最小项表达式为? ? ? 。 ?.?????????∑?( , , ) ?? ????????∑?( , , , ) .?????????∑?( , , , ) ?? ?????????∑?( , , , ) . 线— 线优先编码器的输入为? —? ,当优先级别最高的? 有效时,其输出 012Y Y Y ??的值是( ? )。 ?. ?? ?? ??? ?? ??? ?? ? ? .十六路数据选择器的地址输入(选择控制)端有( )个。 ? ? ?

数电期末试卷及答案(共4套)

《数字电子技术基础》 期终考试试题 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)

数电期末试卷及答案

《数字电路》试卷 姓名:_________ 班级:__________考号:___________ 成绩:____________ 1。有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数( 93 ). 2.三态门电路的输出有高电平、低电平和(高电阻)3种状态。 3.TTL与非门多余的输入端应接(高电平或悬空)。 4.TTL集成JK触发器正常工作时,其和端应接(高)电平. 5.已知某函数,该函数的反函数=(). 6。如果对键盘上108个符号进行二进制编码,则至少要(7 )位二进制数码。 7. 典型的TTL与非门电路使用的电路为电源电压为(5 )V,其输出高电平为(3。6)V,输出低电平为(0。35 )V,CMOS电路的电源电压为( 3—18 ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为( 10111111)。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有(11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为(100 )位。 11. 3 =( ). 12. 13)有效. 二、单项选择题() (错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC的最小项表达式为( A ) 。 A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7) 2.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是( C )。 A.111 B。010 C. 000 D。101 3.十六路数据选择器的地址输入(选择控制)端有(C )个。 A.16 B.2 C。4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( A )。 A。1011--0110--1100——1000-—0000 B。1011—-0101-—0010--0001--0000 C. 1011-—1100--1101--1110——1111 D。1011--1010--1001--1000—-0111 5.已知74LS138译码器的输入三个使能端(E1=1, E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7 ~Y0是( C) . A。11111101B。10111111C。11110111D. 11111111 6。一只四输入端或非门,使其输出为1的输入变量取值组合有( A)种。 A.15 B.8C.7 D.1 7. 随机存取存储器具有( A)功能. A.读/写 B.无读/写 C。只读 D.只写 8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。 A.N B。2N C.N2 D。2N 9.某计数器的状态转换图如下, 其计数的容量为( B) A.八 B。五 C. 四 D。三 10.已知某触发的特性表如下(A、B为触发器的输入) A. Q n+1=A B。 C. D。 Q n+1= B 11.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时, 输出电压为(A ). A. 8.125V B.4V C。 6。25V D。9。375V 12.函数F=AB+BC,使F=1的输入ABC组合为( D ) A.ABC=000 B.ABC=010C.ABC=101 D.ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( C )。 第1页(共6页)第2页(共6页)

数电期末试卷及答案

第1页(共8页) 第2页(共8页) 《数字电路》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时, 它相当于十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( ) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值 是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( ) A . 八 B. 五 C. 四 D. 三

数电期末考试题及答案

一、单项选择题(每小题2分,共20分) 1.多谐振荡器有( C )个稳态 A .两个稳态 B .一个稳态 C .没有稳态 D .不能确定 2.五进制计数器的无效状态有( A ) A .3个 B .4个 C .11个 D .0个 3.为了把串行输入的数据转换为并行输出的数据,可以使用( B ) A .寄存器 B .移位寄存器 C .计数器 D .存储器 4.从多个输入数据中选出其中一个输出的电路是( B ) A .数据分配器 B .数据选择器 C .数字比较器 D .编码器 5.TTL 或非门多余输入端的处理是( A ) A .悬空 B .接高电平 C .接低电平 D .接“1” 6. 逻辑函数F1、F2、F3的卡诺图如下图所示,他们之间的逻辑关系是( B ) A .F3=F1•F2 B .F3=F1+F2 C .F2=F1•F3 D .F2=F1+F3 7.在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越 大),则说明化简后( D )。 A .乘积项个数越少 B .实现该功能的门电路少 C .该乘积项含因子少 D .乘积项和乘积项因子两者皆少 8.555定时器不可以组成( D ) A .多谐振荡器 B .单稳态触发器 C .施密特触发器 D .JK 触发器 9.某逻辑门的输入端A 、B 和输出端F 的波形下图所示,F 与A 、B 的逻辑关系是:( B ) A .与非 B .同或 C .异或 D .或

A B F 10.一位八进制计数器至少需要( A )个触发器 A.3 B.4 C.5 D.10 二、填空题(每空2分,共30分) 1.5 个变量可构成25个最小项,全体最小项之和为1。 2.要构成十进制计数器,至少需要4个触发器,其无效状态有6个。3.施密特触发器的最主要特点是具有滞回特性。 4.三态门输出的三种状态分别为:高电平、低电平和高阻态。5.3个地址输入端译码器,其译码输出信号最多应有____8____个。 6.逻辑电路中,低电平用1表示,高电平用0表示,则称为_ 负__逻辑。7.触发器的输出状态由触发器的___输入_ _和__现态___ 决定。 8.基本逻辑关系有三种,它们是__与运算、或运算、非运算。 三、化简题(5分) 请用图形法(卡诺图)将下式化为最简与或式。(5分) ∑+ ∑ (d , , m , C F A B ) D , ,9,4,1,0( , 14 =) 10 11 ,6,3,2( , 12 ) 13 四、分析题(30分) 1.分析如下图所示电路的逻辑功能。(10分) 2.分析下面时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图,说明电路能否自启动。(20分)

数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

表1: 地址输入 数据输出 A3 A2 A1 A0 D3 D2 D1 D0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 0 0 1

0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电 第一章 一、选择题 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 2.以下代码中为恒权码的为。 A.8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 3.一位十六进制数可以用位二进制数来表示。A. 1 B. 2 C. 4 D. 16 4.十进制数25用8421BCD码表示为。 A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。 A.(256)10 B.(127)10 C.(FF) D.(255)10 16 6.与十进制数(53.5)10等值的数或代码为。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 7.矩形脉冲信号的参数有。A.周期 B.占空比 C.脉宽 D.扫描期 8.与八进制数(47.3)8等值的数为: A. (100111.011)2 B.(27.6)16

C.(27.3 )16 D. (100111.11)2 9. 常用的BCD码有。A.奇偶校验码 B.格雷码C.8421码D.余三码 10.与模拟电路相比,数字电路主要的优点有。 A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 二、判断题(正确打√,错误的打×) 1. 方波的占空比为0.5。() 2. 8421码1001比0001大。() 3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。() 4.格雷码具有任何相邻码只有一位码元不同的特性。() 5.八进制数(18)8比十进制数(18)10小。()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。() 7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。() 8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。() 9.十进制数(9)10比十六进制数(9)16小。()10.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。() 三、填空题 1.描述脉冲波形的主要参数

相关主题
文本预览
相关文档 最新文档