数字电子技术基础复习考试
- 格式:doc
- 大小:1.59 MB
- 文档页数:24
中南大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为()、( ).2.将2004个“1"异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、( )。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为( )v。
5.就逐次逼近型和双积分型两种A/D转换器而言,( )的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路.7.与PAL相比,GAL器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活.二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门"来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形.三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年1.从大到小依次排列下列数据 (120)10, (10011010)2 , (117)8 , (B4)16。
正确的顺序为答案:(B4)16 > (10011010)2 > (120)10 > (117)82.二进制数111001的余3码是答案:100010103.8421BCD码的1000相当于十进制的数值答案:84.求[X]原=1.1101的真值和补码,求[x]反=0.1111的补码答案:-0.1101; 1.0011; 0.11115.已知十进制数为92,其对应的余3码为:答案:(11000101)余3码6.要表达一个逻辑函数常见的方法有答案:其余都是7.试选择下图门电路的输出状态答案:高阻态8.集成电路74LS245的内部结构如图所示,试说明该电路的逻辑功能。
答案:双向传输,当C=0,X的信号传送到Y;当C=1,Y的信号传送到X9.试写出图中NMOS门电路的输出逻辑表达式。
答案:10.标准或-与式是由()构成的逻辑表达式。
答案:最大项相与11.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上相邻的关系表示逻辑上的相邻。
答案:循环码12.已知逻辑电路如图所示,分析该电路的逻辑功能:答案:13.引起组合逻辑电路中竟争与冒险的原因是答案:电路延时14.已知某电路的真值表如下,该电路的逻辑表达式为答案:Y=AB+C15.八选一数据选择器74151组成的电路如图所示,则输出函数为答案:16. 74153是四选一数据选择器,电路如下。
则Y的表达式是答案:17.以下电路中常用于总线应用的有答案:三态门18.若F(A,B,C)=∑m(1,3,4,7),以下叙述正确的是:答案:F的反函数是∑m(0,2,5,6)19.可以直接实现线与的器件答案:集电极开路门20.三变量逻辑函数F(A,B,C)= A+BC,以ABC为顺序组成最小项表示中不含下列哪项答案:m1m2m0。
数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。
A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。
B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。
C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。
A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。
《数字电子技术基础》总复习(12.11.10)《数字电子技术基础》总复习(12-13)一、用代数法化简下列各式1、L1?ABC(A?C)2、L2?AB?ABC?AC3、L3?ABCD?AD?BCD?ABCD4、L4?ABC?ACD?AC?CD5、L5?AB?ABC?A(B?AB)二、用卡诺图化简下列各式1、L1?B?ABC?AC2、L2?ACD?BCD?ABCD3、L(A,B,C,D)?4、L?(AB?m(0,1,2,5,6,8,9,10,13,14)?B)CD?ABC?ACD,约束条件为ABC?ABD?ACD?BCD?05、L(A,B,C,D)??m(0,4,6,9,13)??d(1,3,5,7,11,15)m0?m1?m2?m4?m8?05,6,7,10),约束条件为6、L(A,B,C,D)??m(3,三、组合逻辑电路的分析:1、组合逻辑电路如图所示,分析该电路的逻辑功能。
要求写出表达式、列出真值表、变换为标准与或式。
A B C =1 Z =1 L四、组合逻辑电路的设计:要求列出该逻辑电路的真值表,卡诺图化简写出表达式,并用与非门实现该逻辑电路(或用74X138、74X151以及必要的门电路实现),画出逻辑电路图。
1、用门设计一个组合电路。
其输入为8421BCD码,当输入N(N>0)能被3或4整除时输出L为1,否则为0。
2、试设计一个一位全减器,其输入为A、B、C,输出为S(表示差)、P(表示借位)。
3、某工厂有三个车间和一个自备电站,站内有两台发电机X和Y。
Y的发电能力是X的二倍。
如果一个车间开工,启动X就可满足要求。
如果两个车间开工,只要启动Y就能满足要求。
如果三个车间同时开工,则X和Y都应启动。
试设计一个控制发电机X和Y启动和停止的逻辑电路。
4、某车间有三台电动机在运行,它们的工作信号分别为A、B、C。
生产要求必须有两台、也只许有两台同时运行,但B与C不能同时运行,否则将发出停止工作信号。
数字电子技术考试题及答案A卷一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为:A. 高电平B. 低电平C. 悬空D. 脉冲答案:B2. 以下哪个不是组合逻辑电路的特点?A. 输出仅取决于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在记忆功能答案:D3. 触发器的类型不包括以下哪种?A. RS触发器B. JK触发器C. D触发器D. 计数器答案:D4. 一个4位二进制计数器最多可以计数到:A. 8B. 16C. 32D. 645. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 非门D. 放大门答案:D6. 一个3线-8线译码器可以译码多少种不同的输入?A. 3B. 6C. 8D. 24答案:C7. 以下哪种电路可以实现数据的存储功能?A. 计数器B. 编码器C. 寄存器D. 译码器答案:C8. 在数字电路中,一个D触发器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = ¬D'答案:A9. 以下哪种逻辑门可以实现异或(XOR)功能?B. 或门C. 非门D. 异或门答案:D10. 一个完整的二进制加法器至少需要几个输入?A. 1B. 2C. 3D. 4答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个______位二进制数可以表示的最大值是2^n - 1。
答案:n2. 一个4位二进制计数器的计数范围是从______到______。
答案:0,153. 在数字电路中,逻辑“1”通常表示为______电平。
答案:高4. 一个3线-8线译码器的输出是______个低电平,其余为高电平。
答案:15. 一个D触发器的输出Q在时钟脉冲的______沿触发时,会更新其状态。
答案:上升/下降(根据触发器类型而定)6. 一个JK触发器在J=0,K=0时,其状态保持______。
--数字电子技术基础期末考试试卷课程名称数字电子技术基础 A 卷 考试形式 闭 卷考核类型 考试本试卷共 4 大题,卷面满分100分,答题时间120分钟。
一、填空题:(每小题2分,共10分)1.二进制数(1011.1001)2转换为八进制数为(13.41),转换为十六进为B9。
2.数字电路按照是否具有记忆功能通常可分为两类:组合逻逻辑电路、时序逻辑电路。
3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为,或与非表达式为。
4.5个变量可构成32个最小项,变量的每一种取值可使1个最小项的值为1。
5.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01µF 电容接地,则上触发电平U T+=V ,下触发电平U T –=V 。
二、化简题:(每小题10分,共20分)1.用代数法将下面的函数化为最简与或式:F=C ·[ABD BC BD A +++(B+C)D]2. 用卡诺图法将下列函数化简为最简与或式:F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。
题1图2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q 3Q 2Q 1Q 0); (2)说出电路的功能。
(74161的功能见表)得分评卷人题 2 图3.分析如题3图所示由边沿JK 触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。
题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。
当I v 升高时输出的频率是升高还是降低?题4图四、设计题:(每小题10分,共30分)1.请用一片4线-16线译码器74154和适量的与非门设计一个能将8421BCD 码转换为2421BCD 码的码转换器。
一、单项选择题01. 表示一位十六进制数需要二进制数的位数为()。
A、 1位B、 2位C、4位D、16位02.十进制数25用8421BCD码表示为()。
A、10 101B、0010 0101C、100101D、1010103.二进制数1011的等值十进制数为()。
A、11B、12C、14D、1604. 当逻辑函数有n个变量时,变量取值组合共有()。
A、nB、2nC、n2D、 2n05.多谐振荡器可产生()。
A、正弦波B、矩形脉冲C、三角波D、锯齿波06.一个16选一的数据选择器,其地址输入(选择控制输入)端个数为()。
A、1B、2C、4D、1607.下列逻辑电路中为时序逻辑电路的是()。
A、变量译码器B、加法器C、数码寄存器D、数据选择器08. 图1所示电路,输出F为()。
A、ABB、A+BC、A⊙BD、A÷B09. 图2所示电路,输出F为()。
A、A⊙BB、ABC、A+BD、A÷B10. 图3电路为NMOS()。
A、与非门B、异或门C、与或非门D、或非门11. 电路如图4所示,当X2X1X=111时,F2F1F0=()。
A、000B、011C、101D、01012. 图5所示电路,当EN=1时,()。
A、 M为输入,N为输出B、 N为输入,M为输出C、 N为输入,EN为输出D、 M为输入,EN为输出13. 图7所示电路为()。
A、异步时序电路B、同步时序电路C、同步组合电路D、异步组合电路14. 同步时序电路和异步时序电路比较,其差异在于后者()。
A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关15. 断电之后,能够将存储内容保存下来的存储器是()。
A、R AMB、R OMC、计数器D、移位寄存器二、判断题1. 在时间上离散的物理量,称为数字量。
()A、错误B、正确2. 一个二输入与非门,输入端分别为A、B,输出为F,当A=0时则F=1。
()A、错误B、正确3.编码与译码是互逆的过程。
[数字电子技术基础期末考试题] 数字电子技术基础第五版课后答案数字电子技术基础学的是什么?期末会考什么呢?数字电子技术基础相关内容。
数字电子技术基础期末考试题一、单项选择题(每题1分,共10分)1、以下描述一个规律函数的方法中,( )只能唯一表示。
.表达式 B.规律图 C.真值表D.波形图2、在不影响规律功能的状况下,CMOS与非门的多余输入端可( )。
.接高电平B.接低电平 C.悬空 D.通过电阻接地3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。
.11001111 B.11110100 C.11110010 D.111100114、若要将一异或非门当作反相器(非门)使用,则输入端、B 端的连接方式是( )。
.或B中有一个接“1〞B.或B中有一个接“0〞C.和B并联使用D.不能实现5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( )。
.16 B.4 C.8 D.26、以下几种TTL电路中,输出端可实现线与功能的门电路是( )。
.或非门B.与非门C.异或门D.OC门7、以下几种/D转换器中,转换速度最快的是( )。
.并行/D转换器 B.计数型/D转换器C.逐次渐进型/D转换器D.双积分/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。
.8 B.12 C.13 D.149、4个触发器构成的8421BCD码计数器,共有( )个无效状态。
.6 B.8 C.10 D.1210、以下哪一条不是消除竟争冒险的措施( )。
.接入滤波电路B.利用触发器C.加入选通脉冲D.修改规律设计二、填空题(每空1分,共20分)1、时序规律电路一般由〔〕和( )两分组成。
2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个3、数字电路中的三极管一般工作于________区和________区。
4、四个规律变量的最小项最多有________个,任意两个最小项之积为________。
一、填空题1. ( 0111 1000)8421BCD = ( )2=( )8=( )10=( )16 。
2. (10110010110)8421码= ( )10 。
3. (100101101.110)2= ( )8=( )16 。
4. 如图所示,当1EN =时,Y 为( )。
当0EN =时,Y 为( )。
5. 2021个“1”异或的结果是( )。
6. 使得一组代码中信息位和检验位中1的个数之和为偶数,称为 ( )。
7. 三态门的三个状态分别是( )、( )和( )。
8. 已知逻辑函数B A AB Y +=,则其变换成与非-与非表达式为( )。
9. 已知逻辑函数D C B A Y ++=)(,则其反函数为( )。
10. 8421BCD 码(100101010011.00110111)表示的十进制数为( )。
11. 逻辑代数的基本逻辑运算是( )、( )和( )。
12. 在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”功能的门为( ),能实现总线连接方式的门为( )。
13. 已知逻辑函数()Y A B C D =++,则其对偶式为( )。
14. 5变量输入译码器,其译码输出信号最多应有( )个。
15. 基本RS 触发器可以用( )门或( )门构成。
16. 由D 触发器构成的逻辑电路如图所示,则其状态方程为( )。
17. 使用( )个触发器构成的计数器最多有8个有效状态。
18. 消除竟争冒险的方法有( )、( )和( )。
19. 判断冒险现象的方法有( )和( )。
20. 主从JK触发器的特征方程为( )。
21. 随机存储器分为( )和( )。
22. 某逻辑门的输入端A、B和输出端F的波形图所示,则该逻辑门为( )门。
23. 对于JK触发器,如果令J=K,则JK触发器可以完成( )触发器的逻辑功能;如果令J=K̅,则JK触发器可以完成( )触发器的逻辑功能。
24. 按照输出信号的特点不同,可将时序逻辑电路分为( )型和( )型。
《数字电⼦技术基础》复习题《数字电⼦技术基础》复习题⼀、填空题数制与码制1.()2=()10=()8421BCD 。
答:145.75 ,2.()2=( )8=( )16。
答:(262.54)8 ,(B2.B)23.( 1111000)8421BCD =( )10=( )16。
答:78, 4E4.(30.25) 10 = ( ) 2 = ( ) 16 。
答:11110.01; 1E.45.(B4)16 ,(178)102中最⼤数为__________,最⼩数为_____________。
答:(B4)16 26.()8421BCD 表⽰⼗进制数为。
答:9517.有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。
答:147 , 938.如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。
答:79.8421BCD 码⼜称码,是⼀组代码表⽰⼀位⼗进制数字。
答:⼆——⼗进制;四位⼆进制逻辑代数基础1.逻辑代数⼜称为代数。
最基本的逻辑关系有、DC B AD C A B F ++= 三种。
答:布尔、与逻辑、或逻辑、⾮逻辑2.将2004个“1”异或起来得到的结果是。
答:0 3.逻辑函数L = + A+ B+ C +D = 。
答:14.逻辑函数的表⽰⽅法中具有唯⼀性的是。
答:真值表5.把与⾮门的所有输⼊端并联作为⼀个输⼊端,此时它相当于⼀个门。
答:⾮6.逻辑函数式C B A ABC F +++=的逻辑值为:。
答:17.逻辑函数D C B A F ++=的反函数F =。
答:8.移位寄存器具有数码和移位的功能。
答:寄存 9. 已知某函数??+ ++=D C AB D C A B F,该函数的反函数F =()。
答: 10.下图所⽰电路中, Y 1=();Y 2 );Y 3 =()。
组合逻辑电路 1. 数字电路按逻辑功能的不同特点可分为两⼤类,即:逻辑电路和逻辑电路。
D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. =(AB )。
12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。
《数字电子技术基础》总复习(10-11)一、用代数法化简下列各式1、)CA (BC AL +=1 2、C A ABC B L ++=2 3、ABCD D BC D A CD B A L +++=3 4、CD C A ACD ABC L +++=4 二、用卡诺图化简下列各式1、C A ABC B L ++=12、ABCD D C B D C A L ++=23、∑=)14,13,10,9,8,6,5,2,1,0(,,,(m )D C B A L4、∑∑+=)11,7,5,3,1()15,14,13,0(),,,(d m D C B A L 5 加入约束条件的形式 三、组合逻辑电路的分析:1、组合逻辑电路如图所示,分析该电路的逻辑功能。
=1=1LB CAZ四、组合逻辑电路的设计1、用与非门设计一个组合电路。
其输入为8421BCD 码,当输入N (N>0)能被3或4整除时输出L 为1,否则为0。
列出该逻辑电路的真值表,写出该逻辑电路的逻辑表达式,并用与非门实现该逻辑电路。
2、用与非门设计一个一位全减器。
要求列出该逻辑电路的真值表,写出该逻辑电路的逻辑表达式,并用与非门实现该逻辑电路。
3、某单位举办游艺晚会,男士持红票入场,女士持黄票入场,持绿票不管男女均可入场,试用与非门设计这个游艺晚会入场放行的逻辑控制电路。
4、旅客列车分为特快、直快和慢车,它们的优先顺序为特快、直快、慢车。
在同一时间里,只能有一趟列车从车站开出,即只能给出一个开车信号,试设计一个满足上述要求的排队电路。
五、门电路的应用六、中规模集成电路的应用试分析由74X283构成如下电路的逻辑功能。
七、触发器的应用设各触发器的初始状态为0,写出各触发器的输出特性方程,并画出CP波形作用下的各输出波形。
八、时序逻辑电路的分析试分析图题所示的计数器电路。
写出它的驱动方程、状态方程,列出状态转换真值表和状态图,画出时序波形图,说明是几进制计数器。
数字电子技术考试题及答案pdf下载
以下是数字电子技术考试题及答案的PDF下载内容:
1. 单项选择题
1.1 在数字电路中,基本的逻辑运算有哪些?
A. 与、或、非
B. 与、或、异或
C. 与、或、非、异或
D. 与、或、非、异或、同或
1.2 答案:C
2. 多项选择题
2.1 以下哪些是数字电路中常用的触发器?
A. SR触发器
B. JK触发器
C. D触发器
D. T触发器
2.2 答案:ABCD
3. 判断题
3.1 逻辑门电路中的“0”和“1”分别代表低电平和高电平。
正确
3.2 答案:正确
4. 填空题
4.1 在数字电路中,一个四输入的与门电路的输出只有在所有输入都为“1”时才为“1”。
4.2 答案:正确
5. 简答题
5.1 描述D触发器的功能。
5.2 答案:D触发器是一种具有两个稳定状态的双稳态电路,它可以存储一位二进制信息,并且其输出状态仅在时钟脉冲的上升沿或下降沿时发生变化。
6. 计算题
6.1 给定一个逻辑函数F(A,B,C) = Σ(0,1,2,3,7),求其最小项表达式。
6.2 答案:F(A,B,C) = A'B'C + A'BC' + AB'C + ABC
7. 设计题
7.1 设计一个电路,实现输入信号A和B的异或逻辑。
7.2 答案:可以使用一个异或门来实现,电路图如下所示:
[电路图省略]
以上为数字电子技术考试题及答案的PDF下载内容。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E。
4) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 .3 . 三态门输出的三种状态分别为:、和。
4 。
主从型JK触发器的特性方程 = 。
5 。
用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。
2 。
1.3 . 高电平、低电平和高阻态.4 . 。
5 。
四。
6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分)1。
设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图.2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3。
对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(〉1。
5KΩ)B、悬空C、通过小电阻接地(〈1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。
A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。
数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为( )、( )。
2.将2004个“1”异或起来得到的结果是( )。
3.半导体存储器的结构主要包含三个部分,分别是( )、( )、( )。
4.8位D/A 转换器当输入数字量10000000为5v 。
若只有最低位为高电平,则输出电压为( )v ;当输入为10001000,则输出电压为( )v 。
5.就逐次逼近型和双积分型两种A/D 转换器而言,( )的抗干扰能力强,( )的转换速度快。
6.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。
7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1. 1. 将逻辑函数 P=AB+AC 写成与或非型表达式,并用集电极开路门来实现。
2.2.图1、2中电路均由CMOS 门电路构成,写出P 、Q 的表达式,并画出对应A 、B 、C 的P 、Q 波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图Y AB C =+中所用器件是8选1数据选择器74LS151。
(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。