数据选择器实验报告
- 格式:doc
- 大小:454.50 KB
- 文档页数:3
数据选择器的应用
一.实验目的
1. 了解74LS00,74LS86,74LS153芯片的内部结构和功能; 2. 了解数据选择器的结构和功能; 3. 了解全加器和全减器的结构和功能;
4. 学习使用数据选择器(74LS153)设计全加器和全减器; 5. 进一步熟悉逻辑电路的设计和建立过程。
二.实验原理
1. 数据选择器实现全加器: 列出全加器的真值表:
S 真值表:
得到
o C 真值表:
对S 的真值表进行降维,得到:
对o C 的真值表进行降维,得到:
使用数据选择器实现时,D 0,D 1,D 2,D 3分别代表四选一数据选择器的四个输入端,并用A,B 作控制端,电路图如下图:
图一
2.数据选择器实现全加全减(M=0全加,M=1全减)组合逻辑电路
对S降维对S再降维
对C0降维对C0再降维
使用数据选择器实现时,D0,D1,D2,D3分别代表四选一数据选择器的四个输入端,并用M,A作控制端,电路图如下图:
图二
三.实验内容
1.按图一搭建逻辑电路,测试实验结果,与真值表进行对照。
2.按图二搭建逻辑电路,测试实验结果,与真值表进行对照。
*该过程中应注意:实验室所提供的器件与非门并不够用,需要用一个异或门改装成非门,如下图:
A
=
F=
⊕
1
A
四.实验收获
1.学会了全加器全减器的设计过程,为以后更好的应用打好了基础;
2.更加了解了逻辑电路的设计流程;
3.搭建逻辑电路的过程中,一定要小心翼翼操作,防止任何错误。