7段数码管电子闹钟-----课程设计
- 格式:doc
- 大小:63.00 KB
- 文档页数:10
目录1 系统概述 (2)1.1 数字钟的设计目的 (2)1.2 基本内容及目标 (2)2 方案论证 (3)2.1 数字钟设计方案论证 (3)2.2 数码管显示原理 (3)2.3 控制任务要求 (4)3 硬件设计 (4)3.1 系统的原理方框图(略) (4)3.2 主电路设计 (4)3.3 I/O接点地址分配 (5)3.4 编程元器件选型及地址分配 (6)4 软件设计 (7)4.1 主流程图 (7)4.2 PLC梯形图 (8)5 系统调试结果分析 (19)设计心得 (20)参考文献 (21)1 系统概述本设计共分五大章:第一章是系统概述,介绍了PLC系统概述和设计目的、设计内容以及实现的目标。
第二章是方案论证,即数码管数字电子钟设计方案与工作原理介绍及应用。
第三章是硬件设计,即数字电子钟的主电路设计及元器件的选型,进一步清楚的了解其内部结果和工作原理。
第四章是软件设计,即数字电子钟的主流程及梯形图程序,第五章是系统调试,即硬件软件调试结果及结果分析等。
设计心得即是本设计所取得的成果及其设计意义。
针对本设计在制作过程所参考文献及资料的统一说明及介绍。
1.1 数字钟的设计目的本系统采用计数器、显示器和校时电路组成。
由LED数码管来显示PLC所输出的信号。
总体方案设计由主体电路和扩展电路两大部分组成,其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能。
1.2 基本内容及目标1.1.1 PLC控制系统的基本内容包括如下几点(1) 选择用户输入、输出设备以及输出设备驱动的控制对象,这些设备属于一般的电气元件,选择方法请参考其他有关资料。
(2) PLC的选择:PLC是控制系统的核心部件,对于保证整个控制系统的技术经济性能指标起着重要作用。
选择PLC,应包括机型、容量、I/O点数、电源模块以及特殊功能模块的选择等。
(3) 设计控制程序:主电路、梯形图、控制系统流程图等。
控制程序是控制整个系统工作的软件,是保证系统工作正常、安全可靠的关键,因此控制程序的设计必须经过反复调试、修改,直到符合要求为止。
南通大学计算机科学与技术学院微机原理课程设计报告书课题名 LED七段数码管数字钟_____________________________班级_________电126___________ _姓名________孔晓鹏______ ________指导教师梁惺彦日期 2014.2.24 ~ 2014.2.28课程设计报告书格式提纲如下:目录1 设计目的2 设计内容3 设计要求4 设计原理与硬件电路5 程序流程图6 程序代码7 程序及硬件系统调试情况该部分记录测试数据、调试结果及调试过程中遇到的主要问题和解决办法。
8 设计总结与体会9 参考文献格式如下:期刊文献格式:[序号]作者.文目[J].期刊名,年,卷号(期数):起止页码图书文献格式:[序号]作者.书名[M].出版地:出版者,年份,起止页码[1]M. V. Berry and M. Robnik,Statistics of energy levels without time reversal symmetry:Aharonov-Bohm chaotic billiards[J].J. Phys. A,1986,19:649-668[2]张茂军.虚拟现实系统[M].北京:科学出版社,2001,114-169[3]王传昌,王昌传.高分子化工的研究对象[J].天津大学学报,1997,53(3):1-7目录1、设计目的------------------------------------------------------错误!未定义书签。
2、设计内容------------------------------------------------------错误!未定义书签。
3、设计要求------------------------------------------------------错误!未定义书签。
4、设计原理与硬件原理--------------------------------------------错误!未定义书签。
《微机原理综合实验》课程设计学院:机电学院班级: 12机械师姓名:周汉斌学号: 2012095644010 指导老师:覃孟扬目录一、设计任务书.................................. 错误!未定义书签。
二、设计题目 (3)三、设计方案 (3)四、硬件原理 (3)1.七段数码管显示 (3)2.键盘扫描显示 (5)3.8253计数器和8259中断 (5)4.硬件连接 (6)五、程序流程图及程序清单 (6)1.七段数码管显示 (8)2. 键盘扫描显示 (9)3.定时器设计 (12)4.总程序设计 (15)六、调试过程及结果 (29)七、设计总结和体会 (30)八、参考文献 (31)一、设计题目LED七段数码管数字钟:1.设计并完成LED七段数码管数字钟电路。
2.数字钟显示格式为:HH:MM:SS。
3.具有通过键盘能够调整时、分、秒的功能。
二、设计方案本设计采用LAB6000伟福仿真实验箱,利用4MHz脉冲信号源和多级分频电路产生脉冲信号,4MHz脉冲信号经过F/64分频后得到62.5KHz脉冲信号,将脉冲信号传递给8253定时器,定时器每0.000016秒中断一次,在中断服务程序中对中断次数进行计数,0.000016秒计数62500次就是1秒,然后在对秒计数得到分和小时值,并送入显示缓冲区,用总线方式控制数码管显示。
同时,利用实验箱提供的键盘扫描电路和显示电路来调整时、分、秒。
三、硬件原理1.七段数码管显示图1. 七段数码管七段数码管的字型代码表如下表:显示字形g f e d c b a 段码0 0 1 1 1 1 1 1 3fh1 0 0 0 0 1 1 0 06h2 1 0 1 1 0 1 1 5bh3 1 0 0 1 1 1 1 4fh4 1 1 0 0 1 1 0 66h5 1 1 0 1 1 0 1 6dh6 1 1 1 1 1 0 1 7dh7 0 0 0 0 1 1 1 07h8 1 1 1 1 1 1 1 7fh9 1 1 0 1 1 1 1 6fhA 1 1 1 0 1 1 1 77hB 1 1 1 1 1 0 0 7chC 0 1 1 1 0 0 1 39hD 1 0 1 1 1 1 0 5ehE 1 1 1 1 0 0 1 79hF 1 1 1 0 0 0 1 71h表1. 段数码管的字型代码表图2. 八段数码LED显示电路实验箱提供了6位八段数码LED显示电路,只要按地址输出相应数据,就可以实现对显示器的控制。
多功能数字闹钟电路设计实验报告
实验目的:设计一个多功能数字闹钟电路,能够显示时间、设定并响起闹铃。
实验原理:本实验采用数字集成电路实现数字显示和闹铃功能。
数字显示部分采用BCD到七段数码管解码器74LS47和共阴
七段数码管进行实现,闹铃部分采用555定时器集成电路作为发生器,通过驱动蜂鸣器发出声音。
实验仪器:多功能数字闹钟电路实验箱、数字集成电路
74LS47、七段数码管、555定时器集成电路、蜂鸣器、电源、
示波器等。
实验步骤:
1. 按照电路图连接电路。
将74LS47连接到七段数码管,将
555定时器连接到蜂鸣器和电路中相应的电源和地线。
2. 上电并调节电路供电电压。
3. 设定时间。
通过拨动开关和按钮进行时间的设定。
4. 切换闹钟状态。
通过开关切换闹钟的开启和关闭状态。
5. 监测闹钟时间。
借助示波器调整闹钟时间的精度。
6. 监测闹钟声音。
确认蜂鸣器发出的声音符合要求。
实验结果:实验中,我们成功设计并调试出了一个多功能数字闹钟电路。
通过拨动开关和按钮可以设定时间,并且可以通过切换开关来设置闹钟的开启和关闭状态。
实验中监测到的闹钟时间和声音都符合预期要求。
结论:通过本次实验,我们成功设计了一个多功能数字闹钟电路,实现了时间显示和闹铃功能。
实验结果显示该电路的性能良好,具有实用价值。
在实验中我们也学到了关于数字集成电路和定时器集成电路的使用和调试方法。
数字电子钟的设计(4个课时)一、设计任务设计一个数字电子钟的逻辑电路,以一昼夜24小时为一周期能显示“时(0~23)”、“分(0~59)”、“秒(0~59)”,且能实现“时”、“分”、“秒”校准功能。
二、实验元器件CD4060(1片)、晶体振荡器32468H Z(1片)、电容30PF(1只)、电阻1M Ω(1只)、74LS160(6片)、74LS74或74LS117(1片)、74LS00(1片)、74LS04(1片)、74LS08(1片)、按键(2只)、电阻470Ω(7只)、显示译码器74LS48(6片)及LED数码管(6只)、发光二极管(1只)、面包板(1块),导线若干。
(元件不够,3人的合为一套)三、实验目的1、熟识数字电子钟的组成和工作原理;2、进一步巩固相关芯片的逻辑功能和使用方法。
四、数字电子钟原理方框图五、实验内容(共100分)1、秒基准信号的产生(实验六已做过)(10分)由CD4060、电阻、电容、固有频率为32468Hz的石英晶体及D触发器(74LS74)组成。
从CD4060第3脚输出的频率为2Hz的时钟信号经D触发器74LS74(或JK触发器74LS114)2分频后得到秒基准信号,此为计数器的时钟信号。
(电路中可以接一LED灯指示时钟信号的有无)2、计数器的设计(1)译码显示电路的设计时、分、秒的个位和十位计数器分别经七段显示译码器74LS47(或74LS48)接七段显示器就可以显示时间数字。
(2)六十进制计数器的设计(30分)分、秒计数器都六十进制,个位为十制、十位为六进制。
可分别用两片74LS160连接而成。
可用串行进位法(可参考教材P264图5.3.40)(可用74LS04)及异步清法将两片74LS160接成60进制计数器,且向分或时计数器送出进位信号(可用到74LS00与非门)并调试成功。
(3)二十四进制计数器的设计(15分)时计数器是二十四制,可用两片74LS160连接而成。
电子综合设计多功能数字钟报告报告内容如下:一、设计目的和原理多功能数字钟是一种能够显示时间,并具有闹钟、计时、倒计时等功能的电子设备。
本设计的目的是通过FPGA实现一个多功能数字钟的功能,以实现时间的显示和闹钟的设置功能。
二、设计方案和实现1.硬件设计方案:本设计使用FPGA作为主控芯片,使用七段数码管作为显示器,通过与FPGA的IO口连接来实现时间的显示功能。
同时,使用按键作为输入进行功能的选择和设置。
2.硬件连接:将FPGA的IO口连接到七段数码管的控制端,通过IO口输出相应的数字信号来控制数码管的亮灭。
将按键连接到FPGA的IO口,通过IO口输入按键的信号。
此外,还需要连接一个晶振电路来提供时钟信号。
3.软件设计方案:本设计使用VHDL语言进行程序设计,通过状态机来实现多功能数字钟的功能。
具体实现包括时间的显示、闹钟的设置和启动、计时和倒计时功能的实现。
通过按键的输入来切换不同的状态,实现不同功能的切换和设置。
4.软件实现具体步骤:(1)定义状态机的状态,包括时间显示、闹钟设置、计时和倒计时等状态。
(2)在时间显示状态下,通过FPGA的IO口输出相应的数字信号来控制七段数码管的亮灭,实现时间的显示。
(3)在闹钟设置状态下,通过按键的输入来设置闹钟时间,并将设置好的时间保存在寄存器中。
(4)在计时和倒计时状态下,通过按键的输入来实现计时和倒计时功能,并通过七段数码管的显示来实时显示计时和倒计时的时间。
以下为本设计的完整程序代码:```vhdl--时钟频率--定义状态signal state : state_type;--定义时钟、按键和数码管信号signal clk : std_logic;signal key : std_logic_vector(1 downto 0);signal seg : std_logic_vector(6 downto 0);--闹钟时间寄存器signal alarm_hour_reg : std_logic_vector(5 downto 0);signal alarm_min_reg : std_logic_vector(5 downto 0);--计时和倒计时寄存器signal count_up_reg : std_logic_vector(23 downto 0); signal count_down_reg : std_logic_vector(23 downto 0); signal count_down_flag : std_logic := '0';beginclock : processbeginwhile true loopclk <= '0';wait for 10 ns;clk <= '1';wait for 10 ns;end loop;end process;key_scan : process(clk)beginif rising_edge(clk) thenkey <= key_scan_func; -- 按键扫描函数end if;end process;fsm : process(clk, key)beginif rising_edge(clk) thencase state isif key = "10" then -- 第一个按键按下state <= set_alarm;elsif key = "01" then -- 第二个按键按下state <= count_up;end if;when set_alarm =>seg <= set_alarm_func; -- 闹钟设置函数if key = "00" then -- 两个按键同时按下elsif key = "01" then -- 第一个按键按下state <= count_up;end if;when count_up =>seg <= count_up_func; -- 计时函数if key = "00" then -- 两个按键同时按下elsif key = "10" then -- 第二个按键按下state <= count_down;count_down_flag <= '1';end if;when count_down =>seg <= count_down_func; -- 倒计时函数if key = "00" then -- 两个按键同时按下count_down_flag <= '0';elsif key = "01" then -- 第一个按键按下state <= count_up;count_down_flag <= '0';end if;end case;end if;end process;--数码管信号和显示模块的连接display : entity work.seg_displayport mapclk => clk,seg => segend architecture;```四、总结与展望通过FPGA实现多功能数字钟的设计,在硬件和软件的配合下,实现了时间的显示和闹钟的设置功能。
七段共阴数码管电子钟PLC程序设计原理控制要求:1.用四个七段数码管分别显示“时十位”、“时个位”、“分十位”和“分个位”。
2.用两个发光二极管显示“秒闪烁”。
3.有“预置”和“校对”时间功能。
I/O分配:X0—运行开关,X1—预置按钮;Y0—A,Y1—B,Y2—C,Y3—D,Y4—E,Y5—F,Y6—G;Y7—“秒闪烁”指示;Y13—“时十位”显示,Y12—“时个位”显示,Y11—“分十位”显示,Y10—“分个位”显示。
COM端接线:COM1和COM2(Y0—Y7所对应的公共端)接24V直流电源“+”极,COM3(Y10—Y13所对应的公共端)和COM接24V电源“-”极。
一、总体设计思想为了减少输出点数和接线,可以将四个共阴数码管的阳极都用Y0—Y6来驱动,但让其依次轮班接通;四个数码管的阴极分别用Y10—Y13来同步控制其接通“-”极的时间,以期达到四个数码管轮番显示的目的。
二、具体设计过程1.用两个定时器T0和T1产生秒脉冲,用Y7输出。
2.用计数器C0将秒脉冲变成分脉冲。
3.用位左移指令[SFTL]形成分个位左移码。
4.用位左移指令[SFTL]形成分十位左移码。
5.用位左移指令[SFTL]形成时个位左移码。
6.用位左移指令[SFTL]形成时十位左移码。
7.用位左移指令[SFTL]安排四个数码管轮番接通。
8.将四个位左移码分别译成七段数码管的字显示码,并考虑四个数码管轮番接通问题。
9.将字显示码用Y0—Y6输出。
个位编码表由编码表可得逻辑表达式:M40=(M1+M3+M4+M6+M7+M8+M9+M10)M100M41=(M1+M2+M3+M4+M5+M8+M9+M10)M100M42=(M1+M2+M4+M5+M6+M7+M8+M9+M10)M100M43=(M1+M3+M4+M6+M7+M9)M100M44=(M1+M3+M7+M9)M100M45=(M1+M5+M6+M7+M9+M10)M100M46=(M3+M4+M5+M6+M7+M9+M10)M100M60=(M21+M23+M24+M26+M27+M28+M29+M30)M012M61=(M21+M22+M23+M24+M25+M28+M29+M30)M012M62=(M21+M22+M24+M25+M26+M27+M28+M29+M30)M012 M63=(M21+M23+M24+M26+M27+M29)M012M64=(M21+M23+M27+M29)M012M65=(M21+M25+M26+M27+M29+M30)M012M66=(M23+M24+M25+M26+M27+M29+M30)M012十位编码表由编码表可得逻辑表达式:M50=(M13+M15+M16+M18)M101M51=(M13+M14+M15+M16+M17)M101 M52=(M13+M14+M16+M17+M18)M101 M53=(M13+M15+M16+M18)M101M54=(M13+M15)M101M55=(M13+M17+M18)M101M56=(M15+M16+M17+M18)M101M70=(M33+M35)M103M71=(M33+M34+M35)M103M72=(M33+M34)M103M73=(M33+M35)M103M74=(M33+M35)M103M75=M33*M103M76=M35*M103 输出:Y0=M40+M50+M60+M70Y1=M41+M51+M61+M71Y2=M42+M52+M62+M72Y3=M43+M53+M63+M73Y4=M44+M54+M64+M74Y5=M45+M55+M65+M75Y6=M46+M56+M66+M76AF G BE CD七段共阴数码管。
微机原理与接口技术课程设计报告设计题目:七段数码管数字时钟学院:信息科学与技术学院专业:电子信息工程姓名:学号:指导老师:完成日期:2013.12.10摘要该设计题目的主要内容是通过程序设计使LED数码管显示时间,利用接口芯片8255实现。
LED七段数码管数字钟具体完成功能:1.设计并完成LED七段数码管数字钟电路。
2.数字钟显示格式为:HH:MM:SS。
3.具有通过开关能够调整时、分、秒的功能。
目录1.实验内容 (3)2.七段数码管数字钟功能介绍 (3)3.七段数码管数字钟的电路图设计 (3)4.七段数码管数字钟的源程序 (4)5.七段数码管数字钟仿真结果 (9)6.课程设计体会 (10)7.参考文献 (10)1.实验内容通过对接口芯片编程,使七段数码管LED成为一个时钟,来显示时间。
显示时、分、秒。
2.七段LED数码管数字钟的功能介绍通过对接口芯片编程,使七段数码管LED成为一个时钟,来显示时间。
显示时、分、秒。
实验利用8255的B口向LED送显示数据,C口的高六位用来选LED的哪个数码管显示数据。
通过软件定时来响应当秒数达到60次时,调整分钟和小时。
3.七段LED数码管数字钟的电路设计4.七段数码管数字钟的源程序;***************************数据段*********************************DA TA SEGMENTCONT DW 0HSHI DB 23FEN DB 59MIAO DB 56LED D B 2,3,5,7,4,5SEGTAB DB 3FH,06H,5BH,4FH,66H,6DH,7DH,07H,7FH,6FH;数码管显示编码DA TA ENDS;*******************************************************************;***************************代码段*********************************CODE SEGMENT ;ASSUME DS:DA TA,CS:CODEIOA EQU 8000H; 端口号表示IOB EQU 8002H;IOC EQU 8004H;IOCON EQU 8006H;START:MOV AL,90H ;1001,0000B 写控制字,选择方式1,端口B、C工作在0方式,输出MOV DX,IOCONOUT DX,ALNOP;***************************主程序*********************************START1:CALL JISHICALL FENJIECALL DISPJMP START1;***************************计时子程序********************************* JISHI:CMP CONT,60JZ NEXTINC CONTJMP RETUNNEXT: MOV CONT,0CMP MIAO,59;JZ NEXT1INC MIAOJMP RETUNNEXT1: MOV MIAO,0CMP FEN,59;JZ NEXT2INC FENJMP RETUNNEXT2: MOV FEN,0CMP SHI,23;JZ NEXT3INC SHIJMP RETUNNEXT3: MOV SHI,0RETUN: RET;***************************分解子程序********************************* FENJIE:MOV AX,0MOV AL,SHIMOV CL,10DIV CLMOV LED,ALMOV LED+1,AHMOV AX,0MOV AL,FENMOV CL,10DIV CLMOV LED+2,ALMOV LED+3,AHMOV AX,0MOV AL,MIAOMOV CL,10DIV CLMOV LED+4,ALMOV LED+5,AHRET;***************************显示子程序*********************************DISP:;***************************时显示********************************* MOV AL,11111111BMOV DX,IOCOUT DX,ALLEA BX,SEGTABMOV AL,LED+0XLATMOV DX,IOBOUT DX,ALMOV AL,11011111BMOV DX,IOCOUT DX,ALCALL YSMOV AL,11111111BMOV DX,IOCOUT DX,ALLEA BX,SEGTABMOV AL,LED+1XLATMOV DX,IOBOUT DX,ALMOV AL,11101111BMOV DX,IOCOUT DX,ALCALL YS;***************************分显示********************************* MOV AL,11111111BMOV DX,IOCOUT DX,ALLEA BX,SEGTABMOV AL,LED+2XLATMOV DX,IOBOUT DX,ALMOV AL,11110111BMOV DX,IOCOUT DX,ALCALL YSMOV AL,11111111BMOV DX,IOCOUT DX,ALLEA BX,SEGTABMOV AL,LED+3XLATMOV DX,IOBOUT DX,ALMOV AL,11111011BMOV DX,IOCOUT DX,ALCALL YS;***************************秒显示********************************* MOV AL,11111111BMOV DX,IOCOUT DX,ALLEA BX,SEGTABMOV AL,LED+4XLATMOV DX,IOBOUT DX,ALMOV AL,11111101BMOV DX,IOCOUT DX,ALCALL YSMOV AL,11111111BMOV DX,IOCOUT DX,ALLEA BX,SEGTABMOV AL,LED+5XLATMOV DX,IOBOUT DX,ALMOV AL,11111110BMOV DX,IOCOUT DX,ALCALL YSRET;***************************延时子程序********************************* YS: MOV CX,500A1: NOPLOOP A1RET;********************************************************************** CODE ENDSEND START5.仿真结果6.课程设计体会虽然实验课只有那么几次,但是要想完整的做出数字钟还需要自己在课余时间好好去钻研,看着自己的努力成果,心里感到格外的欣慰。
一概述1.1 课程设计的目的和意义本文是利用AT89C51单片机结合七段显示器设计一个简易的定时闹铃时钟,可以放在计算机教室或是实验室中使用,由于用七段显示器显示数据,在夜晚或黑暗的场合中也可以使用。
可以设置现在的时间及显示闹铃设置时间,若时间到则发出一分钟闹铃响。
本课程设计主要用到AT89C51单片机定时器时间计时处理、按键扫描及七段显示器扫描的设计方法等等。
闹钟与我们的日常生活密不可分,通过闹钟的设计可以使我们进一步熟悉和掌握单片机的内部结构和工作原理,掌握单片机仿真软件Proteus的使用方法。
1.2 课程设计所需元件AT89C51×1,8255A×1 ,7SEG-MPX6-CC×1,AVX0402NPO33P×2,CRYSTAL×1,3WATT10K ×3,BUTTON×3,10WATT1K×8,74LS00×1,SOUNDER×1,MINRES300R×1,SW-SPDT×1。
1.3 设计任务在熟练掌握单片机及其仿真系统的使用方法的基础上,综合应用单片机原理,微机原理,微机接口技术等专业知识,设计采用一个AT89C51单片机控制的定时闹钟。
二系统总体方案及硬件设计2.1总体设计框图该数字定时闹钟是由AT89C51单片机控制的,采用24小时制计时。
基于单片机的数字定时闹钟在设计时需要解决三个方面的主要问题:一是LED显示模块的驱动和编程,二是有关单片机中定时器的使用,三是如何利用单片机的外中断实现时钟功能和运行模式的转化。
数字定时闹钟系统框图如图一所示,包括主电路和显示电路两大部分。
2.2 主电路主电路图如图三所示。
该电路使用P3端口的P3.0端口线实现整点报时功能;同样使用P3端口的P3.0端口实现闹钟功能。
整点报时信号用SOUNDER来模拟。
当整点时,P3.0端口所接的SOUNDER闹一分钟。
EDA课程数字钟设计报告(1)EDA课程数字钟设计报告一、设计目标:本次设计要求设计一款数字钟,要求具有如下功能:1.计时功能:能够以时、分、秒的形式显示时间,每经过一秒钟就自动更新时间。
2.报时功能:能够在每个整点或半个小时时报时,并具有报时器关闭功能。
3.闹钟功能:设定闹钟时间后,在设定时间到达时自动响铃。
4.指示功能:能够以数字形式指示时间,并能在背景板上对时间进行显示。
二、方案设计:1.硬件设计:本次设计所需器材包括Cyclone IV E FPGA,七段数码管以及电路底板。
Cyclone IV E是英特尔公司推出的第四代Cyclone系列FPGA器件,具有可编程的逻辑元件、存储器单元和DSP功能单元等特点,足以满足本项目所需的复杂性。
七段数码管是一种显示器件,可以用来显示数字和一些字母。
本设计采用了常见的共阳极七段数码管。
电路底板是一个电路板,用于连接各种测试设备并测试控制电路。
2.软件设计:本设计的软件应该被分为以下几个部分来实现:1.时钟模块:该模块负责自动更新钟表,更新范围应该包括时、分、秒的更新。
2.闹钟模块:该模块负责实现闹钟功能,比较当前时间和设定时间,如果相同,则自动响铃。
3.报时模块:该模块负责在每个整点或半个小时时报时,并可自动关闭报时器。
4.数字显示模块:该模块主要用于以数字形式指示时间,并能在背景板上显示时间。
5.用户交互模块:该模块负责接受用户输入,开关闹钟、报时器,并显示设置的时间和状态信息。
三、实现:1. 外部电路该设计采用七段数码管显示时间,其中每个数码管都有8个引脚,分别对应7条段和一个共阳极。
在数字显示时,需要依次将每个数码管复位,并发送相应的数据信号,以显示所需的数字。
数字与LED的亮度控制采用PWM宽度调制技术,可实现手动调节亮暗。
2. 操作流程本设计操作流程为:用户首先输入设定的闹钟时间、关闭报时器的时间间隔及报时器、闹钟等的开启与关闭状态。
系统开始计时并根据所设定的时间执行相应操作。
矿产资源开发利用方案编写内容要求及审查大纲
矿产资源开发利用方案编写内容要求及《矿产资源开发利用方案》审查大纲一、概述
㈠矿区位置、隶属关系和企业性质。
如为改扩建矿山, 应说明矿山现状、
特点及存在的主要问题。
㈡编制依据
(1简述项目前期工作进展情况及与有关方面对项目的意向性协议情况。
(2 列出开发利用方案编制所依据的主要基础性资料的名称。
如经储量管理部门认定的矿区地质勘探报告、选矿试验报告、加工利用试验报告、工程地质初评资料、矿区水文资料和供水资料等。
对改、扩建矿山应有生产实际资料, 如矿山总平面现状图、矿床开拓系统图、采场现状图和主要采选设备清单等。
二、矿产品需求现状和预测
㈠该矿产在国内需求情况和市场供应情况
1、矿产品现状及加工利用趋向。
2、国内近、远期的需求量及主要销向预测。
㈡产品价格分析
1、国内矿产品价格现状。
2、矿产品价格稳定性及变化趋势。
三、矿产资源概况
㈠矿区总体概况
1、矿区总体规划情况。
2、矿区矿产资源概况。
3、该设计与矿区总体开发的关系。
㈡该设计项目的资源概况
1、矿床地质及构造特征。
2、矿床开采技术条件及水文地质条件。