13级数字电子技术—总复习
- 格式:docx
- 大小:181.57 KB
- 文档页数:8
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。
数字电子技术复习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A。
J-K触发器B。
R—S触发器C。
D触发器D. T触发器7、十进制数6在8421BCD码中表示为——--——-———--—--—--———--——---—-—-——-—--——-——-——---( B )A。
0101 B。
0110 C。
0111 D. 10008、在图所示电路中,使__AY 的电路是--————--——-—-—----——-----————————-—-—--—-——--( A )A. 错误!B. 错误!C。
错误! D. 错误!9、接通电源电压就能输出矩形脉冲的电路是--------——-——-—-———-——--—-—-——-———--—-———-( D )A. 单稳态触发器B。
施密特触发器 C. D触发器 D. 多谐振荡器10、多谐振荡器有-———-———----————-——-—-———-——------—------—-—-—-—---——--—--—-—-—--———--——---—-—-( C )A. 两个稳态B. 一个稳态C。
没有稳态 D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是---—-—-( D )A。
与门B。
与非门 C. 或非门D。
异或门12、下列电路中属于时序逻辑电路的是-—--—-—-————-—-———-———--——------——----—-——-—-——-------( B )A 。
1、已知Y=A (B+C )+CD ,则= 。
2、已知,则Y ’= 。
3、三态门的三个状态分别是逻辑1态、逻辑0态和 。
4、若电源电压为V DD ,则COMS 反相器的阈值电压为 。
5、矩形脉冲的脉冲宽度与脉冲周期的比值,即q=t w /T 称为 ,它也可以认为是一个周期内 电平持续的时间。
6、全体最小项之和为 ,任意两个最小项的乘积为 。
7、请写出摩根定理的表达式: 。
8、TTL 反相器的输入端悬空相当于 (A 逻辑高电平、B 逻辑低电平)。
9、环型振荡器是利用延迟 反馈产生振荡的,它是将 个反相器首尾相接而构成的。
10、在设计任意进制计数器时,实现跳跃的方法有 和 两种。
11、全体最大项之积为 ,任意两个最大项之和为 。
12、=⊕1A 。
13.n 个变量有 个最小项。
14.当T 触发器的控制端接至固定的高电平时(即T 恒等于1),则特性方程为=+1n Q 。
有时也将这种接法的触发器叫做 触发器。
15.写出主从JK 触发器的特性方程 。
16.写出T 触发器的特性方程 。
17.写出D 触发器的特性方程 。
18.一个五位二进制加法计数器,由00000状态开始,问经过169个输入脉冲后,此计数器的状态为 。
19.某寄存器由D 触发器构成,有4位代码要存储,此寄存器必须有 个触20.描述同步时序电路有三组方程,指的是、和。
21.施密特触发器具有两个重要特点:一是施密特触发器属于触发,对于缓慢变化的信号同样适用,因此是一种优良的波形整形电路;二是具有特性,提高了它的抗干扰能力。
22.单稳态触发器有稳态和暂稳态两个不同的工作状态,暂稳态维持时间的长短取决于,与触发脉冲的宽度和幅值。
23.石英晶体多谐振荡器的振荡频率取决于石英晶体的频率,与外接电阻和电容。
24.压控振荡器是一种频率可控的振荡器,它的振荡频率随输入的变化而变化。
25.有同步RS触发器、维持阻塞D触发器、主从JK触发器,其中抗干扰能力最强的是,具有约束条件的是,具有空翻现象的是。
数字电路期末总复习知识点归纳详细一、简述亲爱的小伙伴们,又是一年一度的期末复习时刻来临了,这次复习的主角是数字电路知识。
让我们一起来看看哪些内容是重点,助力你的复习之旅吧!数字电路虽然听起来高大上,但其实与我们日常生活息息相关。
手机、电视、电脑等电子产品都离不开它。
因此掌握好数字电路知识,不仅对学习有帮助,还能更好地理解生活中的科技应用。
首先你得清楚数字电路的基本概念,比如什么是数字信号、什么是模拟信号。
这可是基础中的基础,得打好基础才能建起高楼大厦。
接下来是数字电路的逻辑门和逻辑代数,这些看似复杂的名词其实背后都有简单的逻辑原理,只要理解了就容易掌握。
别忘了组合逻辑和时序逻辑电路,它们是数字电路的核心部分,考试中的大题往往围绕它们展开。
此外数制与编码也不可忽视,它们在数字电路中有着举足轻重的作用。
1. 回顾本学期数字电路课程的重要性这个学期数字电路课程真是收获满满啊!时间过得飞快,转眼就要期末考试了,大家是不是觉得有必要好好复习一下呢?确实数字电路课程在电子信息技术领域可是非常关键的,这门课程就像打开了一扇神奇的大门,让我们了解了电子设备背后的秘密。
咱们学习的内容都是电子工程师必备的基础知识,对咱们未来无论是从事相关职业还是日常生活都很有帮助。
所以啊同学们,一定要重视这次的复习,为期末考试做好准备!这个段落力求简洁明了,使用口语化的表达方式,易于读者理解和接受。
同时加入了情感化的语气,增强了文章的人情味。
2. 复习目的与意义期末临近是时候开始我们的复习计划了,说到复习数字电路,可不是简单地过一遍课本,而是为了更好地掌握这门课的知识和技能,帮助大家在即将到来的期末考试中取得好成绩。
所以今天就来一起梳理下复习目的和意义,让大家明白为什么要这么认真地对待这次复习。
首先复习数字电路是为了巩固我们学过的知识,毕竟课本上的内容那么多,不可能一下子全记住。
通过复习我们可以再次梳理知识脉络,加深理解确保学过的内容都能牢牢掌握。
《数字电子技术》课程复习要点课程名称:《数字电子技术》适用专业:电类各专业辅导教材:阎石.数字电子技术基础.北京:高等教育出版社,2016年4月.第六版复习要点:第一章数制与码制(一)内容数制、码制;不同数制间的换算。
(二)要求掌握几种常用数制、码制;掌握不同数制间的换算。
习题:P18 1.4 1.8第二章逻辑代数基础(一)内容1.最小项、最大项;2.逻辑代数的基本公式和常用公式;3.逻辑函数的表示方法;4.逻辑函数的公式化简法;5.逻辑函数的卡诺图化简法。
(二)要求掌握最小项,了解最大项;掌握逻辑函数的表示方法;掌握逻辑函数的公式化简法和卡诺图化简法。
习题:例2.5.3 例2.5.4 例2.6.2 例2.6.6 例2.6.11 P57 2.6 2.102.13 2.16第四章组合逻辑电路(一)内容1.组合逻辑电路的分析方法;2.组合逻辑电路的设计方法;3.编码器、二进制译码器、二—十进制译码器、BCD七段显示译码器、数据选择器、二进制加法器、数值比较器等常用中规模组合逻辑电路的组成、工作原理及应用。
(二)要求掌握组合逻辑电路的分析方法和设计方法;熟悉二—十进制优先编码器的工作原理、熟悉译码器的工作原理及应用;熟悉数据选择器的工作原理及应用;熟悉加法器的工作- 1 -原理及应用。
熟悉常用中规模组合逻辑电路的功能扩展;了解组合逻辑电路的竞争冒险现象以及消除方法。
习题:例4.2.1 例4.3.1 P201 4.5 4.6 4.7第五章触发器(一)内容1.基本SR触发器的工作原理;2.钟控同步SR触发器工作原理;3.主从边沿JK、T、D触发器的电路结构和动作特点及逻辑功能的描述方法。
(二)要求了解各种常用触发器的电路结构和动作特点;掌握钟控JK、T、D触发器的逻辑功能和特性方程。
习题:例5.2.1 例5.3.1 例5.3.3 P250 5.1 5.3 5.9 5.18第六章时序逻辑电路(一)内容1.同步和异步时序逻辑电路的分析方法;2.双向移位寄存器、四位二进制加法计数器、十六进制可逆计数器、十进制可逆计数器等常用时序逻辑电路的工作原理和使用方法;3.常用集成计数器构成任意进制计数器;4.同步时序逻辑电路的设计。
一、填空题:1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
15、逻辑代数又称为布尔代数,数字逻辑中的有与, 或, 非基本逻辑运算。
16、逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和卡诺图。
18、数字信号的特点是在时间上和幅度上都是断续变化的,其高电平和低电平常用1 和0 来表示。
19、在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。
20、(10110010.1011)2=( 262. 54 )8=( B2. B )16。
21、( 35.4)8 =(011101.100) 2 =(29. 5)10 =( 2D.8 )16=( 00101001.0101 )8421BCD。
数字电子技术复习常见问题汇总第一章 逻辑代数基础一、 数制编码1、各种进制之间的相互转化和用编码表示数 例1、(10110.101)B =(_________)D =(___________)H =(____________)8421BCD=(__________)5421BCD =(__________)余三BCD注意:此种题型重要,必须掌握。
2、给定一个函数F ,求它的反函数和对偶函数例2、已知)()C A C A B C B AC F +++=,则________________________=F ,方法:求反函数的方法是:(1) 与和或互换,0和1互换,原变量和反变量互换,(2) 此互换过程不能改变原函数运算顺序,同时如果非号不是单变量的非号,则应保留。
求对偶函数的方法是:(1) 与或互换,0和1互换,注意原变量和反变量不互换。
(2) 互换过程不能改变原函数的运算顺序。
解:[][]))(())(())(())((C A C A B C B C A F C A C A B C B C A F +++•++='+++•++=二、 代数法化简逻辑函数1、 给定一个函数,求:与或式和与非—与非式方法:求函数的与或式和与非—与非式,采用先求与或式,然后两次求反即可 例3、C B C B B A B A F +++=,采用代数法求F 的与或式和与非—与非式 解:方法1:先求与或式,采用添项法CB C A B A C B C A C B B A C B C A C B B A C B C A B A C B B A C B C A C B B A B A C B C B B A B A F ++=+++=+++=++++=++++=+++=)()()(解、此方法采用添项法,技巧性较强,此时可以先用卡诺图化简, 从图上观察合并项的规律BA CBC A C B C B A B A C B A C B A BC A C B C B A C B A B A BC A C B A C B C B B A B A F ++=+++++=+++++=+++=)()()(求出与或式后,再两次求非,即得函数的与非—与非式C B C A B A C B C A B A C B C A B A F ••=++=++==2、给定一个函数,求:或非—或非式,或与式,与或非式方法:先求反函数的与或式,然后求出函数的与或非式,再变形得或非—或非式,或与式例4、E D CE BCE ACE B A F ++++=,采用代数法求F 的或非—或非式,或与式,与或非式解:)()E B (D C B ()E A (D C (F )(EC ED C F )())()((或与式))或非式或非与或非式+•++•+•++=⇒−+++++++++=⇒+++=⇒+++=+++=++=⇒++=++++=A B D B A A EB DC B E AD C A F EB DC B E AD C AE D E C B A E D CE B AF ED CE B A E D CE BCE ACE B A F三、 卡诺图法化简逻辑函数 1、 一般逻辑函数的化简:(1) 求函数的与或式和与非—与非式,可以采用圈1法,求出与或式后两次求反。
一、填空题(每空 2 分) 1. 数字电路主要是研究电路输出与输入信号之间的 关系,故数字电路又称为逻辑电路。
2. 74ls20芯片内包含是2个, 输入 逻辑门。
3.已知F 则= 。 4.三态门电路的输出有 、 和 3种状态。 5.TTL与非门多余的输入端应接 。 6.驱动共阳极七段数码管的译码器的输出电平为 有效。 7、CT54系列和CT74系列具有完全相同的电路结构和电气性能参数,所不同的是CT54系列常用于 ,CT74系列常用于 。
8、TTL集成JK触发器正常工作时,其dR和dS端应接 电平。 9、一个 JK 触发器有 个稳态,它可存储 位二进制数。 10、常用逻辑门电路的真值表如下表所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。F 1 为 ;F 2为 ;F 3为 。 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1
11二进制数只有 和 两个数码,其加法运算进位规则为 。
12. 74ls20芯片内包含是2个, 输入 逻辑门。 13. 数字电路主要是研究电路输出与输入信号之间的 。 14驱动共阴极七段数码管的译码器的输出电平为 有效。 15.CMOS电路的特点是:静态功耗 。输入电阻高,噪声容限 。 16.8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有 个最小项。
17.触发器的输出状态由触发器的 和 状态决定。 18.八进制数 (34.2 ) 的等值二进制数为 ; 十进制数 98 的 8421BCD 码为 。
19.TTL 与非门的多余输入端悬空时,相当于输入 电平。 20.一个 JK 触发器有 个稳态,它可存储 位二进制数。
21. 74ls20芯片内包含是2个, 输入 逻辑门。 22十进制数(23.76)10对应的二进制数为 。8421BCD码为 。
23在数字电子技术中,被传递、加工和处理的信号是 。 24描述逻辑函数值与对应变量取值关系的表格叫 。 25组合逻辑电路的特点是输出状态只与 ,与电路原有状态 。
26译码器按其功能的不同分为三种形式: 、 、 。
27.计数器中各触发器的时钟脉冲是同一个,触发器状态更新是同时的,这种计数器程 。
28.逻辑函数L = + A+ B+ C +D = 。 29.三态门输出的三种状态分别为: 、 和 。
30.JK触发器的特性方程 = 。
二、选择题(每题 2 分) 1.二进制数的权值为( )。 A.10的幂 B.2的幂 C.16的幂 D.8的幂
2.在二进制计数系统中每个变量的取值为( )。 A.0和1 B.0~7 C.0~10 D. 0~16 3. 函数F(A,B,C)=AB+BC+AC的最小项表达式为( ) 。 A.F(A,B,C)=∑m(0,2,4) B. F(A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7)
4.逻辑函数Y1=AB和Y2=AB满足( )。 A. Y1与Y2互为反函数 B. Y1与Y2互为对偶式 C. Y1与Y2相等 D. Y1与Y2既互反也对偶
5.集电极开路门(OC门)在使用时,输出端需通过电阻接( )。 A.地 B.电源VCC C.输入端 D.以上都可以
6.二-十制编码器的输入编码信号应有( )。 A.2个 B.4个 C.8个 D.10个
7.从多个输入数据中选择其中一个输出的电路是( )。 A.数据分配器 B.数据选择器 C.数值比较器 D.编码器
8.加/减计数器的功能是( ) A.既能进行加法计数又能进行减法计数 B.加法计数和减法计数同时进行 C.既能进行二进制计数又能进行十进制计数 D.既能进行同步计数又能进行异步计数
9.为了提高555定时器组成的多谐振荡器的频率,对外接R、C值改变应为( ) A.同时增大R、C的值 B.同时减小R、C的值 C.同比减小R、增大C的值 D.同比减小C、增大R的值
10.已知74LS138译码器的输入三个使能端(STA=1, =0, =0)时,地址码A2A1A0=011,则输出 是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111
11.L=AB+C 的对偶式为:( ) 。 A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 12.半加器和的输出端与输入端的逻辑关系是 ( ) 。 A、 与非 B、或非 C、 与或非 D、异或 13.TTL 集成电路 74LS138 是3-8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为( )。 A . 00100000 B. 11011111 C.11110111 D. 00000100 14.属于组合逻辑电路的部件是( )。 A、编码器 B、寄存器 C、触发器 D、计数器 15.下列数字中,不是余3码的是( ) A.1011 B.1010 C.0000 D.0110
16. n个变量最小项的个数共有( )。 A.2n B.n2 C.2n D. 2n-1
17.二-十制编码器的输入编码信号应有( )。 A.2个 B.4个 C.8个 D.10个
18.由与非门组成的同步RS触发器在CP=1时,输入R和S信号同时由1变为0时,输出状态为( )。 A.0状态 B.1状态 C.状态不变 D.状态不确定
19.从多个输入数据中选择其中一个输出的电路是( )。 A.数据分配器 B.数据选择器 C.数值比较器 D.编码器
20.输出低电平有效的二-十进制译码器输出5Y=0时,它的输入代码为( )。 A.0101 B.0011 C.1001 D.0111
21.构成计数器的主要电路是( )。 A.与非门 B. 或非门 C.触发器 D.组合逻辑电路
22.加/减计数器的功能是( ) A.既能进行加法计数又能进行减法计数 B.加法计数和减法计数同时进行 C.既能进行二进制计数又能进行十进制计数 D.既能进行同步计数又能进行异步计数
23.为了提高555定时器组成的多谐振荡器的频率,对外接R、C值改变应为( ) A.同时增大R、C的值 B.同时减小R、C的值 C.同比减小R、增大C的值 D.同比减小C、增大R的值 24.已知74LS138译码器的输入三个使能端(STA=1, =0, =0)时,地址码A2A1A0=011,则输出 Y7 ~Y0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 11.请判断以下哪个电路不是时序逻辑电路( )。 A、计数器 B、寄存器 C、译码器 D、触发器
25.下列几种TTL电路中,输出端可实现线与功能的电路是( )。 A、或非门 B、与非门 C、异或门 D、OC门 26.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。
27.图中所示电路为由555定时器构成的( )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器
三、判断题(每题1分) ( )1. 余3BCD码是用3位二进制数表示1位十进制数。 ( )2. 同或门一个输入端接高电平时,可作反相器使用。 ( )3. 卡诺图化简逻辑函数的本质就是合并相邻最小项。 ( )4. CMOS传输门可输出高电平、低电平和高阻态三个状态。 ( )5. 组合逻辑电路全部由门电路组成。 ( )6. 异步计数器中的各个触发器必须具有翻转功能。 ( )7. 4位二进制计数器也是一个十六分频电路。 ( )8. 施密特触发器可将输入的模拟信号变换成矩形脉冲输出。 ( )9. 数据选择器用以将一个输入数据分配到多个制定输出端上的电路。 ( )10. 边沿JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,对输出Q的状态随之变化。 ( )11. 列逻辑函数真值表时,若变量在表中的位置变化,就可以列出不同的真值表。 ( )12. 二进制数转化为十进制数的方法是各位加权系数之和。 ( )13. 无论变量如何取值,几个最小项之和都是零,则这几个最小项需是无关项。 ( )14. 2输入或非门的一个输入端接低电平时,可构成非门。 ( )15. 数值比较器是用于比较两组二进制数大小或相等的电路。 ( )16. 优先编码器只对多个输入编码信号中优先权最高的信号进行编码 ( )17. 同步计数器和异步计数器串行级联后变为异步计数器。 ( )18. 改变多谐振荡器外接电阻R和电容C的大小,可改变输出脉冲的频率。 ( )19. 异步计数器的计数速度比同步计数器快。 ( )20. 同步JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,对输出Q的状态不会有影响。
( )21. 二进制数的权值是10的幂 。 ( )22. BCD码是用4位二进制数表示1位十进制数。 ( )23. 逻辑函数的标准与-或式又称为最小项表达式,他是唯一的。 ( )24. 74LS20和CC4012这两种芯片所完成的逻辑功能是一样的。 ( )25. 多个集电极开路门(OC门)输出端并联且通过电阻接电源时,可实现线与。 ( )26. 译码器的功能和编码器正好相反,它是将输入的二进制代码译成相应的电平信号输出。 ( )27. 同步RS触发器在CP=1期间,输出状态随输入R、S端的信号变化。 ( )28. 上升沿D触发器在输入D=1时,输入时钟脉冲CP上升沿后,触发器只能翻到1的状态。 ( )29. 由触发器组成的电路是时序逻辑电路。 ( )30. 同步时序逻辑电路的分析方法和异步时序逻辑电路的分析方法完全相同。
四、用卡诺图化简下列逻辑函数为最简与-或表达式。(每小题5分) 1. BDABCDCADCBACDBAY 2.Y(A、B、C、D)= ∑m(0,1,4,5,9,10,11,13,15) 3. YABACBC 4.Y(A、B、C、D)= ∑m(0,2,5,7,8,10,12,14,15)
五、分析及画图题(共36分) 1.请分析改图所完成的功能,并回答问题。(16分) (1)写出驱动方程、状态方程,列出状态转换真值表。 (2)请根据CP画出Q0,Q1,Q2,Q3的时序图。 (3)请分析该电路完成的功能。