数字系统设计与Verilog_HDL(第4版)[王金明]第1章
- 格式:ppt
- 大小:1.15 MB
- 文档页数:27
课程设计任务书学院信息科学与工程学院专业电子信息科学与技术学生姓名张迎曦学号0903070131设计题目基于vhdl的拔河游戏机设计内容及要求:课题:基于vhdl的拔河游戏机设计用7个发光二极管排列成一行,模拟拔河过程。
游戏开始时只有中间的发光二极管点亮,作为拔河的中心线。
用按键来模拟拔河队员,按下键表示用力,根据甲乙双方按键的快慢与多少,决定亮点移动的方向。
移到任一方终端二极管时,该方获胜,(1)、设置“比赛开始”按键,实现一对一拔河;(2)、设置复位键,按下后比分清零,双方重新开始比赛;进度安排:第十六周(前两天):查找资料第十六周(第3、4天):总体设计第十七周(第5、6天):模块设计第十七周(第7、8天):仿真与测试第十七周(第9、10天):撰写论文及答辩指导教师(签字):年月日学院院长(签字)年月日摘要随着现代社会的发展,科技的进步,现在的游戏是越来越多样化,拔河现在不仅仅用一个绳子来比赛也科技用电子来模拟,使游戏变的更加有有趣味。
本次设计使用 Quartus II工具来设计拔河游戏机的实现。
其主要是实现拔河游戏的功能,其中分为两大模块,即分为玩家输入模块和控制模块。
通过双方按键的快慢多少来进行比较,己方按一次加一,对方按一次减一,知道有一方累计加到四次方为赢。
关键字:FPGA ;拔河;波形图;ASM图目录1.引言 (3)2.系统的设计要求 (3)4.控制系统控制算法模型的建立(ASM图的建立 (4)5.系统程序设计 (6)5.1设计的具体实现 (6)6.运行结果与分析 (9)6.1波形仿真 (9)参考文献 (13)1.引言随着现代社会的发展,科技的进步,现在的游戏是越来越多样化,拔河现在不仅仅用一个绳子来比赛也科技用电子来模拟,使游戏变的更加有有趣味。
1课题背景随着现代社会的发展,科技的进步,现在的游戏是越来越多样化,拔河现在不仅仅用一个绳子来比赛也科技用电子来模拟,使游戏变的更加有有趣味。
USB3.0中的CRC校验原理及实现王良俊;马琪【摘要】CRC is an important error detection measure which protects over control and data fields in USB specification.The basic packet format and characteristics of CRC computation in USB3.0 are analyzed. The parallel circuits of CRC generation in transmitter and CRC detection in receiver are designed, which can detect whether the packets in the event of damage during transport. At last, Simulation results prove its validity. Compared with traditional serial circuit, the parallel circuit for which the clock frequency can be reduced, the circuit can be achieved easily and the power consumption can be significantly reduced.%循环冗余码(CRC)是USB协议中重要的错误检测措施.在此分析了USB 3.0数据包的基本格式以及USB 3.0协议中CRC校验的特点,针对USB 3.0数据高速传输的要求,设计实现并行发送端CRC产生和接收端CRC校验电路,功能仿真结果证明了其有效性.【期刊名称】《现代电子技术》【年(卷),期】2011(034)018【总页数】3页(P170-171,174)【关键词】USB 3.0;CRC校验;Verilog HDL代码;仿真结果【作者】王良俊;马琪【作者单位】杭州电子科技大学微电子CAD研究所,浙江杭州310037;杭州电子科技大学微电子CAD研究所,浙江杭州310037【正文语种】中文【中图分类】TN919-34在通用串行总线(USB)的数据传输过程中,数据循环冗余校验(CRC)[1]是为了保证数据传输中数据的正确性而采用的数据保护方法。
利用veril og实现FIFO摘要:本文先介绍了一下关于FIFO的基本概念,工作原理,功能,同步与异步的分类等。
然后基于RAM实现了一个同步FIFO。
该FIFO通过巧妙地应用地址位和状态位的结合实现对空、满标志位的控制。
从而减小了设计的复杂度。
关键词:FIFO,同步,仿真,quartus。
1.FIFO简介FIFO (First Input First Output) 一种先进先出的数据缓存器,先进入的数据先从FIFO缓存器中读出,与RAM相比没有外部读写地址线,使用比较简单,但只能顺序写入数据,顺序的读出数据,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。
1.1 FIFO的工作原理对于FIFO,读写指针都指向一个存储器的初始位置,每进行一次读写操作,相应的指针就递增一次,指向下一个存储器位置。
当指针移动到了存储器的最后一个位置时,它又重新跳回初始位置。
在FIFO非满或非空的情况下,这个过程将随着读写控制信号的变化一直进行下去。
如果FIFO处于空的状态,下一个读动作将会导致向下溢(underflow),一个无效的数据被读人;同样,对于一个满了的FIFO,进行写动作将会导致向上溢出(overflow),一个有用的数据被新写入的数据覆盖。
这两种情况都属于误动作,因此需要设置满和空两个信号,对满信号置位表示FIFO处于满状态,对满信号复位表示FIFO非满,还有空间可以写入数据;对空信号置位表示FIFO处于空状态,对空信号复位表示FIFO非空,还有有效的数据可以读出。
FIFO设计的难点在于怎样判断FIFO的空/满状态。
为了保证数据正确的写入或读出,而不发生溢出或读空的状态出现,必须保证FIFO在满的情况下,不能进行写操作。
在空的状态下不能进行读操作。
1.2 FIFO的一些重要参数FIFO的宽度:也就是英文资料里常看到的THE WIDTH,它指的是FIFO一次读写操作的数据位,就像MCU有8位和16位,ARM 32位等等。
实践教学要求与任务:输入24bitRGB信号存放于片外SRAM,输出VGA驱动信号(1)显示数据24bit构成MSB为R,LSB为B;(2)构造SRAM访问电路,设计输出驱动时序电路;(3)屏幕800*600;刷新时间33ms;时钟40MHz;(4)使用SMIC工艺库smic18_IP6M完成设计;(5)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、物理验证。
工作计划与进度安排:本设计持续 15 天,其中最后一天(周五)为答辩时间。
第 1-2 天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第 3-5 天:完成设计与验证方案,经指导老师验收后进入模块电路设计(验收设计文档);第 6-9 天:完成模块电路设计,进行代码输入,并完成代码的仿真(验收代码与仿真结果);第 9-10 天:约束设计,综合(验收约束与综合结果);第 11-12 天:布局布线,完成版图(验收版图结果);第 13-14 天:物理验证、后仿真,修改设计(验收物理验证结果和时序仿真结果);第 15 天:整理设计资料,验收合格后进行答辩。
摘要VGA是IBM在1987年随PS/2机一起推出的一种视频传输标准,具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用。
虽然在现如今的计算机领域,VGA显示器接口以略显过时,但因其仍然是最多制造商所共同支持的一个标准。
所以个人电脑在加载自己独特的驱动之前,都必须支持VGA的标准,被也说明了VGA在显示标准中的重要性与兼容性。
在本课设中,设计完成了一个支持分辨率为800*600,刷新频率为60Hz的VGA驱动电路。
并完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、物理验证。
关键字:VGA驱动电路;Verilog HDL;半定制目录引言 (1)VGA显示驱动电路设计 (2)1. 电路设计 (2)1.1 设计要求 (2)1.1.1 设计功能 (2)1.1.2 设计环境 (2)1.2 VGA电路基本原理及参数 (2)1.3 设计规范 (4)1.3.1 接口规范 (4)1.3.2 功能规范 (4)1.3.3 性能规范 (4)1.4 电路模块设计 (5)2. 电路仿真与分析 (6)2.1 代码输入 (6)2.2 功能仿真 (6)2.3 FPGA验证 (7)3. 电路逻辑综合 (9)3.1 约束脚本 (9)3.2 时序报告 (9)3.3 面积报告 (10)4. 电路版图设计 (11)4.1 布局 (11)4.2 时钟线优化 (11)5. 物理验证 (13)总结 (14)参考文献 (15)附录一:设计代码 (16)附录二:测试平台 (20)附录三:约束脚本 (22)附录四:管脚文件 (25)引言本文采用Verilog 硬件描述语言描述VGA显示电路,VGA作为一种标准的显示接口得到广泛的应用。
五邑大学基于FPGA的数字系统设计报告题目:密码锁院系信息学院专业电子信息工学号13071814学生姓名江建钊指导教师赵顺喜一、设计的要求和意义1、实验目的:1)训练从概念到产品的设计全过程;2)综合运用各种设计方法。
2、实验原理和要求:图9-1 密码锁输入输出信号示意图图 9-1 k0~k9为数字键盘,用拨码开关实现(以为实验板上只有4个轻触开关),当按下ki=1时,代表一个对应i的BCD码。
setup为密码设置开关,用拨码开关实现,start_set为开始密码设置键,用轻触开关实现,当setup为高电平且start_set按下时为密码设置状态。
Start为开始密码输入键,用轻触开关实现,当setup为低电平且start按下时为密码输入状态。
Open为密码输入完成按键,当open按下,如果密码输入错误,输出信号lock=0,led1=0,led2=1(警示灯),spk=1(报警);如果密码输入正确,输出信号lock=1,led1=1,led2=0(警示灯),spk=0(报警)。
I_setup为复位按键,用轻触开关实现,当I_setup按下,强制将输出信号清零。
3、设计任务与要求:1)设计符合上述功能的密码锁控制电路;2)可以用各种设计方法;3)进行仿真;4)把设计下载到实验箱并验证。
二、系统设计1、软件设计流程及描述:图9-1 程序设计流程图图9-1设计流程可以分为3部分:密码设置、密码输入、密码输入结果判断和复位。
它们都是并发执行的。
2、程序源代码module jjz1(lock,led1,spk,led2,setup,start,start_set,open,k,I_setup);input[9:0] k;input start,setup,start_set,open,I_setup;output reg lock,led1,spk,led2;reg in,in_set;reg[3:0] code,c,c1,c2,c3,out1,out2,out3;reg[2:0] state,state_set;//*****************密码设置**************//always @(setup)beginbegincase(k)10'b00_0000_0001:begin c<=4'h0;in_set<=1;end //密码按键扫描按键;10'b00_0000_0010:begin c<=4'h1;in_set<=1;end10'b00_0000_0100:begin c<=4'h2;in_set<=1;end10'b00_0000_1000:begin c<=4'h3;in_set<=1;end10'b00_0001_0000:begin c<=4'h4;in_set<=1;end10'b00_0010_0000:begin c<=4'h5;in_set<=1;end10'b00_0100_0000:begin c<=4'h6;in_set<=1;end10'b00_1000_0000:begin c<=4'h7;in_set<=1;end10'b01_0000_0000:begin c<=4'h8;in_set<=1;end10'b10_0000_0000:begin c<=4'h9;in_set<=1;enddefault: begin c<=4'ha;in_set<=0;endendcaseendendalways @( posedge start_set or posedge in_set)beginif(start_set ) //beginstate_set<=0;c1<=4'hb;c2<=4'hb;c3<=4'hb;endelsecase(state_set)0:begin c1<=c;state_set<=1;end1:begin c2<=c;state_set<=2;end2:begin c3<=c;state_set<=3;endendcaseend//***************************************////**************密码输入*****************//always @(!setup)begincase(k)10'b00_0000_0001:begin code<=4'h0;in<=1;end //按键扫描; 10'b00_0000_0010:begin code<=4'h1;in<=1;end10'b00_0000_0100:begin code<=4'h2;in<=1;end10'b00_0000_1000:begin code<=4'h3;in<=1;end10'b00_0001_0000:begin code<=4'h4;in<=1;end10'b00_0010_0000:begin code<=4'h5;in<=1;end10'b00_0100_0000:begin code<=4'h6;in<=1;end10'b00_1000_0000:begin code<=4'h7;in<=1;end10'b01_0000_0000:begin code<=4'h8;in<=1;end10'b10_0000_0000:begin code<=4'h9;in<=1;enddefault:begin code<=4'ha;in<=0;endendcaseendalways @(posedge start or posedge in)beginif(start)beginstate<=0;out1<=4'hb;out2<=4'hb;out3<=4'hb;endelsebegincase(state)0:begin out1<=code;state<=1;end1:begin out2<=code;state<=2;end2:begin out3<=code;state<=3;endendcaseendend//****************************************////*************密码输入结果判断和复位*********//always @(posedge I_setup or posedge open)beginif(I_setup)begin lock<=0;led1<=0;spk<=0;led2<=0;end // I_setup为高电平是复位;else //open高电平触发下面语句; beginif ((out1==c1)&&(out2==c2)&&(out3==c3)) //判断out1,out2,out3是否//与c1,c2,c3全相等?begin lock<=1;led1<=1;spk<=0;led2<=0;end //是则密码输入结果正确; elsebegin lock<=0;led1<=0;spk<=1;led2<=1;end //否则密码输入结果错误; endend//****************************************//endmodule3、仿真结果及分析1) 密码输入正确输出的仿真波形图图9-3密码输入正确及输出由图9-3可以看出K0~K9按键分别认为0~9。
0 引言在科技高度发展的今天,随着大规模集成电路和计算机的发展,现代电子设计的方法与技术也在不断发生变化。
目前,比较有效的电子设计方法是将板卡设计、可编程逻辑设计和软件开发融合在一起。
而且,计算机的应用与发展已经在人们的日常生活中逐渐崭露头角。
大多数电子产品多是由计算机电路组成,本次设计的课题就是基于计算机电路的时钟脉冲信号、状态控制等原理设计出的数字跑表。
跑表是体育比赛中常用的计时仪器,所以对时间的精确度很高。
1 系统设计1.1 总体设计基于前面的分析,课题数字跑表设计由FPGA器件完成按键控制、数字的显示等核心数字电路的功能。
设计数字跑表,令它通过两个按键来控制计时的开始和结束,一个是清0控制按键,用于设置跑表为初始零状态;另一个是开始/停止控制按键,在清0控制按键无效的时候,按一下开始/停止键则计时器开始计时,再按一下则暂停计时,再按一下则继续计时。
数字跑表总体设计框图如图1所示。
1.2 各部分模块设计根据此设计流程,我们可以将数字跑表的设计分为三个主要部分:(1)分频首先根据FPGA器件的基础时钟,进行时钟的设计,将器件自带的时钟频率进行分频,分频成为课题数字跑表所需的时钟信号,课题要求输入时钟频率为100Hz,100Hz=0.01s,使其满足数字跑表计时精度为10ms的要求,我们已知的FPGA器件上自带的时钟信号为50MHz。
图1 数字跑表的流程框图(2)控制根据要求数字跑表要具有控制功能,通过两个按键控制,一个为清零控制按键,控制异步清零,和启动功能,用于设置跑表为初始零状态,另一个按键为开始/停止按键,控制数字跑表的启动和停止,按一下开始/停止键则计时器开始计时,再按一下则暂停计时,再按一下则继续计时。
(3)显示最后一步,对所得的数据进行处理,并将其显示。
由显示的时分秒用7段数码管显示出来。
将三个部分整合起来放在index, design idea, design scheme, circuit design of the system, design of the corresponding module of the system, system hardware implementation and test results.Keywords: digital stopwatch;FPGA;Verilog HDL language始/暂停按键)输出信号:MSH,MSL,SH,SL,MH,ML(7段数码管)分频部分器件图如图4所示。
上海建桥学院本科课程教学大纲【硬件设计语言及电路仿真】【HDL Hardware Description Language and circuit simulation】一、基本信息课程代码:【b0822101】课程学分:【3学分】面向专业:【微电子学专业】课程性质:【基础必修课】开课院系:电子系使用教材:主教材【《Verilog HDL 与数字系统设计简明教程》吴弋编人民邮电出版社 2009】辅助教材【《数字系统设计与Verilog HDL》(第二版) 王金明编电子工业出版社2005】参考教材【《Verilog数字系统设计教程》夏宇闻编北京航天航空大学出版社2008】先修课程:【数字逻辑电路 b08214021(4)】二、课程简介本课程是微电子、电子、通信专业的一门重要的专业课,是学生学习专业课和从事本专业的科研、生产工作的重要基础。
该门课程主要分为两大部分:第一部分主要使学生初步了解EDA技术的现状与发展,以及EDA技术自顶向下的设计方法,要求学生可熟练应用EDA工具平台(QuarutsII、Modelsim等开发软件)对可编程芯片(FPGA或CPLD)进行电路或系统的设计、仿真、下载与调试。
第二部分基于硬件描述语言进行数字电路系统的设计与仿真则是该门课程的核心内容。
这部分重点介绍目前比较流行的硬件描述语言——Verilog HDL语言,以及它的基本语法、基本结构、建模方法、模块调用以及模块测试等。
并且给出不少目前较为常用的数字电路模块的编程实例,如加法器、编码器、译码器、数据选择器等组合逻辑电路,触发器、锁存器、计数器、移位寄存器等时序逻辑电路,以及Mealy状态机、Moore状态机等等。
通过本课程的学习,使学生能够比较熟练地使用QuartusII等常用EDA软件对可编程芯片进行一些简单电路系统的设计,如交通灯控制电路,LED点阵显示,自动售货机控制电路,音乐播放器等。
三、选课建议FPGA设计是数字集成电路设计的重要组成部分和实践环节,属于应用部分,是数字集成电路设计的后续课程,应安排在数字电路课程之后。
基于Verilog-HDL的信号处理板卡中双向端口的设计陈美燕 王丹(西南交通大学电子信息科学与技术学院四川 成都 610031) 摘要: 选用Xilinx的Virtex-4芯片,美国德州仪器Texas Instruments公司C6000的 DSP-TMS320C6713,设计一个高速信号(采集)处理板,介绍了其系统构成,以及各模块的逻辑框图。
应用Verilog-HDL语言对双向(inout)端口进行了描述,同时给出仿真初始化双向端口I/O的方法。
关键词:双向端口 FPGA DSP Verilog HDLDesign of I/O port in FPGA baseing on Verilog HDL insignal processing boardMeiyan Chen Dan WangAbstract:Selecting Xilinx Virtex-4 chip, and Texas Instruments company’s C6000DSP-TMS320C6713, It designs a high-speed signal (acquisition) processing board,introducing its system constitutes, as well as the diagram of the logic modules.It Describes bi-directional (inout) ports using VerilogHDL language, and also givesthe methods of simulation initialization. Keywords: I/O port ,FPGA,DSP,Verilog HDL.1 引言本系统以较高的采样速率,利用FPGA对AD模数芯片的控制实现采集,一般地说,所采集的数据又不是实时地传送到用户端进行后续处理,因此,首先要实时地存储数据,然后再向PC机传送。
东华理工大学机械与电子工程学院基于VHDL语言的8位数字密码锁设计一、摘要:数字控制的电子密码锁已经广泛应用在办公室、公司、宾馆、小区住宅等场所。
EDA技术的应用引起了电子产品系统开发的革命性变革。
利用先进的EDA工具,基于硬件描述语言,可以进行系统级数字逻辑电路的设计。
本文简述了VHDL语言的功能及其特点,并以8位串行数字锁设计为例,介绍了在QUARTUS II 6.0开发软件下,利用VHDL硬件描述语言设计数字逻辑电路的过程和方法。
关键词: QUARTUS II 6.0 EDA 电子密码锁(电子设计自动化) VHDL语言语言设计串行密码锁硬件描述语言数字逻辑电路Based on VHDL language 8 digits combination lock design Digital control of electronic locks has widely used in office, companies, hotels, residential area and etc.EDA technology application caused a electronic product development system of the revolutionary transformation. Using advanced EDA tools, hardware based description language, can undertake system in digital logic circuit design. This paper describes the function and characteristics of VHDL language, and eight serial number lock design as an example, this paper introduces QUARTUS II 6.0 software development in of VHDLhardware design of digital logic circuit process and method.Keywords: QUARTUS II 6.0, EDA (electronic design automation), electronic locks and VHDL language, language design, serial, locks and hardware description language, digital logic circuit二、引言:电子密码锁系统主要由电子锁体、电子密匙等部分组成,一把电子密匙里能存放多组开锁密码,用户在使用过程中能够随时修改开锁密码,更新或配制钥匙里开锁密码。
S PI 总线接口的FPG A 设计与实现 杨承富1,徐志军2(1.解放军理工大学通信工程学院研究生2队,江苏南京210007;2.解放军理工大学通信工程学院电子信息工程系)摘 要:文中介绍了采用Alter ea 公司F LEX 10K 型的F PG A 器件实现串行外设接口(SPI)的原理与过程,给出了逻辑框图以及部分V erilog代码。
用此种方法实现的接口与专用接口芯片相比,具有使用灵活,系统配置方便的优点。
关键词:串行外设接口;现场可编程门阵列;V erilog 硬件描述语言中图分类号:T P336文献标识码:A 文章编号:0032-1289(2004)02-0072-05Design and Implemen t SPI Bus Interface with FPGAYAN G Cheng -fu 1,X U Zhi -jun 2(1.Postg raduate T ea m 2ICE,P L AU S T,Na njing 210007,China;2.Depar tment of Eelc tro nic Info r ma tio n Eng nee ring ICE,PL A U ST )Abstract :The theo ry and the wa y of im plementing a SPI interface w ith FPGA areintroduced,and the blo ck diag ram a nd som e Verilog code are presented.The chip implemented in this way has mo re agility and is m ore conv enient to co nfigure than others.Key words :SPI interface ;FPGA ;Verilog HDL串行外设接口SPI(Serial Peripheral Interface)是Mo to ro la 公司推出的一种同步串行接口。
中国计量学院现代科技学院课程设计报告课程设计名称数字频率计的设计系(部)信息工程系专业班级通信102班姓名学号指导老师2013年 06 月 23 日目录前言…………………………………………………………………………( 2 )第一章设计要求……………………………………………………………( 3 )1.技术要求………………………………………………………………(3 )2.技术要求………………………………………………………………(3 )第二章设计总方案……………………………………………………………( 4 )1.设计软件:Quartus II……………………………………………………(4 )2.数字频率计的实现原理及整机原理框图………………………………(4 )3.各模块电路的设计要求及功能仿真……………………………………(5 )第三章顶层电路及仿真………………………………………………………(10 )第四章心得体会………………………………………………………………(14 )第五章参考文献………………………………………………………………(15 )指导教师评语及成绩……………………………………………………………(16 )附件:前言数字频率计是采用数字电路制做成的能实现对周期性变化信号频率测量的仪器。
频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。
其扩展功能可以测量信号的周期和脉冲宽度。
通常说的,数字频率计是指电子计数式频率计。
测量频率的方法有很多,按照其工作原理分为无源测量法、比较法、示波器法和计数法等。
计数法在实质上属于比较法,其中最常用的方法是电子计数器法。
电子计数器是一种最常见、最基本的数字化测量仪器。
数字计数式频率计能直接计数单位时间内被测信号的脉冲数,然后以数字形式显示频率值。
这种方法测量精确度高、快速,适合不同频率、不同精确度测频的需要。
电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。
光电信息科学与工程本科专业人才培养方案专业代码:080705一、培养目标本专业培养德智体美全面发展,掌握光电信息科学与工程领域内的基本理论和基本实验技能;具有综合运用光电信息科学理论和技术分析解决工程问题的能力;能够在光电信息科学与工程相关领域从事相关研究、设计、开发、应用和管理等工作;富有社会责任感,具有创新意识和创业精神的高素质应用型专门人才。
二、培养要求本专业学生主要学习光电信息科学与工程领域的基本理论和基本知识,接受光电信息系统分析、设计和研究方法等方面的基本训练,掌握光电信息系统应用、设计、集成与研发的基本能力。
毕业生应获得以下几方面的知识和能力:1、掌握本专业所需要的物理、数学、计算机科学、光电子学等方面的基础理论、基本知识,具有坚实而宽广的专业基础。
2、受到良好的科学思维和科学实验的基本训练,掌握从事光电信息科学与工程方面的实验工作和技术工作所必需的基本技能和方法,获得较好的光电信息系统分析、设计、开发方面的实践动手能力,能够较熟练的解决工程中的有关问题。
3、了解新兴信息显示、光电子器件等领域的发展动态,对与本专业方向密切相关的交叉学科的一般知识和高新技术的最新发展有所了解,能适应当代科技的不断发展。
4、熟悉国家信息产业政策及国内外有关知识产权的法律法规,熟悉文献检索和其它获取科技信息的方法,具有较强的创新意识及团队协作精神。
5、具有一定的国际视野和跨文化环境下的交流能力,掌握一门外国语,具有良好的听、说、译、写能力,能较顺利地阅读本专业的外文书籍和相关资料。
6、有较高思想道德和文化修养、敬业精神和社会责任感,以及健康的体魄和良好的心理素质。
三、专业方向1、平板显示:学习和掌握光电信息的产生、采集、传输、变换、接收、储存、显示及处理的基本理论和方法,具备光电信息显示的实现、显示产品分析和设计的基本能力。
能够在信息显示特别是平板显示行业及相近领域内从事设计、制造、研发及管理工作。
2、光电探测:学习和掌握光电探测技术及应用领域的专业理论知识和实验技能,具备光电成像、光电仪器设计、光谱分析与测试技术、光电探测信息处理等系统设计的基本能力。
EDA专用周实训报告课题:循环冗余校验编码(CRC)组员:指导老师:四川工程职业技术学院贰前言EDA (电子设计自动化)技术是现代电子工程领域的一门新技术,它提供了基于计算机和信息技术的电路系统设计方法。
EDA 技术的发展和推广应用极大地推动了电子工业的发展。
随着EDA 技术的发展,硬件电子电路的设计几乎可以完全依靠计算机来完成,这样就大大缩短了硬件电子电路设计的周期,从而使制造商可以快速开发出品种多、批量小的产品,以满足市场的需求。
EDA 教学和产业界的技术推广时当今世界的一个技术热点,EDA 技术是现代电子行 业中不可缺少的一项技术。
CRC (Cyclic Redundancy Check)循环冗余校验码是常用的校验码,在早期的通信中运用广泛,因为早期的通信技术不够可靠(不可靠性的来源是通信技术决定的,比如电磁波通信时受雷电等因素的影响),不可靠的通信就会带来‘确认信息’的困惑,对通信的可靠性检查就需要‘校验’,校验是从数据本身进行检查,它依靠某种数学上约定的形式进行检查,校验的结果是可靠或不可靠,如果可靠就对数据进行处理,如果不可靠,就丢弃重发或者进行修复。
通信技术叁目录一:实验目的 .................................................................................. 肆 二:实验内容 .................................................................................. 肆 三:实验步骤 .................................................................................. 肆 四:实验原理 .................................................................................. 伍 1.CRC 校验码介绍 ................................................................ 伍 2. 硬件电路的实现方法 ........................................................... 陆 五:程序设计………………………………………………………7 六:专用周总结 ...................................................................... 壹拾贰四川工程职业技术学院肆一:实验目的1:学习CRC 编码基本流程, 学会调试循环冗余校验码编码程序。