数电期末考试题
- 格式:doc
- 大小:619.00 KB
- 文档页数:8
数字电路期末试题及答案一、选择题(每题2分,共20分)1. 下列关于数字电路的说法,正确的是:A. 数字电路只能处理数字信号B. 数字电路的输出总是与输入同步C. 数字电路的信号传输速度比模拟电路慢D. 数字电路的抗干扰能力比模拟电路弱答案:A2. 在数字电路中,逻辑门通常用来实现:A. 逻辑运算B. 信号放大C. 信号调制D. 信号解调答案:A3. 下列逻辑门中,具有“与”功能的是:A. OR门B. AND门C. NOT门D. XOR门答案:B4. 下列关于逻辑函数的说法,正确的是:A. 逻辑函数的输出只能是0或1B. 逻辑函数的输出可以是0、1或高阻C. 逻辑函数的输出可以是正逻辑或负逻辑D. 以上都是答案:D5. 下列关于逻辑代数的说法,正确的是:A. 逻辑代数与普通代数相同B. 逻辑代数中的变量只能是0或1C. 逻辑代数中的运算规则与普通代数相同D. 逻辑代数中的运算规则与普通代数不同答案:D6. 下列关于编码器的说法,正确的是:A. 编码器可以将多个输入信号转换为多个输出信号B. 编码器可以将多个输出信号转换为多个输入信号C. 编码器可以将多个输入信号转换为单个输出信号D. 编码器可以将多个输出信号转换为单个输入信号答案:C7. 下列关于译码器的说法,正确的是:A. 译码器可以将多个输入信号转换为多个输出信号B. 译码器可以将多个输出信号转换为多个输入信号C. 译码器可以将多个输入信号转换为单个输出信号D. 译码器可以将多个输出信号转换为单个输入信号答案:A8. 下列关于计数器的说法,正确的是:A. 计数器可以用来统计输入信号的个数B. 计数器可以用来产生周期性的时钟信号C. 计数器可以用来产生随机信号D. 以上都是答案:D9. 下列关于触发器的说法,正确的是:A. 触发器是一种时序逻辑电路B. 触发器是一种组合逻辑电路C. 触发器可以用来存储一个二进制数D. 触发器可以用来产生时钟信号答案:A10. 下列关于寄存器的说法,正确的是:A. 寄存器是一种时序逻辑电路B. 寄存器是一种组合逻辑电路C. 寄存器可以用来存储多个二进制数D. 寄存器可以用来产生时钟信号答案:C二、填空题(每题2分,共10分)1. 数字电路中的基本逻辑门有________、________、________和________。
数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
XX大学信息院《数字电子技术基础》期终考试试题( 110 分钟) (第一套 )一、填空题:(每空 1 分,共 15 分)1.逻辑函数YABC 的两种标准形式分别为()、()。
2.将 2004 个“ 1”异或起来得到的结果是()。
3 .半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8 位 D/A 转换器当输入数字量10000000 为 5v。
若只有最低位为高电平,则输出电压为() v;当输入为 10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰能力强,()的转换速度快。
6.由 555 定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与 PAL 相比,GAL 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共 15 分)1.将逻辑函数P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、C 的 P、Q 波形。
三、分析图 3 所示电路:(10 分)1)试写出 8 选 1 数据选择器的输出函数式;2)画出 A2、 A1、 A0 从 000~111连续变化时, Y 的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15 分)五、已知电路及、4(a) (b)所示,设触发器的初态均为“ 0”,试CP A 的波形如图画出输出端 B 和 C 的波形。
(8 分)BC六、用 T 触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图 5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
数字电路期末试题及答案1. 选择题(每题2分,共30题,总分60分)(1) 以下哪种逻辑门的输出为低电平时,输入端需全为高电平?A. 与门B. 或门C. 非门D. 异或门答案:C(2) 下列选项中,哪个是数码管的常见类型?A. BCD码B. 七段码C. 格雷码D. 码编码答案:B(3) 在数字电路中,把输入引脚作为输出引脚使用的器件是?A. 复用器B. 反相器C. 编码器D. 解码器答案:D(4) 单位延时器可用于延时输入信号,它的作用是?A. 放大延时信号B. 过滤延时信号C. 产生延时信号D. 编码延时信号答案:C(5) 下面哪个是D触发器的输出特性?A. 同步输出B. 反转输出C. 清零输出D. 使能输出答案:B(6) 在四位二进制加法器电路中,超过位数范围的进位称为?A. 高位进位B. 低位进位C. 溢出进位D. 数据进位答案:C...2. 填空题(每空2分,共10空,总分20分)(1) 由三个反相器构成的分频电路称为_______。
答案:三分频(2) 一个四位二进制数可以表示_______个不同的状态。
答案:16...3. 简答题(每题10分,共6题,总分60分)(1) 请简要说明译码器(Decoder)的工作原理及其应用场景。
答案:译码器是一种组合逻辑电路,用于将输入的编码信号转换为输出的解码信号。
它根据特定的逻辑关系来解码输入信号,并且只有一个输出端口被激活,其他输出均为低电平。
常见的应用场景包括数码管显示、地址解码、信号传递等。
(2) 请简要说明触发器(Flip-flop)的工作原理以及它与时序电路的关系。
答案:触发器是一种存储器件,用于在时序电路中存储和传输信息。
它有两个稳定的输出状态,分别称为"Set"和"Reset"。
触发器能够根据控制信号的变化来决定是否改变输出状态,从而实现信息的存储和传输。
触发器在时序电路中起着重要的作用,用于实现存储、计数和时序控制等功能。
数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。
2. 解释什么是触发器,并说明其在数字电路中的作用。
答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。
在数字电路中,触发器用于存储数据,实现计数、定时等功能。
3. 什么是组合逻辑电路?请举例说明。
答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。
数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。
A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。
A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。
A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。
A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。
A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。
A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。
答案:22. 一个4位二进制计数器的计数范围是从0到_____。
答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。
答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。
答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。
答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。
数字电路的期末试题一、客观题:请选择正确答案,将其代号填入()内;(本大题共10 小题,每空 2 分,共20 分)⒈ 当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是:A.与非门及或非门;B .与门及或门;C.或门及异或门; D .与门及或非门.( B )⒉ 在如下所列 4 种门电路中,与图示非门相等效的电路是:( B )⒊ 已知,则函数 F 和H 的关系,应是:( B )A.恒等; B .反演; C .对偶;D .不确定.⒋ 若两个逻辑函数恒等,则它们必然具有唯一的:(A)A.真值表; B .逻辑表达式; C .电路图; D .逻辑图形符号.⒌ 一逻辑函数的最小项之和的标准形式,它的特点是:(C)A.项数最少; B .每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍ 双向数据总线可以采用( B )构成。
A.译码器; B .三态门; C .与非门; D .多路选择器.⒎ 在下列逻辑部件中,不属于组合逻辑部件的是( D )。
A.译码器; B .编码器; C .全加器; D .寄存器.⒏ 八路数据选择器,其地址输入端(选择控制端)有( C )个。
A.8 个 B .2 个 C .3 个 D .4 个⒐ 为将D触发器转换为T 触发器,如图所示电路的虚线框内应是( D )。
A.或非门 B .与非门 C .异或门 D .同或门⒑ 为产生周期性矩形波,应当选用( C )。
A.施密特触发器 B .单稳态触发器C.多谐振荡器 D .译码器、化简下列逻辑函数(每小题 5 分,共10 分)⒈ 用公式法化简逻辑函数:⒉ 用卡诺图法化简逻辑函数:Y(A,B,C,D)= ∑ m(2 ,3,7,8,11,14)给定约束条件为m0+m5+m10+m15 =0三、非客观题(本题两小题,共20 分)⒈ 如图所示为三输入变量的或门和与门的逻辑图。
根据两种不同(见图b),画出Y1、Y 2 的输入波形的波形。
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
大学数电期末试题及答案第一部分:选择题1. 下面哪个是二进制数?A. 10B. 12C. 18D. 20答案:A2. 在数字电路中,集成电路的功能主要由什么决定?A. 良率B. 封装C. 电源电压D. 接口答案:B3. 在数电实验中,使用的最常见的逻辑门是哪种?A. 与门B. 或门C. 非门D. 异或门答案:A4. 什么是半加器?A. 一种可将两个二进制数相加的逻辑电路B. 一种用于将二进制数转换为十进制数的逻辑电路C. 一种只能进行加法运算的逻辑电路D. 一种只能进行减法运算的逻辑电路答案:A5. 在数字逻辑中,什么是门延迟?A. 信号传输到门的时间延迟B. 信号在门内传播的时间延迟C. 门的工作速度D. 门输出信号的变化时间延迟答案:D第二部分:填空题1. 二进制数1101转换为十进制数为____。
答案:132. 当A与B为0时,M=_____。
答案:03. 数字电路中将多个逻辑门组合在一起形成的模块称为_______。
答案:逻辑电路4. 在半加器中,进位输出由_____和________组成。
答案:AND门,OR门5. 数字逻辑门的输出信号变化到稳定需要一定的______。
答案:时间第三部分:简答题1. 数字电路和模拟电路的区别是什么?答案:数字电路是处理数字信号的电路,它的输入和输出只能是0和1的离散信号。
模拟电路则是处理模拟信号的电路,它能够处理连续范围的信号。
2. 解释与门和或门的逻辑功能。
答案:与门的逻辑功能是当所有输入为1时,输出为1;否则输出为0。
或门的逻辑功能是当任何一个输入为1时,输出为1;只有当所有输入都为0时,输出为0。
3. 什么是触发器?简要描述SR触发器的工作原理。
答案:触发器是一种存储器件,能够存储一个或多个比特的数据。
SR触发器有两个输入端S和R,以及两个输出端Q和Q'。
当S=1,R=0时,Q=1,Q'=0;当S=0,R=1时,Q=0,Q'=1;当S=R=0时,触发器保持之前的状态;当S=R=1时,触发器进入禁止状态。
一、单项选择题(每小题2分,共20分) 1.多谐振荡器有( )个稳态
A .两个稳态
B .一个稳态
C .没有稳态
D .不能确定 2.五进制计数器的无效状态有( )
A .3个
B .4个
C .11个
D .0个
3.为了把串行输入的数据转换为并行输出的数据,可以使用( ) A .寄存器 B .移位寄存器 C .计数器 D .存储器 4.从多个输入数据中选出其中一个输出的电路是( ) A .数据分配器 B .数据选择器 C .数字比较器 D .编码器 5.TTL 或非门多余输入端的处理是( )
A .悬空
B .接高电平
C .接低电平
D .接“1”
6. 逻辑函数F1、F2、F3的卡诺图如下图所示,他们之间的逻辑关系是( ) A .F3=F1•F2
B .F3=F1+F2
C .F2=F1•F3
D .F2=F1+F3
7.在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越 大),则说明化简后( )。
A .乘积项个数越少
B .实现该功能的门电路少
C .该乘积项含因子少
D .乘积项和乘积项因子两者皆少 8.555定时器不可以组成( )
A .多谐振荡器
B .单稳态触发器
C .施密特触发器
D .JK 触发器 9.某逻辑门的输入端A 、B 和输出端F 的波形下图所示,F 与A 、B 的逻辑关系是:( )
A .与非
B .同或
C .异或
D .或
B
F
10.一位八进制计数器至少需要()个触发器
A.3 B.4 C.5 D.10
二、填空题(每空2分,共30分)
1.5 个变量可构成个最小项,全体最小项之和为。
2.要构成十进制计数器,至少需要个触发器,其无效状态有个。
3.施密特触发器的最主要特点是具有特性。
4.三态门输出的三种状态分别为:、和。
5.3个地址输入端译码器,其译码输出信号最多应有________个。
6.逻辑电路中,低电平用1表示,高电平用0表示,则称为_ __逻辑。
7.触发器的输出状态由触发器的____ _和_____ 决定。
8.基本逻辑关系有三种,它们是__ 、、。
三、化简题(5分)
请用图形法(卡诺图)将下式化为最简与或式。
(5分)
∑+
∑
,
(d
,
m
,
B
F
A
)
C
D
,
,
11
14
=)
,9,4,1,0(
10
12
,6,3,2(
,
13
)
四、分析题(30分)
1.分析如下图所示电路的逻辑功能。
(10分)
2.分析下面时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图,说明电路能否自启动。
(20分)
五、设计题(15分)
用四位二进制加法计数器74LS161同步清零功能接成12进制计数器。
并画出其有效状态循环图。
(74LS161的状态表以及符号已给出,连线图可直接在已给符号基础上作图) (15分)
CP CR LD ET 3D 2D 1D 0D 3Q 2Q 1Q 0Q 输入输出
⨯⨯
⨯⨯
↑↑
000000011
111
111
10
3D 3
D 2D 2D 1D 1D 0D 0D 保 持保 持计 数
⨯⨯⨯⨯⨯
⨯⨯⨯⨯⨯
⨯⨯⨯⨯⨯⨯⨯⨯⨯⨯⨯⨯EP
一、单项选择题(每小题2分,共20分)
1.为了把串行输入的数据转换为并行输出的数据,可以使用(B)A.寄存器B.移位寄存器C.计数器D.存储器2.和TTL电路相比,CMOS电路最突出的优点在于( D )
A.可靠性高B.抗干扰能力强C.速度快D.功耗低3.当JK 触发器在时钟CP 作用下,欲使Q n +1 = Q n,则必须使( C ) A.J=0,K=1 B.J=1,K=0 C.J=K=0 D.J=K=1
4.从多个输入数据中选出其中一个输出的电路是( B )
A.数据分配器B.数据选择器C.数字比较器D.编码器5.计数器主要由( B )构成
A.与外门B.触发器C.或外门D.组合逻辑电路
6. RS 触发器当R=S=0 时,Q n+1=( C )
A.0 B.1 C.Q n D.Q n’
7.八路数据选择器,其地址输入端(选择控制端)有( C )个
A.8个B.2个C.3个D.4个
8.二进制数的权值为( B )
A.10的幂B.2的幂C.16的幂D.8的幂
9.为了提高多谐振荡器频率的稳定性,最有效的方法是( C )A.提高电容、电阻的精度B.提高电源的稳定度
C.采用石英晶体振荡器C.保持环境温度不变
10.一个具有N个地址端的数据选择器的功能是( C )
A.N 选1B.2N 选1C.2N 选1D.(2N-1)选1
二、填空题(每空2分,共30分)
1.时序逻辑电路由_组合_电路和_ 存储_电路组成。
2.组合逻辑电路的特点是任一时刻,输出信号仅仅取决于当时的输入信号,而与电路原来所处的状态无关;时序逻辑电路的特点是任一时刻电路的稳态输出,不仅和该时刻的输入信号有关,而且还取决于电路原来的状态。
3.5个地址输入端译码器,其译码输出信号最多应有___2n_个。
4.今测得NPN三极管各电极对地的电位分别为V C=6V,V B=-0.6V,V E=0V,该三极管工作状态为截止状态。
5.施密特触发器常用于对脉冲波形的波形变换;鉴幅;脉冲整形。
6.如果对72 个符号进行二进制编码,则至少需要7 位二进制代码。
7.描述逻辑函数与对应变量取值关系的表格叫真傎表_。
8.边沿触发器按其逻辑功能分类,可以分成JK型、D型、T型、T’型四类。
9.经常用来表示触发器逻辑功能的方法有特性表、卡诺图、特性方程、状态图和时序图;等五种。
这几种方法之间能否相互转换?能。
10.半导体三极管是一种用电流控制且具有放大功能的开关元件。
11.MOS管是用电压进行控制的,也具有放大特性。
三、化简题(5分)
请用公式法将下式化为最简与或式。
(5分)
A)
)(
+
(+
B
D
B
D
A
四、分析题(30分)
1.分析如图所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能。
(10分)
1
C B A BC A AB L 1++=,
C B A L ⊕⊕=2
真值表如表所示。
电路实现全加器功能。
2G1、G0为功能选择输入信号,X 、Z 为输入逻辑变量,F 为输出逻辑函数。
分析该电路在不同的选择信号时,可获得哪几种逻辑功能,请将结果填入表中。
(20分)
答:分析电路可得G 1 、G 0为不同取值时的逻辑功能如表所示。
五、设计题(15分)
设计一个时序电路,要求如下图所示的状态图。
(15分)
选择触发器:
可选用3个CP 下降沿触发的边沿JK 触发器。
时钟方程:
采用同步方案,故取CP 0=CP 1=CP 2=CP 状态方程和输出方程:
JK 触发器表达形式:
驱动方程:
逻辑电路图:
检查电路能否自启动: 其全部状态的转换图为:
121011*********n n n n n n n n
n n n Q Q Q Q Q Q Q Q Q Q Q Z Q +++⎧=⎪=+⎪⎨⎪=⋅⎪=⎩1210221021
02
11101010101020200
()0n n n n n n n n n
n
n n n n n n n n n n
n n n n n n
Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q
+++⎧=+=+⎪⎪=+=+⎨⎪=⋅=⋅+⋅⎪⎩
21021010100
022
1J Q Q K Q Q J Q K Q J Q K Z Q ⎧==⎪==⎪⎨
==⎪⎪
=⎩
够自启动。