数电考试试卷
- 格式:doc
- 大小:1.87 MB
- 文档页数:12
数字电路试题五套(含答案)《数字电子技术》试卷一一、填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=()8421BCD2、最基本的门电路是:、、。
3、有N 个变量组成的最小项有个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有___存储单元,有字,字长_____位,地址线根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/=。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。
二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)rC Q A 、Q B 、Q C 、QD :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。
答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。
答案:13. 一个完整的数字系统通常包括_______、_______和_______。
答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。
而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。
2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。
其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。
四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。
如果A=1,B=0,求Y的值。
答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。
2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。
逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
数字电路试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定答案:B3. 触发器的两个稳定状态是:A. 0和1B. 正和负C. 高和低D. 真和假答案:A4. 下列哪个不是数字电路的优点?A. 高速度B. 高稳定性C. 低功耗D. 易于集成答案:C5. 以下哪个是组合逻辑电路的特点?A. 输出状态只与当前输入有关B. 具有记忆功能C. 输出状态与过去输入有关D. 以上都不是答案:A6. 一个D触发器的Q端在时钟信号上升沿触发时,其输出将:A. 保持不变B. 变为0C. 变为1D. 翻转答案:D7. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D8. 以下哪个是数字电路设计中的同步设计?A. 所有信号在同一个时钟信号下操作B. 信号在不同的时钟信号下操作C. 信号没有时钟信号D. 以上都不是答案:A9. 一个4位二进制计数器,其计数范围是:A. 0到3B. 0到7C. 0到15D. 1到4答案:C10. 在数字电路中,布尔代数的基本原理不包括:A. 幂等律B. 互补律C. 反演律D. 欧拉定律答案:D二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的主要区别。
答:数字电路主要处理离散的数字信号,使用二进制数字表示信息,具有较高的抗干扰能力,易于实现大规模集成。
而模拟电路处理连续变化的模拟信号,使用电压或电流的连续变化来表示信息,通常需要较高的精度和稳定性。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种数字电路,其输出不仅依赖于当前的输入,还依赖于电路的历史状态。
这种电路通常包含存储元件,如触发器或寄存器。
一个常见的例子是计数器,它可以按照时钟信号的上升或下降沿进行计数。
数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或答案:A2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间没有记忆功能C. 输出与输入之间存在记忆功能D. 输出与输入之间存在时间延迟答案:C4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 8D. 7答案:B5. 一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的延迟D. Q=D的反相延迟答案:A6. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 与非门答案:D7. 一个3线-8线译码器可以译码的输入信号个数是()。
A. 3B. 4C. 5D. 6答案:B8. 一个8位寄存器可以存储的最大十进制数是()。
A. 255B. 256C. 511D. 512答案:C9. 在数字电路中,以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的状态B. 输出与输入之间存在记忆功能C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时间延迟答案:C10. 一个JK触发器的输出Q与输入J和K的关系是()。
A. Q=JB. Q=KC. Q=J+KD. Q=J⊕K答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以计数的最大值是______。
答案:72. 一个4线-16线译码器可以译码的输入信号个数是______。
答案:43. 一个8位二进制计数器可以计数的最大值是______。
答案:2554. 一个D触发器的输出Q与输入D的关系是Q=______。
答案:D5. 在数字电路中,一个与非门的输出是输入的______。
数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。
A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。
A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。
A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。
A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。
2. 一个二进制数1101转换为十进制数是________。
3. 触发器的两个稳定状态是________和________。
4. 一个数字电路系统由________、________和________组成。
5. 一个4位二进制计数器的计数范围是________到________。
三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
2. 解释什么是组合逻辑电路和时序逻辑电路。
3. 描述数字电路中的触发器是如何工作的。
4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。
数电期末考试试卷一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算2. 以下哪个不是组合逻辑电路的特点?A. 输出只与当前输入有关B. 输出与输入的过去状态有关C. 没有反馈回路D. 可以并行工作3. 触发器的主要用途是:A. 实现逻辑运算B. 存储二进制数据C. 作为放大器使用D. 进行信号调制4. 在数字电路中,同步计数器和异步计数器的主要区别是:A. 同步计数器的时钟频率更高B. 异步计数器的计数速度更快C. 同步计数器的输出是同步的D. 异步计数器的计数过程是连续的5. 下列哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗大D. 易于实现大规模集成电路6. 以下哪个是数字电路中常用的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 三角波7. 以下哪个不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 锁存器8. 在数字电路中,布尔代数的基本运算不包括:A. 与B. 或C. 非D. 加9. 以下哪个是数字电路中实现数据传输的常用方式?A. 并行传输B. 串行传输C. 模拟传输D. 无线传输10. 以下哪个是数字电路中实现数据存储的常用方式?A. 静态RAMB. 动态RAMC. 只读存储器D. 所有选项都是二、填空题(每空1分,共10分)11. 数字电路中最基本的逻辑门是______和______。
12. 一个4位二进制数可以表示的最大十进制数是______。
13. 一个3位二进制计数器的最大计数值是______。
14. 在数字电路中,一个8位的寄存器可以存储的二进制数据量是______位。
15. 布尔代数中的德摩根定律指的是非(A与B)等价于______与______。
三、简答题(每题5分,共10分)16. 简述数字电路与模拟电路的主要区别。
17. 描述同步计数器和异步计数器的工作原理及其应用。
大学数电测试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 以下哪个不是数字电路的组成部分?A. 逻辑门B. 触发器C. 电阻D. 电容器答案:C3. 一个基本的RS触发器由几个逻辑门组成?A. 1个B. 2个C. 3个D. 4个答案:B4. 在数字电路中,一个D触发器的输出在时钟脉冲的哪个时刻更新?A. 上升沿B. 下降沿C. 任何时刻D. 时钟脉冲的中间时刻答案:A5. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 输出依赖于历史输入D. 需要时钟信号答案:B6. 一个4位二进制计数器的最大计数是:A. 8B. 16C. 32D. 64答案:B7. 在数字电路中,一个锁存器与一个触发器的主要区别是什么?A. 锁存器可以保持数据,触发器不能B. 触发器可以保持数据,锁存器不能C. 锁存器和触发器没有区别D. 锁存器需要外部时钟信号,触发器不需要答案:B8. 以下哪个逻辑门可以实现逻辑非运算?A. 与门B. 或门C. 非门D. 异或门答案:C9. 一个典型的二进制加法器可以处理的最大输入是:A. 0和1B. 1和0C. 1和1D. 0和0答案:C10. 在数字电路中,一个寄存器的主要功能是什么?A. 进行算术运算B. 存储数据C. 产生时钟信号D. 转换模拟信号为数字信号答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“1”通常表示为电压______。
答案:高电平2. 一个完整的数字系统通常包括输入设备、______和输出设备。
答案:处理单元3. 一个8位二进制数可以表示的最大十进制数是______。
答案:2554. 在数字电路中,一个计数器的进位输出通常在计数到______时发生。
答案:最大值5. 一个典型的二进制减法器在减法运算中使用的是______。
数电考试题及答案一、选择题1. 以下哪种数字系统不是使用“0”和“1”来表示数值的?A. 二进制 (B. 十进制C. 八进制D. 十六进制)2. 在逻辑电路中,与门的输出信号只有在________都是高电平时才为高电平。
A. 所有输入端 (B. 任意一个输入端C. 两个输入端D. 没有输入端)3. 下面哪个元器件可以储存数字数据?A. 反相器 (B. 与门C. 键盘D. 线性放大器)4. 在 TTL 逻辑门电路中,晶体管工作在________工作区。
A. 放大 (B. 饱和C. 过饱和D. 切断)5. 在数字系统中,流水线的作用是:A. 加快运算速度 (B. 储存数据C. 降低功耗D. 过滤噪声)二、填空题1. 二进制数101010的十进制表示为________。
2. 用两个2-4译码器可以实现一个________译码器。
3. 用逻辑门实现与非门时,可以将输入端连在一起,通过_______门的输出,再经过一次_______门得到与非门的输出。
4. 在组合逻辑电路中,输出仅和_______有关。
5. 在时序逻辑电路中,输出不仅和_______有关。
三、简答题1. 简述同步计数器和异步计数器的工作原理和区别。
2. 什么是门电路的逻辑功能?简述与门、或门和非门的逻辑功能及其真值表。
3. 解释存储器的读写过程,并简述静态存储器和动态存储器的区别。
4. 请解释卡诺图,并给出一个实际应用的例子。
5. 解释数字系统中的逻辑运算,并给出一个例子说明。
【答案部分】一、选择题1. B2. A3. C4. B5. A二、填空题1. 423. 与门,反相器4. 输入5. 当前状态和输入三、简答题1. 同步计数器在所有触发器的CLK输入端连在一起,采用同步时钟信号驱动,所有触发器的状态同时改变;而异步计数器则不需要同步时钟信号,每个触发器的CLK输入端独立控制。
二者的区别在于输入的控制方式不同。
2. 与门的逻辑功能是只有当所有输入端都为高电平时,输出才为高电平;或门的逻辑功能是只要有一个输入端为高电平,输出就为高电平;非门的逻辑功能是输入端电平取反,即高变低、低变高。
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
《 数 字 电子技 术基 础》试题 —*> , 填空题(22分每空2分)1、 A 0 , A 1。
2、 JK 触发器的特性方程为: 。
3、 单稳态触发器中,两个状态一个为态,另一个为 态.多谐振荡器两个状态都为态,施密特触发器两个状态都为 _____________ 态.4、 组合逻辑电路的输出仅仅只与该时刻的 ____________ 有关,而与 _______ 无关。
5、 某数/模转换器的输入为8位二进制数字信号(D 7〜Do ),输出为0〜25.5V 的模拟电压。
若数字信号的最低位是 “ 1其余各位是“0”则输岀的模拟电压为 _________________ 。
6、 一个四选一数据选择器,其地址输入端有 _____________ 个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1)Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2)L (A,B,C,D ) m (0,13,14,15) d (1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为 1、 2、请用反馈预置回零法设计一个六进制加法计数器。
( 8分)六、分析画图题(8分)画岀下图所示电路在 V j 作用下,输岀电压的波形和电压传输特性 74LS138功能表如下:0).四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程( 6 分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电 路的逻辑功能,要有分析过程(11分) 五、设计题(28分)1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台 不正常;红、黄灯全亮表示三台都不正常。
列岀控制电路真 值表,要求用74LS138和适当的与非门实现此电路(20 分) 2、中规模同步四位二进制计数器 74LS161的功能表见附表所示;清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LX X XXXX 保 持 H H X LXXXXX 保 持 HHHHTXXXX计 数、填空题(22分每空2 分)3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BCBAY o Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 X H X X X X H H H H H H H H XX HX X X H H H H H H H H L X X X X XH HH HH H H H H L LL L L L H H H H H H HLL H H L H H H H H H H L LL H L H H L H H H H HLHHH HH L H H H H H L LHLLH HH H L H H HH L LHLHH HH HH L H HH L LHHLH HH HH H L HH L LH H H H HH H H H H LH L LH L L输 入输 出74LS161功能表 AB AD AC1、A ,A2、 Q n 1 JQ nKQ四、分析题(17分)根据逻辑函数表达式选用译码器和与非门实现,画岀逻辑电路图。
专升本数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,以下哪个选项不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 以下哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:A3. 在数字电路中,二进制数“1011”对应的十进制数是多少?A. 10B. 11C. 12D. 13答案:B4. 以下哪个选项不是数字电路的特点?A. 抗干扰能力强B. 运算速度快C. 功耗高D. 便于集成答案:C5. 以下哪种逻辑关系是正确的?A. A AND B = A OR BB. A AND NOT B = A XOR BC. A OR B = A AND NOT BD. A XOR B = A AND B答案:B6. 在数字电路中,以下哪个选项不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 逻辑关系固定答案:C7. 以下哪个选项不是时序逻辑电路的特点?A. 有记忆功能B. 输出依赖于当前输入和过去状态C. 无记忆功能D. 逻辑关系随时间变化答案:C8. 在数字电路中,以下哪个选项不是同步电路的特点?A. 所有触发器的时钟输入端都连接到同一个时钟源B. 所有触发器的时钟输入端都连接到不同的时钟源C. 电路的操作是同步的D. 电路的操作是连续的答案:B9. 在数字电路中,以下哪个选项不是计数器的功能?A. 计数B. 分频C. 存储D. 译码答案:D10. 以下哪个选项不是译码器的功能?A. 将二进制数转换为十进制数B. 将二进制数转换为七段显示码C. 将二进制数转换为BCD码D. 将二进制数转换为格雷码答案:A二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以输出______种不同的状态。
答案:82. 如果一个D触发器的D输入端为1,时钟信号为高电平,则输出Q的状态为______。
数电试题及答案第一题:选择题1. 二进制数1101对应的十进制数是:a. 9b. 11c. 13d. 15答案:c. 132. 在减法运算电路中使用的补码是为了:a. 简化电路设计b. 提高计算速度c. 实现负数的表示d. 实现浮点数的表示答案:c. 实现负数的表示3. 一个JK触发器在CP=1的时候,J=1,K=0,则在时钟信号下触发器状态将:a. 保持不变b. 清零c. 置1d. 取决于触发器的初始状态答案:a. 保持不变4. 一个带有使能引脚的逻辑门元件,在使能引脚为高电平时,输出始终为:a. 低电平b. 高电平c. 不确定d. 取决于输入信号答案:c. 不确定5. 一个8位寄存器的存储容量是:a. 8个字节b. 64个字节c. 8个位d. 64个位答案:c. 8个位第二题:填空题1. 用JK触发器构成的2位二进制计数器,下一个状态从00到01的时候,J和K的取值分别为______。
答案:J = 1, K = 02. 对于二进制补码,最高位为符号位,0表示正数,1表示负数。
那么10100001的十进制值为_______。
答案:-953. 将十进制数57转换为二进制数,需要______位二进制数来表示。
答案:64. 在门电路中,与门的输出为1当且仅当_______。
答案:所有输入的逻辑值都为1第三题:计算题1. 设有2个8位二进制数A和B,求A和B的和,并将结果转换为十进制。
请给出计算过程和结果。
解答:A = 11001010B = 00111101首先进行二进制加法,从最低位开始逐位相加:1 1 0 0 1 0 1 0 (A)+ 0 0 1 1 1 1 0 1 (B)------------------------1 0 0 0 0 1 1 1 1 (求和结果)将二进制求和结果转换为十进制:10000111 = 135所以A和B的和为135。
2. 设有一个4位二进制数补码操作,求该数的补码。
数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。
7. 一个4位二进制计数器可以表示的最大十进制数是_________。
8. 一个D触发器具有_________个稳定状态。
9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。
10. 一个完整的数字钟电路至少需要_________个计数器。
三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。
13. 说明什么是寄存器,并描述其在数字系统中的作用。
14. 什么是二进制计数器?简述其工作原理。
四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。
16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。
五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。
18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。
数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。
答案:0,12. 一个完整的触发器可以存储______位二进制信息。
答案:13. 一个4位二进制计数器可以计数到______。
答案:154. 一个8x3的译码器可以产生______个输出。
答案:85. 在数字电路中,______是最小的可识别信号单位。
答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。
2. 解释什么是上升沿触发。
答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。
3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。
4. 描述一个典型的数字电路设计流程。
答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。
四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。
答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。
四、(10分)如下图所示为由维持—阻塞边沿D 触发器和主从型J-K 触发器组成的电路。
试画出触发器输出端Q 1、Q 2的波形(设触发器初始状态均为0)。
四、(10分))(Q Q Q Q Q K Q J Q )C (Q D Q 12n 12n 12n 2n 12n 2n 11n ↓=+=+=↑==++CP Q P n n n五、(15分)如下面左图所示为由八选一数据选择器实现的函数F 。
(1)试写出F 的表达式。
(2)用右边的3-8译码器74LS138及若干个与非门实现函数F 。
五、(15分))4,3,1,0(),,(11m D B A F D B A BD A D B A D B A D A D B D B A BD A B A DC B AD C B A BCD A D C B A C B A C B A F ∑=+++=+=++=++++⋅+⋅=即表达式4分3分 3分表达式7分 逻辑图8分二、化简逻辑函数(5分)Z F A B C D =(,,,)=m d (,,,,,,)(,)3589111314015+∑∑。
二、卡诺图如下图所示,Z ABC BCD BCD ABC =+++. (5分)三、用四位同步二进制计数器CT74161、3线-8线译码器CT74138和少量的与非门设计一个函数发生器,使其产生10110101序列信号。
(10分)三、(共10分)1、因序列长度S=8,可用CT74161设计一个模8计数器,有效状态为Q D Q C Q B Q A =0000~0111。
如采用同步预置法,电路如下图(a)所示,如采用反馈清零(异步)法,电路如图(b)所示。
(2分)3、产生10110101序列码的电路如下所示:(5分)75320Y Y Y Y Y ⋅⋅⋅⋅=2、用译码器CT74138实现组合输出电路,列真值表如左所示: 故得到组合输出为:(3分)Z= ∑m (0,2,3,5,7)=Y 0+Y 2+Y 3+Y 5+Y 7四、分析下图4由J-K 触发器构成的电路的功能。
若初始状态为101,第4个CP 过后,Q 2Q 1Q 0=? (10分)四、(10分)1、 列控制方程: (2分)2、列状态方程:(2分)3、4、 电路的功能为:同步模5计数器。
(1分)若初始状态为101,则第4个CP 过后,Q 2Q 1Q 0=000。
(1分)五、D/A 转换器如图5所示。
(共5分)1、试写出从V REF 流出的电流I 的表达式。
2、当D 3=1,D 2=D 1=D 0=0时,试写出输出电压v O 的表达式。
已知D i =1时,开关在位置2;D i =0时,开关在位置1。
五、(共5分)⎩⎨⎧==⎩⎨⎧===⎩⎨⎧==11201201101020K Q Q J Q J K Q J K Q J nn n n n ⎪⎪⎩⎪⎪⎨⎧⋅⋅=+=⊕=+=⋅=+=+++nn n n n n n n n n n n n n n n Q Q Q Q K Q J Q Q Q Q K Q J Q Q Q Q K Q J Q 01222221210111111020000101、I V R REF=; (3分) 2、v O =-⨯=-V V REF REF 22243(2分) 二、(5分)试用CMOS 反相器74HC04作为接口电路,设计一个发光二极管(LED )驱动电路,使门电路的输入为高电平时,LED 导通,画出电路图。
设I D =10mA ,V F =2.2V ,V CC =5V ,V OL =0.1V 。
三、(10分)如图为CMOS 电路,R=100KΩ,已知各输入波形A ,B ,C 如图所示,请画出输出F 的波形。
二、Ω=--=--=-27010*102.21.053D F OL CC I V V V R 三、⎪⎩⎪⎨⎧+===1C 0C A B A F六、(10分)试用8选1数据选择器设计一个多功能电路, 它的具体功能如右表所示,由S 1和S 2来控制实现表中 的4种逻辑运算。
(可做在本页)真值表如下学院 班级 学号 姓名------------------------------------装 -------------------------------------------------------------------订--------------------------------------线-----------------[电路图3分,参数计算2分]求出D 端数据)]电路如下图所示:S 1 S 2AB 00 01 11 1000 01 11 10 1 1 0 1 1 0 11 0 1 10 0 1F0 S 1 S 2AB 00 01 11 1000 01 11 10 D 0 D 1 D 3 D 6D 4D 5 D 1 D 3 D 7 D 5D 0 D 4 D 7 D 2 D 2 D 6根据左面的卡诺图对比得: D 0=D 3=D 6=B D 1=D 4=1D 2=0D 5=D 7=B(此题有多种答案)五、由555构成的单稳态电路如下图(a)所示,图中C 的单位为μF ,R 的单位为Ω。
问: (1)该电路的t p o = ?(2)试判断图(b)中哪个信号可做为电路的v i 使用,并画出相应的v C 和v O 的波形。
(可做在本页)五、 (1) (2)∵要求 t p i < t p o ∴ Vi2可作为 Vi 用,波形如下:六、由主从J-K 触发器FF 和555定时器组成的电路如下图(1)所示。
已知CP 为10Hz 的方波,如下图(2)所示。
R1=10k Ω,R2=56k Ω,C1=1000pF ,C2=4.7μF ,C3=0.01μF ,J-K 触发器Q 端及555输出端(3端)的初态均为’0’。
1、 在下图(2)中画出Q 端、U1、U0相对于CP 脉冲的波形。
2、 试求Q 端输出波形的周期。
六、1、CP 、Q 、U1、U0的波形见下图所示。
2、 由555定时器构成的单稳态触发器的输出脉冲宽度为:t po =1.1R2C2=0.29SQ 端波形的周期为:T=0.4S分)3)((3.361.03301.11.1s RC t poμμ=⨯⨯==1. 同模拟信号相比,数字信号的特点是它的 性。
一个数字信号只有 种取值,分别表示为 和 。
A. 连续性,2,0,1B. 数字性,2,0,1C. 对偶性,2,0,1D. 离散性,2,0,1 2. 已知有2个逻辑变量,它们能组成的最大项的个数为 ,这2个逻辑变量的任意2个最小项之积恒为 。
A. 4,1 B . 4,0 C. 8,0 D. 8,13. 逻辑函数 F = AB + BC + CD 写成最小项之和时,其结果应为 F = Σm ( ), 写成最大项之积时,其结果应为 F = ΠM ( )。
A. 3,6,7,10,12,13,14,15; 0,1,2,4,5,8,9,10B. 3,6,7,11,12,13,14,15; 0,1,2,4,5,8,9,10C. 3,6,7,11,14,15; 0,1,2,4,5,8,9,10D. 3,6,7,11,12,13,14,15; 0,1,2,8,9,10 4. 用公式法将下列函数化简为最简与或式,选择正确答案。
(1) (2) A. B. C. D . 5. 用卡诺图化简法,化简下列各式,选择正确答案。
(1) F 1(A,B,C,D) = Σm (1,3,4,5,7,10,12,14)(2) F 2(A,B,C,D) = Σm (0,2,5,6,7,8,9,10,11,14,15)AD DCE BD B AF +++=1CB BD ABCD BC ABD D ABC F +++++=2ACDE CD A ,++BCDACD E CD A +++,D C B A E CD A +++++,BD B A ,+;2D A C A D C B F +++=A.B. C. D . 6. 电路如图所示,在电路中其它参数不变的条件下,仅R b 减少时,三极管的饱和程度 ;仅R c 减少时,饱和程度 ;图中C 的作用是 。
A. 减轻,减轻,去耦;B. 加深,加深,加速;C. 加深,不变,隔直;D. 加深,减轻,加速;7. 由TTL 们组成的电路,如图所示。
已知它们的输入短路电流I is = 1.6 mA ,高电平输 入漏电流I iH = 40 μA 。
当A=B=1时,G 1的电流称为 电流,数值为 ; 当A=0时,G 1的电流称为 电流,数值为 。
A. 拉,3.2 mA ,灌,160 μA ;B. 灌,6.4 mA ,拉,160 μA ;C. 灌,3.2 mA ,拉,160 μA ;D. 灌,3.2 mA ,灌,80μA ; 8. 如图所示电路为TTL 门电路,要想使A F =, 请选择正确答案。
A. 正确,错误,错误,错误,错误;B. 正确,错误,正确,错误,错误;C. 正确,正确,正确,错误,错误;D. 正确,正确,正确,错误,正确;9. 在如图所示的电路中,选出与下列逻辑式对应的逻辑图。
Y 1 = (A + B) C Y 2 = AB + BCY 3 = (A+B) + (B+C) Y 4 = A + BCY 5 = A (B+C) +BCA. (b), (c), (a), (e), (d);B. (c), (b), (d), (a), (e);C. (a), (e), (d), (c), (b);D. (c), (b), (a), (e), (d);;2D A C A D C B F +++=;1C B A F =;1C B AC B A F ++=;1C B AC B A F ++=;2AB F =;1D AC D C B D A F ++=;2BC B A D B BD A F +++=10. 如图为双四选一数据选择器构成的组合逻辑电路,输入变量为A,B,C, 输出逻辑函数为F 1,F2, 其功能为。
A.F1 = Σm(1,2,4, 7), F2 = Σm(3,5,6,7), 全加器;B.F1 = Σm(1,2,4, 7), F2 = Σm(1,3,6,7), 全减器;C.F1 = Σm(1,2,4, 7), F2 = Σm(4,5,6,7), 全加器;D.F1 = Σm(1,2,3 ,7), F2 = Σm(3,5,6,7), 全减器;11. 由CMOS 门构成的电路如图所式,请回答C=0和C=1时,该电路分别属于组合电路,还是时序电路?A.C=0时为组合电路,C=1时为时序电路;B.C=0时为时序电路,C=1时为组合电路;C.C=0时为组合电路,C=1时为组合电路;D.C=0时为时序电路,C=1时为时序电路;12.采用中规模继承加法计数器74LS161构成的电路如图所时,选择正确的答案。