数字逻辑试卷(B)
- 格式:doc
- 大小:66.50 KB
- 文档页数:6
数字逻辑课程作业_A一、单选题。
1.(4分)如图x1-229(D)。
A. (A)B. (B)C. (C)D. (D)知识点:第五章解析第五章译码器2.(4分)如图x1-82(C)。
A. (A)B. (B)C. (C)D. (D)知识点:第二章解析第二章其他复合逻辑运算及描述3.(4分)N个触发器可以构成最大计数长度(进制数)为(D)的计数器。
A. NB. 2NC. N2次方D. 2N次方知识点:第九章解析第九章计数器4.(4分)n个触发器构成的扭环型计数器中,无效状态有(D)个。
A. A. nB.C. C.2n-1D. D.2n-2n知识点:第九章解析第九章集成计数器5.(4分)如图x1-293(A)。
A. (A)B. (B)C. (C)D. (D)知识点:第十一章解析第十一章数字系统概述6.(4分)如图x1-317(D)。
A. (A)B. (B)C. (C)D. (D)知识点:第二章解析第二章其他复合逻辑运算及描述7.(4分)EPROM是指(C)。
A. A、随机读写存储器B. B、只读存储器C. C、光可擦除电可编程只读存储器D. D、电可擦可编程只读存储器知识点:第十章解析第十章只读存储器8.(4分)如图x1-407(B)。
A. (A)B. (B)C. (C)D. (D)知识点:第十一章解析第十一章数字系统概述9.(4分)为实现将JK触发器转换为D触发器,应使(A)。
A. J=D,K=D非B. B. K=D,J=D非C. =K=DD. =K=D非知识点:第六章解析第六章各种触发器的比较10.(4分)一位8421BCD码计数器至少需要(B)个触发器。
A. 3B.C.D.知识点:第九章解析第九章计数器11.(4分)为把50Hz的正弦波变成周期性矩形波,应当选用(A)。
A. A、施密特触发器B. B、单稳态电路C. C、多谐振荡器D. D、译码器知识点:第六章解析第六章集成触发器12.(4分)下列描述不正确的是(A)。
华东师范大学期末试卷(B) 2009 — 2010 学年第 一 学期课程名称:___数字逻辑________学生姓名:___秦宽________________ 学 号:_2013041046__________________专 业:____软件工程_______ 年级/班级:13级软件工程 课程性质:公共必修、公共选修、专业必修、专业选修一、填空题 (20分,每空2分)1. (2010)D =( )B = ( )H = ( )8421BCD 答案:(111 1101 1010)B = (7DA )H = (0010 0000 0001 0000)8421BCD2. 仓库门上装了两把暗锁,A 、B 两位保管员各管一把锁的钥匙,必须二人同时开锁才能进库。
这种逻辑关系为 。
答案:与逻辑3. 逻辑函数式F=AB+AC 的对偶式为 ,最小项表达式为∑=m F ( )。
答案:))((C A B A F D ++= ∑=m F (5,6,7)2.逻辑函数D AC CD A C AB D C ABD ABC F ''''''+++++=的最简与或式是 。
答案:'D A +4. 从结构上看,时序逻辑电路的基本单元是 。
答案:触发器5. JK 触发器特征方程为 。
答案:Q K JQ ''+6.A/D 转换的一般步骤为:取样,保持, ,编码。
答案:量化二、选择题 (20分,每题2分)1. 计算机键盘上有101个键,若用二进制代码进行编码,至少应为( )位。
A) 6 B) 7 C) 8 D) 51 答案:B2. 在函数F=AB+CD 的真值表中,F=1的状态有( )个。
A) 2 B) 4 C) 6 D) 7 答案:D3. 为实现“线与”逻辑功能,应选用( )。
A) 与非门 B) 与门 C) 集电极开路(OC )门 D) 三态门 答案:C4. 图1所示逻辑电路为( )。
2021—2022学年春季学期
课程名称:数字逻辑与数字系统
一.(10分)逻辑电路如图1-1所示。
试回答如下问题: (1) 在图1-1中的74161实现的是几进制计数器? (2) 已知输入波形CP ,Q 2Q 1Q 0初始值为000,
在图1-2中画出Q 2、Q 1、Q 0、以及输出F 波形; (3) 说明图1-1逻辑电路的功能?
F
图1-1
图1-2
二.(8分)逻辑电路的状态转换图如图2所示。
试回答如下问题: (1) 说明该电路的功能;
(2) 用74160和必要的逻辑门实现该电路。
图2
三.(15分)逻辑电路的状态转换图如图3所示。
试回答如下问题:
(1)说明该电路的功能;
(2)用3个上升沿有效的D触发器和必要的逻辑门实现该电路,要求写出状态方
程、输出方程和驱动方程,判断能否自启动。
图3
四.(15分)时序逻辑电路如图4所示,写出驱动方程、输出方程,状态方程,列状态转换表,画出状态转换图,说明电路功能。
X
图4
五.(13分)逻辑电路的状态转换图如图5-1所示,其中X为输入,Z为输出,Q2Q1Q0为状态。
试回答如下问题:
(1)说明该电路的功能;
(2)根据图5-1状态转换图,以及给出的Verilog源程序,填写图5-2中a1~a10、
b1~b2、c1~c3的Verilog源程序;
(3)已知输入波形,如图5-3所示,画出Q2、Q1、Q0、Z波形。
图5-1
图5-2
图5-3
六.(9分)时序逻辑电路如图6所示,X为输入,F为输出;写出输出方程,状态方程,列状态转换表,画出状态转换图,说明逻辑电路功能。
图6。
第一部分:1.在二进制系统中,下列哪种运算符表示逻辑与操作?A) amp;B) |C) ^D) ~解析:正确答案是 A。
在二进制系统中,amp; 表示逻辑与操作,它仅在两个位都为1时返回1。
2.在数字逻辑中,Karnaugh 地图通常用于简化哪种类型的逻辑表达式?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是B。
Karnaugh 地图通常用于简化或门的逻辑表达式,以减少门电路的复杂性。
3.一个全加器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 C。
一个全加器有三个输入:两个加数位和一个进位位。
4.下列哪种逻辑门可以实现 NOT 操作?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 D。
与非门可以实现 NOT 操作,当且仅当输入为0时输出为1,输入为1时输出为0。
5.在数字逻辑中,Mux 是指什么?A) 多路复用器B) 解码器C) 编码器D) 多路分配器解析:正确答案是 A。
Mux 是指多路复用器,它可以选择输入中的一个,并将其发送到输出。
6.在二进制加法中,下列哪个条件表示进位?A) 0 + 0B) 0 + 1C) 1 + 0D) 1 + 1解析:正确答案是 D。
在二进制加法中,当两个位都为1时,会产生进位。
7.在数字逻辑中,一个 JK 触发器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 B。
一个 JK 触发器有两个输入:J 和 K。
8.下列哪种逻辑门具有两个输入,且输出为两个输入的逻辑与?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 A。
与门具有两个输入,只有当两个输入都为1时,输出才为1。
9.在数字逻辑中,下列哪种元件可用于存储单个位?A) 寄存器B) 计数器C) 锁存器D) 可编程逻辑门阵列解析:正确答案是 C。
锁存器可用于存储单个位,它可以保持输入信号的状态。
10.一个带有三个输入的逻辑门,每个输入可以是0或1,一共有多少种可能的输入组合?A) 3B) 6C) 8D) 12解析:正确答案是 C。
数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。
答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。
如果两个输入相同,输出为0。
其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。
而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。
3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。
答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。
每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。
200 /200 学年第一学期《数字电路》试卷班级________________学号________________姓名_______________成绩______________一、选择题(每题2分,共20分) 1、下面属于有权码的是( B )A 、格雷码B 、8421BCD 码C 、奇偶校验码D 、余三码2、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( C )A 、与非门B 、或门C 、或非门D 、异或门 3、和逻辑式AB 逻辑关系不同的逻辑式是( B )A 、B A + B 、B A ∙C 、B B A +∙D 、A B A + 4、数字电路中机器识别和常用的数制是( A )A 、二进制B 、八进制C 、十进制D 、十六进制 5、十进制数100对应的二进制数为( C )A 、1011110B 、1100010C 、1100100D 、110001006、七段译码器74LS47(共阳)的输出低电平有效,当输入的4位数为0101显示 5时,输出七段LED 数码管的abcdefg 为( A )A 、1011011B 、0100100C 、1101101D 、00100107、在函数D ABC F +=的真值表中,0=F 的状态共有多少个( D )A 、2B 、4C 、9D 、78、下列各型号中属于优先编码器的是( C )A 、74LS85B 、74LS138C 、74LS148D 、74LS48 9、逻辑函数中的逻辑“或”和它对应的逻辑代数运算关系为( A )A 、逻辑加B 、逻辑乘C 、逻辑非10、余三码与8421BCD 码相差0011,因此,用下列哪个器件实现将8421BCD 码转换到余三码的设计最简单。
( A )A 、4位二进制加法器B 、比较器C 、数据选择器D 、译码器abcd e fg二、填空题(每空1.5分,共30分)1、具有“相异出1,相同出0”功能的逻辑门是 异或 门,它的反是 同或 门。
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是:A. ∨B. ∧C. ⊕D. ⊗答案:B2. 下列哪个不是布尔代数的基本运算?A. 与B. 或C. 非D. 模答案:D3. 一个逻辑门的输出为高电平,当且仅当:A. 所有输入都是高电平B. 至少有一个输入是高电平C. 所有输入都是低电平D. 至少有一个输入是低电平答案:A4. 一个异或门的输出为高电平时,输入的状态是:A. 两个输入相同B. 两个输入不同C. 只有一个输入为高电平D. 只有一个输入为低电平答案:B5. 一个D触发器的输出在时钟信号的上升沿时:A. 保持不变B. 翻转C. 变为高电平D. 变为低电平答案:A6. 逻辑函数Y = A + B'C 的最小项表达式是:A. m(0,1,2,3,4,7)B. m(1,2,3,5,6,7)C. m(0,1,2,3,5,6)D. m(0,1,2,3,4,5,6,7)答案:A7. 一个4位二进制计数器在计数过程中,从0000到1111的计数顺序是:A. 0000, 0001, 0010, ..., 1111B. 1111, 1101, 1100, ..., 0000C. 1111, 1110, 1101, ..., 0000D. 0000, 1111, 1110, ..., 0001答案:A8. 在数字电路中,一个三态门的输出状态可以是:A. 只有高电平B. 只有低电平C. 高电平、低电平或高阻态D. 高电平或低电平答案:C9. 一个寄存器可以存储的二进制数的最大位数是:A. 8位B. 16位C. 32位D. 64位答案:C10. 下列哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:A二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的符号是______。
答案:∨2. 一个逻辑门的输出为低电平,当且仅当所有输入都是______电平。
数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
数字逻辑期末考试试卷含答案一、选择题(共10题,每题2分,共20分)在下列选项中选择正确答案,并在答题卡上填写对应答案的字母。
1. 逻辑门是数字电路中最基本的组成单元,它由多个电子器件组合而成,能够实现逻辑运算。
下列不属于逻辑门的是:A. 与门B. 或门C. 非门D. 电容门2. 在数字电路中,最简单的存储单元是:A. 寄存器B. 计数器C. 缓存器D. 锁存器3. 二进制数是由二个字符0和1组成的数,它在计算机中占有重要地位。
下面哪个是5的十进制表示?A. 101B. 0101C. 110D. 00001014. 半加器是指具有两个输入端和两个输出端的二进制加法器。
下列选项中,不属于半加器的是:A. 异或门B. 与门C. 或门D. 非门5. 在数字电路中,集成电路是指将多个电子器件集成到一个芯片上,以实现特定功能。
下列选项中不属于集成电路的是:A. 与门B. 或门C. 霍尔开关D. 计数器6. 在计算机中,ALU指的是运算器,负责进行各种算术和逻辑运算。
下面哪个选项不属于ALU的功能?A. 加法运算B. 乘法运算C. 与门逻辑运算D. 异或门逻辑运算7. 时钟信号是数字电路中常见的同步信号,用于控制电路的工作时间。
下列选项中,不属于时钟信号的是:A. 脉冲信号B. 方波信号C. 高电平信号D. 低电平信号8. 译码器是指将输入的数字代码转换为特定信号输出,用于对输入数字进行解码。
下面哪个选项不属于译码器?A. 74LS138B. 74LS74C. 74LS47D. 74LS869. 在数字电路中,多路选择器是一种常用的逻辑电路,具有多个输入和一个输出。
下列选项中不属于多路选择器的是:A. 2:1选择器B. 4:1选择器C. 8:1选择器D. 16:1选择器10. D触发器是一种常用的时序元件,能够存储一个比特的数据。
下列选项中,不属于D触发器的是:A. RS触发器B. JK触发器C. T触发器D. D触发器与门二、填空题(共5题,每题4分,共20分)根据题目所给条件,在答题卡上填写正确的答案。
数字逻辑技术试卷-第2章一、填空题1.逻辑电路中,电平接近0时称为低电平,电平接近V CC或V DD时称为高电平。
2.数字电路中最基本的逻辑门有与、或和非门。
常用的复合逻辑门有与非门、或非门、与或非门、异或门和同或门。
3.图腾结构的TTL集成电路中,多发射极三极管可完成与门逻辑功能。
4.CMOS反相器是两个增强型的MOS管组成,且其中一个是N沟道管,另外一个是P沟道管,由于两管特性对称,所以称为互补对称CMOS反相器。
5.TTL与非门输出高电平U OH的典型值是 3.6V,低电平U OL的典型值是0.3V。
6.普通的TTL与非门具有图腾结构,输出只有高电平和低电平两种状态;TTL三态与非门除了具有1态和0态,还有第三种状态高阻态,三态门可以实现总线结构。
7.集电极开路的TTL与非门又称为OC门,几个OC门的输出可以并接在一起,实现线与逻辑功能。
8.TTL集成电路和CMOS集成电路相比较,其中TTL集成电路的带负载能力较强,而CMOS集成电路的抗干扰能力较强。
9.用三态门构成总线连接时,依靠使能端的控制作用,可以实现总线的共享而不至于引起总线冲突。
10. TTL集成与门多余的输入端可与有用端并联或接高电平;TTL集成或门多余的输入端可与有用端并联或接低电平。
二、判断下列说法的正误1.所有的集成逻辑门,其输入端子均为两个或两个以上。
(错)2.根据逻辑功能可知,异或门的反是同或门。
(对)3.具有图腾结构的TTL与非门可以实现“线与”逻辑功能。
(错)4.基本逻辑门电路是数字逻辑电路中的基本单元。
(对)5.TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。
(错)6.74LS系列产品是TTL集成电路的主流产品,应用最广泛。
(对)7.74LS系列集成电路属于TTL型,CC4000系列集成电路属于CMOS型。
(对)8.与门多余的输出端可与有用端并联或接低电平。
(错)9.OC门不仅能够实现“总线”结构,还可构成与或非逻辑。
数字逻辑试卷(B)
1.十六进制数的基数是( 18 )。
2.N进制数具有两个特点,一是(逢N进一),二是有( N )个计数符号。
3.(4321)8=( 100011010001 )2=( 8D1)16
4.(0001 0010 0011)8421BCD=( 0100 )余3BCD
5.(1111.11)2=( 15.75 )10
6.N变量任意两个不同的最小项的乘积为( 0 )。
7.三态门的输出可能出现三种状态:高电平,低电平和(输出高阻态 )。
8.约束项和任意项统称为( 无关项 )。
9.同步RS触发器R和S不能同时为( 1 )。
10.时序电路是由组合电路和( 触发器 )两部分组成的。
二、判断(正确判断划√,否则划×。
每小题1分,本大题10分)
1.BCD码只有一种即8421BCD码。
( × )
2.正逻辑的与非门也是负逻辑的与非门。
( × )
3.每一个最小项只有相对应的一组逻辑变量取值使该最小项的值为1。
√4二进制译码电路输出可以得到输入变量的全体最小项(或最小项相反)。
√5.边沿触发器有效地解决了空翻问题。
( √ )
T触发器和D触发器都有两个逻辑功能,所以它们的逻辑功能是相同的。
×7.计数过程的基本特点是单向循环。
( √)
8.移位寄存器可以实现数据的串行输入和串行输出。
(√ )
9.串行加法运算速度比并行加法器快。
( × )
10.单稳态触发器的暂稳态时间仅决定于电路本身的参数。
(√ )
三、单项选择
1.卡诺图上几个相邻的小方格合并消去2个变量。
( C.4个 )
2.逻辑函数的哪种表示方式不是唯一的?( B.表达式)
3.挂在同一总线上的三态门任何时候只允许几个门处在工作状态?B.一个4.下列电路哪个不是组合电路?( C.计数器)
5.三输入的二进制译码器有几个输出?(C.8个)
6.哪种触发器只有一种逻辑功能?( C.T′触发器)
7.组合电路的输出(A.仅与当时输入有关)
8.异步时序电路中各触发器( C.无统一的时钟)
9.并行加法器实现两个N 位二进制数的加法需要( A.N 个全加器) 10.下列哪种电路不需要触发信号( B.多谐振荡器 ) 四、逻辑运算(每小题3分,本大题15分)
1.连续2000个1异或结果是( 0 )
2.若AC AB =,B 是否一定等于C ?( 不一定 )
3.用公式法证明C B A C AB B A ⋅⊕=++)(
4.用公式法化简A C C B B A F ++=
答:ABC C B A A C C B B A A C C B B A +=+++=++))()(( 5.用图形法化简
)7,5,2,1,0()15,13,6,4(∑∑+=d m F
五、组合电路分析设计(本大题18分) 1. 比较图示两电路的逻辑功能。
要求写出P 和G 的最简与或式。
(本题4分)
P = G = 全加器A i ,B i ,C i-1
波形已知,画出S i 的波形。
如图所示:欲使A =
B =
C 时,F = 1,在图上标示出
D 0 – D 3的值。
4.如图八选一数据选择器用来实现8421BCD 码检验,当输入B 3B 2B 1B 0为非法8421BCD 码时,输出F = 1,否则F = 0。
(本题6分)
(1) 填写F 的卡诺图; (2) 写出∑=
m F ( );
(3)在图上标示D0-D7的值
六、根据逻辑图回答问题。
1.两电路逻辑功能是否相同?答:( 相同 )
Q n为0时Q n+1一2.当
定等于A吗?答:( 是 )
3. 某触发器波形如图。
请
判断触发器是D 触发器还是T 触发器? 答:是( D )触发器
七、时序电路的分析和设计。
1.图示电路,当X 1 = X 2时,触发器的次态一定和现态无关吗?请选择: ( A .一定无关)
2.已知状态图,将它的状态表填完全。
3.上题状态图(表)中哪两个状态等效?答:( ) 4.某时序电路状态方程: n n n n
n Q Q X Q Q Q 12121
1
+=+ n n n n Q Q X Q X Q 21212+=+
如果JK 触发器实现之,写出驱动方程(最简与或式)
.J 1= J 2=
K 1= K 2=
5.电路如图。
1)该计数器为几进制计数? 答:( ) 2)Q 3Q 2Q 1Q 0=1111是有效状态 吗?它的次态是什么?
3)如果将C r 接1,变成几进制
现态
次态/输出
0 1 S 0 S 0/0 / S 1 S 2/0 S 1/0 S 2 / S 3/1 S 3
S 2/0 S 1/0
计数?答:( )
八、电路如图示,扭环形计数器从000开始计数。
(本题6分)
1) 画出扭环形计数器的状态转换图。
2)在一个计数周期中P出现高电平的时间有多长?答:( )
3) G端会出现高电平吗?答:( )。