数电填空选择
- 格式:doc
- 大小:191.00 KB
- 文档页数:6
一、填空题3、TTL 与非门多余输入端的处理方法是 高电平或悬空或接电源或与其它输入端并接 )。
4、TTL 三态门的三种可能的输出状态分别是( 高电平 )、( 低电平 )和( 高阻 )。
5、门电路输入端个数称为门的( 扇入 )系数,门电路带同类门数量的多少称为门的( 扇出 )系数。
7、具有两个稳定状态,能够存储1位二值信息的基本单元称为( 触发器 )。
8、触发器具有( 2 )个稳定状态,它可记录( 1 )位二进制代码。
若要存储8位二进制信息需要( 8 )个触发器。
9、时序电路一般由(存储电路)和( 组合电路 )两部分组成。
10、有一个容量为256*4位的RAM ,该RAM 有( 1024 )个基本存储单元,有( 8 )个地址线,每次访问( 4 )个基本存储单元。
11、四位二进制编码器有( 16 )个输入端,( 4 )个输出端。
12、逻辑变量的异或表达式为:( A B+A B )。
1、门电路通常由半导体 二极管 和 三极管 等构成,且它们通常工作于 导通 和 截止 两种工作状态。
2、逻辑代数又叫布尔代数,有三种基本逻辑运算分别是 或运算 、 与运算 和 非运算 。
3、任何一个逻辑函数均可以用 逻辑表达式 、 真值表 、 卡诺图 和 逻辑图 四种方法表示。
4、DAC 可以实现 数模 的转换。
6、能将输入的1个数据根据需要传送到多个端口之一的电路称为( 数据分配器 )。
7、集成电路74ALS08属于 ( 先进的低功耗肖特基TTL 电路 )8、循环码有两个显著特点,其一是 相邻性 ,其二是 循环性 。
9、RS 型为电平触发的触发器。
1、 随着 计数脉冲 的输入可做递增又可做递减计数的计数器称为可逆计数器。
4、时序电路中一定含有( 触发器 )1.EPROM 是指( 可擦可编程只读存储器 )。
2、同步十进制计数器循环一个周期需要CP 数是10。
2、 将1024×4位的RAM 扩展为8192×8位的RAM ,需用( 16 )片1024×4位的RAM ,还需要一片3线-8线译码器。
数字电路试题及答案一、选择题1. 数字电路中,下列哪种逻辑门属于非门?A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪种编码方式是唯一的一种无歧义性编码?A. 8421编码B. 2421编码C. 余3码D. 灰码答案:D3. 数字电路中,下列哪种触发器具有置位和复位功能?A. D触发器B.JK触发器C. RS触发器D. T触发器答案:C4. 数字电路中,下列哪种寄存器可以实现串行输入、串行输出?A. 移位寄存器B. 计数器C. 锁存器D. 寄存器答案:A5. 下列哪种数字电路可以实现数据的并行输入、串行输出?A. 并行输入/并行输出寄存器B. 串行输入/串行输出寄存器C. 并行输入/串行输出寄存器D. 串行输入/并行输出寄存器答案:C二、填空题6. 数字电路中的基本逻辑门有______、______、______。
答案:与门、或门、非门7. 数字电路中的组合逻辑电路有______、______、______等。
答案:编码器、译码器、多路选择器8. 数字电路中的时序逻辑电路有______、______、______等。
答案:触发器、计数器、寄存器9. 数字电路中的触发器按功能可分为______、______、______、______。
答案:RS触发器、D触发器、JK触发器、T触发器10. 数字电路中的计数器按计数方式可分为______、______。
答案:同步计数器、异步计数器三、判断题11. 逻辑门电路的输出与输入之间具有一一对应关系。
()答案:√12. 组合逻辑电路在任何时刻的输出仅取决于当时的输入信号。
()答案:√13. 时序逻辑电路的输出不仅取决于当前的输入信号,还与电路的前一个状态有关。
()答案:√14. 触发器具有记忆功能,可以存储一位二进制信息。
()答案:√15. 计数器可以用来计算输入脉冲的个数,但不能用于分频。
()答案:×(计数器也可以用于分频)四、简答题16. 简述组合逻辑电路与时序逻辑电路的区别。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。
答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。
答案:13. 一个完整的数字系统通常包括_______、_______和_______。
答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。
而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。
2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。
其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。
四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。
如果A=1,B=0,求Y的值。
答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。
2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。
逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
数电考试题及答案大学一、选择题(每题3分,共30分)1. 在数字电路中,最基本的逻辑关系不包括以下哪一项?A. 与(AND)B. 或(OR)C. 非(NOT)D. 异或(XOR)答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 11C. 13D. 15答案:D3. 下列哪个触发器可以实现边沿触发?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C4. 在CMOS技术中,一个N型MOSFET在其栅极施加()时导通。
A. 低电平B. 高电平C. 任意电平D. 不确定答案:B5. 一个4位二进制计数器的最大计数范围是多少?A. 4B. 8C. 16D. 32答案:C6. 以下哪个是数字电路的优点?A. 高速度B. 低功耗C. 高稳定性D. 所有以上答案:D7. 在数字电路中,逻辑0通常对应于哪个电压范围?A. 0VB. 接近0VC. 接近电源电压D. 任意电压答案:B8. 一个简单的RAM存储单元通常由多少个晶体管组成?A. 4B. 6C. 8D. 16答案:A9. 在数字电路设计中,布尔代数主要用于实现什么?A. 逻辑简化B. 信号放大C. 电源管理D. 时钟分配答案:A10. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D二、填空题(每题4分,共20分)11. 在数字电路中,一个基本的逻辑门至少需要________个输入端。
答案:212. 一个8位的寄存器可以存储的最大十进制数是________。
答案:25513. 在TTL电路中,逻辑1的最小输出电压是________V。
答案:2.014. CMOS门电路的功耗主要取决于________。
答案:开关频率15. 一个3-8线译码器可以将3位二进制信号转换为________个独立信号。
答案:8三、简答题(每题10分,共30分)16. 解释什么是同步计数器和异步计数器,并说明它们的区别。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。
A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。
A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。
A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。
最新数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,以下哪个逻辑门可以实现非逻辑功能?A. 与门B. 或门C. 与非门D. 异或门答案:C2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. XOR触发器答案:D3. 一个4位二进制计数器,其计数范围是多少?A. 0到7B. 0到15C. 0到255D. 0到1023答案:C4. 在数字电路中,一个稳定的触发器应该具有什么特性?A. 亚稳态B. 双稳态C. 单稳态D. 无稳态答案:B5. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 运算放大器答案:D6. 在数字电路设计中,以下哪个不是布尔代数的基本运算?A. 与运算B. 或运算C. 非运算D. 乘法运算答案:D7. 一个8位二进制数,其最大值是多少?A. 255B. 256C. 511D. 1023答案:A8. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时的状态如何变化?A. 保持不变B. 翻转C. 变为0D. 变为1答案:B9. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 门D. 非门答案:C10. 在数字电路中,一个3线到8线解码器的输入线数量是多少?A. 3B. 4C. 5D. 6答案:A二、填空题(每题2分,共20分)1. 在数字电路中,一个稳定的触发器应该具有__双稳态__特性。
2. 一个4位二进制计数器的计数范围是从__0__到__15__。
3. 数字电路中的存储元件包括触发器、__寄存器__和计数器。
4. 布尔代数的基本运算包括与运算、或运算和__非运算__。
5. 一个8位二进制数的最大值是__255__。
6. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时会__翻转__。
7. 数字电路中的逻辑门不包括__乘法运算__。
8. 一个3线到8线解码器的输入线数量是__3__。
9. 在数字电路中,一个稳定的触发器不应该处于__亚稳态__。
1.(56)10 = 1110002 = 38162.(48.5)10 =1001000.010184213.(8C )16 = 1000110024. (1110.0111)2 =16.348 E.7165.(10010)2 =1810 NN6.(19)10=1001127.(F6.A )16 =246.62510,11110110.1012。
9.(32.5)10 =100000.01018421 10.(35)10 = 1000112 11.(38. 5)10 =100110.12 12.( 1F6)16 =5021013(1001.0101)2=9.516 14(3D.BE )16=111101.10111112 15.(10100)2 =201016. 用8位二进制补码表示下列十进制数 ①+28=(00011100)2 ②-28=(11100010)2 1. '''BC AC AB Y ++=的最小项之和的形式为:Y ∑m (2,4,5,6)2. 对于与非门电路,若将电路多余的输入引脚接高电平,电路的逻辑关系不受影响。
3.逻辑表达式Z = A’BC + AC+ B’C 的最小项之和的形式是:Z ∑m (1,3,5,7)。
4. 如图所示逻辑图,逻辑表达式F= B ’ 。
5.Z = AB+AC 的最小项表达式Z ∑m (5,6,7)。
6.Z = AB+AC+BC 的最小项表达式Z ∑m (3,5,6,7)。
7.若只有输入变量A 、B 取值不同时,输出F=1,则其输入与输出的关系是 B 。
A .F=A ⊙B B .B A F ⊕= C .F=A+B D .F=AB8.若只有输入变量A 、B 取值相同时,输出F=1,则其输入与输出的关系是 A 。
A .F=A ⊙B B .B A F ⊕= C .F=A+B D .F=AB 9.''AB BC AC F ++=的最小项表达式F ∑m (3,4,5,6,7)。
10.逻辑表达式C AB Y =+A CD+A BD 的最小项之和的形式是Y ∑m (3,5,7,12,13)。
11.如图所示逻辑图,逻辑表达式F= B ’12.. 逻辑图和输入A ,B 的波形如图所示,分析F 为“0”的时刻应是C 。
A. t 1B.t 2C. t 313. 三变量所有最小项之和是11. 躁声容限是指在保证输出高低电平,基本不变的条件下,输入允许的高低电平波动范围。
2. 对于与非门电路,若将电路多余的输入引脚接高电平,电路的逻辑关系不受影响。
3. 写出如图所示各电路在以下两种情况下的输出信号逻辑表达式1) 电路器件均为CMOS 电路 Y 1= Y 3=A 2). 电路器件均为TTL 门电路Y 1=0 Y 3=A1289A 10KA BY 1123A 10KY3AB(b)4.对于TTL 门电路,输入端通过电阻接地,当R<680Ω时,输入端相当逻辑低电平; 当R>4.7K Ω时输入端相当逻辑高电平;输入端悬空时,输入端相当于逻辑高电平。
5. TTL 三态输出“与非”门电路的输出状态有:高电平,低电平 ,高阻态6.图示CMOS 门电路Y1 输出高电平, Y2输出低电平。
V IHV IL7.图示TTL 门电路Y3输出低 电平, Y4 输出低电平。
V cc V IHY3悬空V Y4IH8. 图示各门电路都是74HC 系列的CMOS 电路,Y1输出高电平;Y2输出低电平。
123A 123A10K10KVILVIHY1Y29. 三态门的输出有高电平、低电平 、高阻态状态。
10.TTL 三态输出“与非”门电路的输出比TTL “与非”门电路多一个状态是( C ) A. 高电平B. 低电平C. 高阻D. 以上各项都不是11. 对于与非门电路,若将电路多余的输入引脚接高电平,电路的逻辑关系不受影响。
12..写出图1所示电路的输出逻辑逻辑函数式 F=ABC ’ F=A ⊙B13.“与非”门的一个多余输入端接高电平,将不影响门电路的逻辑功能。
“或”门的一个多余输入端接 低电平,将不影响门电路的逻辑功能。
14.使用CMOS 门时,多余的输入端不能悬空15.数字电路中三极管一般工作于截止区和饱和区,而放大区只是一种过度状态 17.集电极开路输出的门电路叫做OC 门 。
18.TTL 门电路基本开关元件是双极性三极管 19.能实现线与逻辑的电路是OC 门和OD 门1. 组合逻辑电路中,任意时刻的的输出仅仅取决于当时的输入与原来的状态 无关。
2. 在下列逻辑电路中,不是组合逻辑电路的是 D 。
A.译码器 B.编码器 C.全加器 D.寄存器3. 逻辑状态表如下所示,指出能实现该功能的逻辑部件是( C ) A. 十进制译码器 B. 二进制译码器C. 二进制编码器D. 以上各项都不是4. 逻辑状态表如下所示,指出能实现该功能的逻辑部件是( B )A. 十进制译码器B. 二进制译码器C.二进制编码器D. 以上各项都不是5.分析下图所示的组合逻辑电路,写出电路的输出逻辑表达式Y 1=B A Y 2=ABC ’6.下图所示的组合逻辑电路的逻辑表达式并分析其逻辑功能 Y=A ’1A ’0X 0+A ’1A 0X 1+A 1A ’0X 2+A 1A 0X 32.JK 触发器的特性态方程是Q *=JQ ’+K ’Q 。
3.D 触发器的特性方程是Q *=D 。
4.T 触发器的特性方程是Q *=TQ ’+T ’Q 。
5.JK 触发器若J=K ,则相当于T 触发器7.JK 触发器在CP 脉冲作用下,欲使Q n+1=1,则输入信号应为 J= 1,K=0。
8 .若JK 触发器的初态为0,欲在CP 作用后仍为0状态,则激励函数JK 的值应是( C )。
A .J=1,K=1 B .J=1,K=0 C .J=0,K=X D .J=X ,K=X9.图示D 触发器是 ( A )A.上升沿触发B.下降沿触发C.脉冲触发D.低电平触发10.若JK 触发器的初态为1,欲在CP 作用后仍保持为1状态,则激励函数JK 的值应是 B Or C A .J=1,K=1 B .J=0,K=0 C .J=X ,K=0 D .J=X ,K=X41A 11. D 触发器在CP 脉冲作用下,欲使Q*=1,则输入信号应为 D=1 。
12. JK 触发器在CP 脉冲作用下,欲使 '*Q Q = , 则对输入信号描述正确的是 ( D ) 。
A.J=0;K=0 B. J=0;K=1 C.J=1;K=0 D.J=1;K=113.同步RS 触发器如图所示,欲使该触发器保持原态,即Qn+1=Qn ,则输入信号应为( A )A .S=R =0B .S=R =1C .S= 1,R =0D .S= 0,R =114 JK 触发器在CP 脉冲作用下,欲使n n Q Q =+1,则输入信号应为( A ) A J=K=1 B J=0 K=1 C J=K=Q D J=Q K=0 15.JK 触发器在CP 脉冲作用下,欲使Q n+1=1,则输入信号应为 J= 1,K= 0 。
16.由与非门构成的基本RS 触发器如图所示,欲使该触发器保持原态,即Q n+1=Q n ,则输入信号应为B 。
A .S =R =0 B .S =R =1 C .S = 1,R =0 D .S = 0,R =117. JK 触发器在CP 脉冲作用下,欲使Q n+1=0,则输入信号应为( B )A J=K=1B J=0 K=1C J=K=QD J=Q K=0 18. 触发器的触发方式分为电平触发,脉冲出发,边沿触发三种。
19.J 和K 连在一起时, JK 触发器 可以用作T 触发器时。
1、时序逻辑电路的输出不仅和当前输入有关,而且和以前的输入有关。
2、时序逻辑电路是由组合电路和存储电路组成的。
3、 74LS160的LD’端为同步置数端,RD’端为异步置零端。
4、在下列逻辑电路中,不是组合逻辑电路的是DA.译码器B.编码器C.全加器D.寄存器7、在下列逻辑电路中那一种是时序逻辑电路DA、译码器B、编码器C、全加器D、寄存器1.脉冲宽度与周期之比为占空比。
2.555定时器可以接成施密特触发器,单稳态触发器,多谢振荡器电路3.斯密特触发器中VT+ -称为正向阈值电压, VT--称为反向阈值电压电压。
4.脉冲信号的幅度A是AA 脉冲信号变化的最大值B脉冲信号变化的最小值 C脉冲信号变化的中间值5. 能把正弦输入信号转换成矩形波的电路是CA.单稳态触发器B.多谐振荡器C.施密触发器D.边沿触发器6. 接通电源,电路可以自行振荡产生脉冲信号的电路是BA.单稳态触发器B. 多谐振荡器C.施密特触发器D.边沿触发器7.单稳态触发器的输出脉冲的宽度取决于( C )A.触发脉冲的宽度 B.触发脉冲的幅度C.电路本身的电容、电阻的参数 D.电源电压的数值8.为了提高多谐振荡器频率的稳定性,最有效的方法是( C )A.提高电容、电阻的精度 B.提高电源的稳定度C.采用石英晶体振荡器 C.保持环境温度不变10.用555定时器接成的施密特触发器电路中,VCC =12V,没有外接控制电压时,VT+的值是8V,VT-的值是4V。
1.半导体存储器从存取功能上可以分为只读存储器和随机存储器。
2.存储器的存储量和存储速度是反映系统性能的两个重要指标。
3.某台计算机的内存储器设置有10位地址线,8位并行数据输入/输出端,它的最大存储量是1Kb。
5. 4K×8位的RAM存储器,其地址线为12条、数据线为8条6.衡量半导体存储器的指标有存储量和存储速度。
7.图示用ROM实现的组合逻辑电路,试写出输出Y1、Y2的逻辑函数式。