n n
d.
Z
Qj
j 1
3
n
j 1
②电路实例
例1 分析图6.5.2所示电路的逻辑功能。
&
Q 3
1J C1 R 1K & R &
Z
Q2
1J C1 1K
Q 1
1J C1 R 1K
1
R
D
CP
图6.5.2 JKFF构成的3位二进制同步加法计数器
4
分析电路结构 写出三组方程 :
a.各触发器的激励方程
1. 74LS160
Q CC Q 3 CR L D D 3
Q
2
Q
1
Q
0
P T
741 60
D 2 D 1 D 0
74LS160 模10: QCC=Q3Q0T,
CP
图6.5.11 74160的逻辑符号
19
表6.5.8 74160的功能表
n+1 n+1 n+1 n+1
CR 0 1
LD 1 0
P Ø Ø
T Ø Ø
模值M=2 , 计数范围:0~2 -1 1.同步二进制计数器(由SSI构成) (1)加法计数器 每一位触发器在计数脉 冲作用下是否翻转,取 ①基本结构 决于比它低的所有位 a.CP1=CP2=…=CPn=CP (在计数脉冲到来之前) b.TFF形式 是否都处于1状态。 i 1 c.T1=1,Ti Q j (i 2,3, , n)
CP Ø
Q3 0 d3
Q2 0 d2
Q1 0 d1
Q0 0 d0
功
能
异步清0 同步并入
↑
1
1 1
1