最新数字电子技术试卷试题答案汇总(完整版)
- 格式:docx
- 大小:1.71 MB
- 文档页数:80
数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
数字电子技术试卷和答案(总59页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD码,其十进制为861 。
3.逻辑代数的三种基本运算是与,或和非。
4.三态门的工作状态是0 , 1 ,高阻。
5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应用是波形的整形。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D转换的主要方法有,,。
二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。
(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。
()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.用公式法化简--+++=ADDCEBDBAY,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
数字电子技术考试题及答案A卷一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为:A. 高电平B. 低电平C. 悬空D. 脉冲答案:B2. 以下哪个不是组合逻辑电路的特点?A. 输出仅取决于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在记忆功能答案:D3. 触发器的类型不包括以下哪种?A. RS触发器B. JK触发器C. D触发器D. 计数器答案:D4. 一个4位二进制计数器最多可以计数到:A. 8B. 16C. 32D. 645. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 非门D. 放大门答案:D6. 一个3线-8线译码器可以译码多少种不同的输入?A. 3B. 6C. 8D. 24答案:C7. 以下哪种电路可以实现数据的存储功能?A. 计数器B. 编码器C. 寄存器D. 译码器答案:C8. 在数字电路中,一个D触发器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = ¬D'答案:A9. 以下哪种逻辑门可以实现异或(XOR)功能?B. 或门C. 非门D. 异或门答案:D10. 一个完整的二进制加法器至少需要几个输入?A. 1B. 2C. 3D. 4答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个______位二进制数可以表示的最大值是2^n - 1。
答案:n2. 一个4位二进制计数器的计数范围是从______到______。
答案:0,153. 在数字电路中,逻辑“1”通常表示为______电平。
答案:高4. 一个3线-8线译码器的输出是______个低电平,其余为高电平。
答案:15. 一个D触发器的输出Q在时钟脉冲的______沿触发时,会更新其状态。
答案:上升/下降(根据触发器类型而定)6. 一个JK触发器在J=0,K=0时,其状态保持______。
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3 种基本运算是__________ ,____________ ,______________ o2、逻辑代数中三个基本运算规则, o3、逻辑函数的化简有_________________ , _________________ 两种方法。
4、A+B+C= ____________________ o_5、T TL与非门的u i< U OFF时,与非门 _________ ,输出_______ ,u i>U ON时,与非门_______ ,输出 ______ o6组合逻辑电路没有________ 功能。
7、竞争冒险的判断方法_____________ ,___8、触发器它有__________________ 稳态。
主从RS触发器的特性方程,主从JK触发器的特性方程_________________________ ,D触发器的特性方程____________ o二、选择题(每题1分,共10分)1、相同为“ 0”不同为“ 1”它的逻辑关系是()A、或逻辑B、与逻辑C、异或逻辑2、丫(A,B,C,)= E m (0,1,2,3)逻辑函数的化简式A、Y=AB+BC+ABCB、Y=A+BC、Y= A3、A —kE—守—T KN二1电路处于EM—I——A、Y= ABB、Y处于悬浮状态C、Y= A B4、下列图中的逻辑关系正确的是()A.Y= A BB.Y= A BC.Y= AB5、下列说法正确的是(A、主从JK触发器没有空翻现象B、JK之间有约束C、主从JK触发器的特性方程是CP上升沿有效。
6下列说法正确的是(A、同步触发器没有空翻现象B、同步触发器能用于组成计数器、移位寄存器C、同步触发器不能用于组成计数器、移位寄存器7、下列说法是正确的是()A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是(A、施密特触发器的回差电压△ U=U T+-U T-)B、施密特触发器的回差电压越大,( ) B 、多谐振荡器有一个稳态和一个暂稳态 ( ) A 、 555定时器在工作时清零端应接高电平 B 、 555定时器在工作时清零端应接低电平 C 、 555定时器没有清零端三、 判断题(每题1分,共10分) 1、 A +AB=A+B( 2、 当输入9个信号时,需要3位的二进制代码输出。
( 3、 单稳态触发器它有一个稳态和一个暂稳态。
( 4、 施密特触发器有两个稳态。
( 5、 多谐振荡器有两个稳态。
( 6 D/A 转换器是将模拟量转换成数字量。
( 7、 A /D 转换器是将数字量转换成模拟量。
( 8、 主从JK 触发器在CP=1期间,存在一次性变化。
( 9、 主从RS 触发器在CP=1期间,R 、S 之间不存在约束。
( 10、 所有的触发器都存在空翻现象。
(四、 化简逻辑函数(每题5分,共10分)1、、Y=AB+BC+AC+BC2、丫( A , B ,C,)=刀m (0,1,2,3,4,6,8,9,10,11,14) 六、 设计题(每题10分,共20分)1、某车间有A 、B 、C 、D 四台发电机,今要求(1) A 必须开机(2)其他三台 电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。
试用与非门完成 此电路。
2、试用CT74LS160的异步清零功能构成24进制的计数器电路的抗干扰能力越弱 力越强C 、施密特触发器的回差电压越小,电路的抗干扰能 9、 下列说法正确的是A 、多谐振荡器有两个稳态C 、多谐振荡器有两个暂稳态 10、 下列说法正确的是 ) ) ) ) ) ) ) ) ) )五、 1、2、cp_JT_r~LTT_^CR七、数制转换(10分)八、分析题(10分由555定时器组成的多谐振荡器。
已知V DD=12V、C=0.1卩F、R1=15K Q、R2=22KQ。
试求:(1)多谐振荡器的振荡频率。
(2)画出的U c和U o波形。
一、填空题1、与运算、或运算、非运算。
2、代入规则、反演规则、对偶规则3、公式法、卡诺图法。
4、A B C= AB C5、关闭、咼电平、开通、低电平6、记忆二、选择题1、C2、C3、A4、A5、A& C 7、A8、A9、C10、A三、判断题1、x2、x3、V4、V5、x& x 7、x& V9、x10、x四、化简逻辑函数Y=E+2iC(156) 10=( )2=( )8=( )16 (111000.11 2=( )10=(7、代数方法、卡诺图法8、两个稳态、n+1Q =D,Q n+1=S+RQ n\ RS=0 (约束条件)KQ n(CP下降沿)(CP上升沿)(CP下降沿)2、Y=B+CD+ACB五、画波形图1、CP1-2、lullQ六、设计题1、2、七、数制转换(156) 10= (10011100 2= (234) 8= (9C) 16(111000.11 2=( 56.75)10=( 70.6)8八、分析题T=0.7 u c J(R1+2R2)C=0.7 X(15+2 X22 ) X0.1=4.13 s《数字电子技术》试卷姓名: _____________ 班级: ________________ 考号: _________________ 成绩: _________________ 题号-一--二二三四( 1)四(2)四(3)四(4)总分得分一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()。
2. 三态门电路的输出有高电平、低电平和( )3种状态。
3. TTL 与非门多余的输入端应接()。
4. TTL 集成JK 触发器正常工作时,其 Rd 和Sd 端应接( )电平。
( )°6. 如果对键盘上108个符号进行二进制编码,则至少要(7.典型的TTL 与非门电路使用的电路为电源电压为 (V ,输出低电平为()V , CMOS 电路的电源电压为( )V °& 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为 A 2A 1A °=110时,输出Y T Y 6YY 4YY2EY 0 应为()°9.将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的 ROM °该ROM12. 某计数器的输出波形如图 1所示,该计有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路 10进制计数器串联后,最大计数容量为( 11. F 图所示电路中, );丫2 =( )位。
);丫3=B 丫1=( A丫3丫2丫1 5. 已知某函数F 二AB C D该函数的反函数F =)位二进制数码。
)V ,其输出高电平为())进制计数器。
数器是(1 1 11 Ld110 r1 1 1 1 111 1 11i-L_rn13.驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1.函数F(A,B,C)=AB+BC+ACA . F(A,B,C)=刀m (0, 2,C. F(A,B,C)=刀m (0, 2,的最小项表达式为(4)3, 4))°B. (A,B,C)=刀m ( 3, 5, 6, 7)D. F(A,B,C)=刀m (2, 4, 6, 7)2. 8线一3线优先编码器的输入为I o—I7,当优先级别最高的17有效时,其输出丫2 *Yi・丫0的值是(A. 111B. 010C. 000D.1013.十六路数据选择器的地址输入(选择控制)端有()个。
A . 16 B.2 C.4 D.84.有一个左移移位寄存器,当预先置入1011后, 作用下,其串行输入固定接0,在4个移位脉冲CP四位数据的移位过程是(A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--00005.已知则输出C. 1011--1100--1101--1110--1111 74LS138译码器的输入三个使能端丫7 〜丫0 是( )°D. 1011--1010--1001--1000--0111(E1=1 , E2J = E2^=0)时,地址码A2A1A0=011,A.11111101B.10111111C.11110111D.111111116. 一只四输入端或非门,使其输出为A. 15B. 8 的输入变量取值组合有(7)D. 1种。
7.随机存取存储器具有()A.读/写B.无读/写C.只读功能。
D. 只写& N个触发器可以构成最大计数长度2(进制数)A.NB.2NC.ND.29.某计数器的状态转换图如下,其计数的容量为A.八C.四B.D.10.已知某触发的特性表如下(A、B为触发器的输入)11.有一个4位的D/A 转换器,设它的满刻度输出电压为 10V ,当输入数字量为1101时,输出电压为()。
A . 8.125V B.4V C. 6.25V D.9.375V12.函数F=AB+BC 使F=1的输入 ABC 组合为()13.已知某电路的真值表如下,该电路的逻辑表达式为()。
A . Y =C B. Y 二ABCC . Y 二AB CD . Y =BC C14•四个触发器组成的环行计数器最多有 () 个有效状态。
A.4B. 6C. 8D. 1615.逻辑函数F-AB+B C 的反函数F 珂 A. (A +B ) (B+C) D. A B + B C三、判断说明题(本大题共 2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“V”,错误的打“x” 。
)1、 逻辑变量的取值,1比0大。
( )2、 D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。
3、 八路数据分配器的地址输入(选择控制)端有 8个。
( )4、 因为逻辑表达式 A+B+AB=A+B 成立,所以AB=0成立。
( )5、利用反馈归零法获得 N 进制计数器时,若为异步置零方式,则状态A . Q n+1 = A B. Q n 1 二AQ n AQ n C. Q n1 =AQ n ■ BQ nD.CT = BA . ABC=000B. ABC=010 C . ABC=101D. ABC=110)b (A+B) (B+C ) U A + B+CSN只是短暂的过渡状态,不能稳定而是立刻变为0状态。