数字电路与逻辑设计a卷
- 格式:doc
- 大小:226.00 KB
- 文档页数:9
专升本《数字电路与逻辑设计》一、(共75题,共150分)1. 十进制数用二进制表示应为:()(2分)B.1100.11C.标准答案:B2. 无符号位的十六进制数减法(A9)l6-(8A)16=()(2分)A.(19)16B.(1F)l6C.(25)16D.(29)16标准答案:B3. 十进制数15用2421 BCD 码可以表示为()。
(2分).01001000 C标准答案:C4. 8421 BCD码对应的二进制数为 ( ) (2分)B.110011.10C.标准答案:B5. 二进制数-0110的反码是(最高位是符号位)()(2分).11001 C标准答案:B6. 如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()(2分)标准答案:A7. 四个变量可以构成多少个最小项()(2分)个个个个标准答案:D8. 逻辑函数Y=可化简为:( ) (2分)A.B.+AB+AC标准答案:D9. 逻辑函数F(A,B,C) = AB+BC+AC的标准表达式是( ) (2分)A.∑m(3,5,6,7)B.∑m(0,1,2,4)C.∏m(1,3,5,7)D.∑M(0,2,4,6)标准答案:A10. 函数,则其反函数( ) (2分)A.B.C.D.标准答案:B11. 逻辑函数等于()(2分)A.标准答案:B12. 三变量构成的逻辑函数的最小项m1和最小项m7一定满足( ) (2分)A.B.C.D.标准答案:C13. 下图为OC门组成的线与电路其输出F为(2分)C.D.标准答案:B14. 要求RS触发器(R、S均为高电平有效)状态由0 →1,其输入信号为()。
(2分)=01 =1 C=d0 =10标准答案:A15. JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:( ) (2分)B.0C.不变D.与现态相反标准答案:D16. 设计—个1位十进制计数器至少需要多少个触发器( ) (2分)个个个个标准答案:B17. T型触发器当时钟脉冲输入时,其输出状态()(2分)A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变标准答案:B 18. 移位寄存器74194工作在左移串行输入方式时,S1 S0的取值为( ) (2分).01 C标准答案:C19. LED共阴极七段显示器可由下列哪一个IC来推动七字节较适宜()(2分).7447 C标准答案:C20. 电源电压为+12V的555集成定时器中放电三极管工作在截止状态,输出端OUT为1时,其TH 和TR的输入电压值分别为 ( ) (2分)A.,和TR 均大于C.,和TR 均小于标准答案:A21. 逻辑函数,是F的对偶函数,则()。
专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F =相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D 8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F =等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK 触发器的特性方程( )。
11.以下式子中不正确的是()A. 1•A=A B. A+A=A C. 1+A=1 D.BABA+=+12.一个逻辑函数可以有多种不同的逻辑表达式,F(A,B,C) 是:()A.“与非―与非”式B.“或非―或非”式C.“与―或―非”式D.“与―或”式13. 下列选项中,( ) 是三态门的逻辑符号。
14. 四个触发器组成的环行计数器最多有( )个有效状态。
A. 4B. 8C. 16D. 3215. 一只四输入端或非门,使其输出为0的输入变量取值组合有( )种。
A.1 B.4 C.8 D.1616.在下列逻辑电路中,不是组合逻辑电路的有()。
A. 锁存器B.编码器C.全加器D. 选择器17. 请判断以下哪个电路不是时序逻辑电路()。
A、计数器B、寄存器C、译码器D、触发器18.下列选项中,不能实现Q n+1=n Q。
( )19. 函数F(A,B,C)=AB+BC+AC的最小项表达式为( ) 。
A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7)20. 以下表达式中符合逻辑运算法则的是()。
A. A+1=1B.1+1=10C.0<1D. C·C=C2二、填空题(本题每空1分,共14分)1.逻辑代数的三个基本逻辑运算是()、()、()运算。
2.逻辑代数的三个基本规则是()()()。
3.逻辑函数的反函数F=(),其对偶式F’=( )。
4. 逻辑函数表达式中,()是基本的表达式,易于转换成其它形式。
5.数字电路中的三态门电路的三态指的是高电平、低电平、和()状态。
6.数字电路中,当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象称(),由此而可能产生输出干扰脉冲的现象称为()。
7.锁存器与触发器都是具有0 和1两个稳定状态,一旦状态被确定,就能自行保持,锁存器是对()敏感、在其作用下改变状态的存储电路;8.触发器是对()敏感、在其作用下改变状态的存储电路。
阅卷须知:阅卷用红色墨水笔书写,得分用阿拉伯数字写在每小题题号前,用正分表示,不得分则在题号前写0;大题得分登录在对应的题号前;统一命题的课程应集体阅卷,流水作业;阅卷后要进行复核,发现漏评、漏记或总分统计错误应及时更正;对评定分数或统分记录进行修改时,修改人必须签名。
一、判断题(每小题2分,共24分)1、用高电平表示逻辑0、用低电平表示逻辑1状态,称为正逻辑。
( )2、逻辑代数变量取值由于是二值逻辑,所以逻辑门电路只有高、低电平两种输出状态。
( )3、逻辑函数有多种形式,将最简与—或表达式两次求反就可得到与或非表达式。
( )4、(B3.F)16=(10110011 .1111)2 ( )5、CMOS 电路与TTL 电路相比最突出的优势在于功耗低。
( )6、在有约束的逻辑函数中,约束项的取值可能是1,也可能是0。
( )7、四个触发器组成的扭环形计数器最多有8个有效状态。
( )8、如右图所示的触发器电路,能实现nn Q Q =+1功能。
( )9、时序逻辑电路的结构当中一定含有存储电路。
( ) 10、可以将输出端直接并联实现“线与”逻辑功能的门电路是集电极开路输出的TTL 门电路。
( )11、门电路中衡量带负载能力的参数称为扇出系数。
( ) 12、多谐振荡器有一个稳定状态,一个暂稳态。
( )二、填空题(每小题1分,共10分)1、将十进制数175转换成二进制数为 。
2、二进制数(111010010)2转换成十六进制数是 。
3、逻辑函数F=A+A B 可化简为 。
4、写出题22图示电路输出函数F 的表达式 F= 。
5、TTL 门的输入端悬空,逻辑上相当于接 电平。
6、逻辑电路按其输出信号对输入信号响应的不同,可以分为 与 两大类。
7、由n 个变量构成的任何一个最小项有 种变量取值使其值为0。
8、钟控触发器按逻辑功能可分为: 等四种。
9.时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且 。
10.逻辑函数F=A B +A B 的对偶函数F ′= 。
《数字电路与逻辑设计》综合练习题及解答第一部分习题一、填空1.将十进制数转换成等值的二进制数、十六进制数。
10 = 2= 162.10= 余3BCD= 8421BCD 3.16= 24.一位二进制数只有2个数,四位二进制数有个数;为计64个数,需要位二进制数。
5.二进制数2的等值八进制数是8。
6.二进制数2的等值十进制数是10。
7.欲对100个对象进行二进制编码,则至少需要位二进制数。
8.二进制数为000000~111111能代表个十进制整数。
9.为将信息码10110010配成奇校验码,其配奇位的逻辑值为;为将信息码01101101配成偶校验码,其配偶位的逻辑值为。
10.格雷码的特点是。
11.n变量函数的每一个最小项有个相领项。
12.当ij时,同一逻辑函数的两个最小项mimj=。
2n113.n变量的逻辑函数,mi为最小项,则有mi=。
i014.逻辑函数FABCD的反函数F=。
15.逻辑函数FA(BC)的对偶函数F是。
16.多变量同或运算时,=0,则xi=0的个数必须为。
17.逻辑函数F(A,B,C)1C18. 逻辑函数F(A,B,C,D)( )。
19.逻辑函数F(A,B,C)(ABC)(ABC)的最简与或式为。
20.巳知函数的对偶式F(A,B,C,D)ABCDBC,则它的原函数F =。
* * * * * 21.正逻辑约定是、。
22.双极型三极管截止状态过渡到饱和状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。
23.双极型三极管饱和状态过渡到截止状态所需的过渡时间称为时间,它时间和时间两部分组成,可用等式描述。
1。
AB的最小项表达式为F(A,B,C)=m(1,2,3,4,8,10)(0,12,14)的最简与或式为F=24.三极管反相器带灌电流负载时,负载电流的方向是从,此时反相器输出电平。
25.三极管反相器带拉电流负载时,负载电流的方向是从,此时反相器输出电平。
26.输入端的噪声容限说明。
院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。
2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。
3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。
4. 图2.1所示集成计数器的模M=_____________________。
图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。
二、填空题(每小题2分,共20分)6. 对于T 触发器,当T=______时,触发器处于保持状态。
7. 逻辑函数C B AB F +=的反函数F 为_____________________。
8. 5个变量的逻辑函数全部最大项有_____________________个。
9. 二进制数()20110.101110转换成十进制数是___________________。
10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。
A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。
一、选择题。
(每空2分,共20分)1、十进制数25用8421BCD 码表示为( )。
A.10 101 B.0010 0101 C.100101 D .101012、下列各式中的四变量A 、B 、C 、D 的最小项是:( )。
(A)ABCD (B)AB(C+D) (C)A+B+C+D(D)A+B+C+D3、Y=A B C D C +++的反函数为 ( )。
(A)Y=()A B C D C+⋅⋅⋅A1L (B)Y =()A B C D C+⋅⋅⋅(C)Y =()A B C D C +⋅⋅⋅ (D)Y =()A B C D C+⋅⋅⋅4、卡诺图③、④表示的逻辑函数最简式分别为( )和( )。
A .F=B +DB .F=B+DC .F=BD +B DD .F=BD+BD5、逻辑电路如图⑤,函数式为( )。
A. F=AB +C B. F=A B +CC. F=AB+CD. F=A+B C6、 2048×8位RAM 芯片,其数据线的个数是:( ) 。
(A)11(B)8(C)14 (D)2117、下列逻辑函数表达式中与F=A B +AB 功能相同的是( )。
A.BA ⊕ B.BA ⊕ C.BA ⊕ D. AB ⊕8、下列逻辑电路中是时序逻辑电路的是( )。
A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 9. RO M 属于( )。
A .组合逻辑电路 B.时序逻辑电路二、化简下列逻辑表达式。
(第1小题用公式法化简,第2题用卡诺图法化简,共10分) (1)),,(C B A L =BA C A ABCB +++(2)∑∑+=)15,11,7,5,3,2()13,9,6,4,1,0(),,,(d m D C B A L三、分析设计题。
(共70分)1、分析图1所示时序逻辑电路的逻辑功能,并写出输出和输入的逻辑表达式。
(10分 (,,)L A B C ABC ABC ABC ABC=+++3、试用74HC138(其逻辑框图如下图2所示)和适当的逻辑门实现函数 (15分)4、试分析图3电路逻辑功能。
《数字电路与逻辑设计》-模拟题数字电路与逻辑设计模拟题一、单选题1.由n 个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.n 2D.12 n[答案]:D2.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[答案]:D3.组合电路中的冒险现象是由于()所引起的.A.电路未达到最简B.电路有多个输出C.电路中存在时间延迟D.电路中逻辑门的类型不同[答案]:C4.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[答案]:B5.4线-16线译码器有()输出信号.A.1C.8D.16[答案]:D6.EEPROM 是指()A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[答案]:D7.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[答案]:C8.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与非门[答案]:D9.标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[答案]:B10.表示任意两位无符号十进制数至少需要()二进制数.A.6C.8D.9[答案]:B11.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态B.暂稳状态维持一段时间后,将自动返回稳定状态C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数[答案]:A12.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[答案]:B13.在下列逻辑电路中,不是组合逻辑电路的有().A.锁存器B.编码器C.全加器D.选择器[答案]:A14.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[答案]:A15.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门D.同或门[答案]:B16.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.8.125VB.4VC.6.25VD.9.375V[答案]:A17.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D18.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是().A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111[答案]:A19.在下列逻辑电路中,是时序逻辑电路的有()A.加法器B.读/写存储器C..编码器D.数值比较器[答案]:B20.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D21.下列选项中,叙述不正确的是()A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等D.单向导电特性是半导体二极管最显著的特点[答案]:B22.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一B.引入选通脉冲不能消除竞争冒险C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法D.化简电路,减少逻辑器件数目,不能消除竞争冒险[答案]:B23.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D24.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D25.在何种输入情况下,“与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入时0D.全部输入是1[答案]:D二、多选题1.下列信号中,()是数字信号.A.交流电压B.开关状态C.交通灯状态D.无线电载波[答案]:B,C2.小数"0"的反码形式有().A.0.0 0B.1.0 0C.0.1 (1)D.1.1 (1)[答案]:A,D3.设两输入或非门的输入为x 和y,输出为z,当z 为低电平时,有().A.x 和y 同为高电平B.x 为高电平,y 为低电平C.x 为低电平,y 为高电平D.x 和y 同为低电平[答案]:A,B,C4.在下列触发器中,输入没有约束条件的是().A.时钟R-S 触发器B.基本R-S 触发器C.主从J-K 触发器D.维持阻塞D 触发器[答案]:C,D5.四位双向移位寄存器74194控制输入端S 1S 0的取值可以是().A.00B.01C.10D.11[答案]:A,B,C,D三、判断题1.原码和补码均可实现将减法运算转化为加法运算.()[答案]:错误2.逻辑函数(0,2,5) m C)B,F(A,∑=,则7)m(1,3,4,6,C)B,(A,F ∑=.()[答案]:正确3.由与非门构成的基本RS触发器不允许两个输入端同时为0.()[答案]:正确4.由逻辑门构成的电路一定是组合逻辑电路.()[答案]:错误5.同步时序电路中作为存储元件的触发器必须是带时钟控制端的触发器.() [答案]:正确6.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.() [答案]:正确7.最大等效类是指包含状态数目最多的等效类.()[答案]:错误8.Mealy型电路的输出是输入和状态的函数.()[答案]:正确9.用三个触发器作为存储元件可构建一个同步模10计数器.()[答案]:错误10.并行加法器采用先行进位(并行进位)的目的是简化电路结构.()[答案]:错误。
数字集成电路基础试题 A考试时间:120分钟班级: 姓名: 学号: 成绩:一、填空题共20分1. 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示;2. 常用的BCD 码有 、 、 等,常用的可靠性代码有 、 等;3. 将十进制数45转换成8421码可得 ;4. 同步RS 触发器的特性方程为Q n+1=__________;约束方程为 ;5. 数字电路按照是否有记忆功能通常可分为两类: 、 ;6. 当数据选择器的数据输入端的个数为8时,则其地址码选择端应有 位; 7.能将模拟信号转换成数字信号的电路,称为 ;而将能把数字信号转换成模拟信号的电路称为 ;8.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路;9. 两片中规模集成电路10进制计数器串联后,最大计数容量为 位; 二、单项选择题共 20分1. 对于四位二进制译码器,其相应的输出端共有 ;A . 4个 B. 16个 C. 8个 D. 10个2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为 ;A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3. 图2.1所示是 触发器的状态图;A. SRB. DC. TD. T ˊ4.在下列逻辑电路中,不是组合逻辑电路的有 ; A.译码器 B.编码器 C.全加器 D.寄存器 5.欲使D 触发器按Q n+1=Q n 工作,应使输入D= ;A. 0B. 1C. QD. Q 6.多谐振荡器可产生 ;A.正弦波B.矩形脉冲C.三角波D.锯齿波 7. N 个触发器可以构成最大计数长度进制数为 的计数器; A.N B.2N C.N 2 D.2N 8.随机存取存储器具有 功能;A.读/写B.无读/写C.只读D.只写9.只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容 ; A.全部改变 B.全部为0 C.不可预料 D.保持不变 10. 555定时器构成施密特触发器时,其回差电压为 ; A .VCC B. 1/2VCC C. 2/3VCC D. 1/3VCC 三、设计题 共20分图2.11、有一水箱由大、小两台水泵M L 和M S 供水,如图3.1所示,箱中设置了3个水位检测元件A 、B 、C;水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平;现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作;试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单;四、简答题共10分图3.1v v v I1OOv ,12658437Ov ,v I2v I1v v IC V CC v O555(b)D R555定时器的电气原理图如图4.1所示,当5脚悬空时,比较器C 1和C 2的比较电压分别为cc V 32和cc V 31;问:1当v I1>cc V 32,v I2>cc V 31时,比较器 C 1输出低电平,C 2输出高电平,基本RS 触发器 置0\置1\状态不变,放电三极管T 导通,输出端v O 为低电平;2当v I1<cc V 32,v I2<cc V 31时,比较器 C 1输出高电平,C 2输出低电平,基本RS 触发器 置0\置1\状态不变,放电三极管T 截止,输出端v O 为高电平;3当v I1<cc V 32,v I2>cc V 31时,比较器 C 1输出 ,C 2输出 ,即基本触发器 置0\置1\状态不变,电路亦保持原状态不变; 五、分析作图题共30分1、设主从JK 触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入J 、K 的波形图如图5.1,1写出JK 触发器的特性方程式;2画出输出Q 的波形图;10%2、74161集成计数器功能真值表如表5.1所示,其惯用符号如图5.2所示,1利用反CP J KQ 123456图5.1馈复位法将其构成十进制计数器;2利用反馈预置法将其构成8进制计数器;20%表5.1图5.2数字集成电路基础试题A 评分标准一、填空题每空1分,共20分1、时间;数值;0;12、8421BCD ;5421BCD ;余3码;格雷码;奇偶校验码3、010001014、n Q R S +;0=•S R5、组合逻辑电路;时序逻辑电路6、3位7、A/D ;D/A 8、同步;异步 9、100二、单项选择题每题2分,共 20分三、设计题 共20分解:一、列出满足逻辑要求的真值表并化简化简方法可多种自选化简得 C B A M S += B M L =二、作出逻辑电路图1置0;2置1;3高电平;高电平;状态不变sL五、分析作图题共30分1、共10分1n n n Q K Q J Q +=+12CP J K Q1234562、共20分解:1错误!写出S 10的二进制代码为 S N =S 10=1010错误!写出反馈归零函数,由于74161的异步置0信号为低电平0,因此 B D r Q Q C •=2错误!N-1 S N =S 8-1=0111错误!写出反馈归零函数,方法一:从0开始计数 B C D D Q Q Q L ••=方法二:从1000开始计数,取状态S 15=1111时,Q C =1,经非门得0==C D Q L 错误!画连线图 方法一方法二:。
华中科技大学计算机学院《数字电路与逻辑设计》试卷A (闭卷)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。
A .6B .7C .8D .9 2.余3码10001000对应的2421码为( )。
A .01010101 B.10000101 C.10111011 D.111010113.补码1.1000的真值是( )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10004.标准或-与式是由( )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。
A. E )]E D (C C [A F ⋅++=B. E)E D (C C A F ⋅++=C. E )E D C C A (F ⋅++= D. E)(D A F ⋅++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。
图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。
A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。
每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。
( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。
专升本《数字电路与逻辑设计》_试卷_答案专升本《数字电路与逻辑设计》⼀、(共75题,共150分)1. 将⼗进制数(6.625)转换成⼆进制表⽰,其值为:()(2分)A.(110.110)2B.(110.101)2C.(10.101)2D.(10.110)2标准答案:B2. 使⽤⼆进制的补码,求的结果? ()(2分)A.110100102B.111010002C.110100002D.l10100012标准答案:D3. 对应的2421码为()。
(2分)A.10111110B.10001011C.01011000D.00110100 标准答案:A4.下列有关的叙述,哪个正确? ( ) (2分)A.B.C.D.标准答案:B5. 逻辑函数Y=( ) (2分)A.B.C.1D.0标准答案:A6. 将逻辑函数Y=化简为最简式( ) (2分)A.B.C.D.标准答案:D7. 根据最⼩项的性质,任意两个不同的最⼩项之积为( ) (2分)A.1B.C.0D.不确定标准答案:C8. 两输⼊与⾮门输出为1时,输⼊必须()。
(2分)A.两个同时为1B.两个中⾄少有⼀个为1C.两个同时为0D.两个中⾄少有⼀个为0标准答案:D9. 下列逻辑门中哪⼀种门的输出在任何条件下可以并联使⽤?()(2分)A.具有推拉式输出的TTL与⾮门B.TTL集电级开路门(OC门)C.普通CMOS与⾮门D.CMOS三态输出门标准答案:B10. 组合逻辑电路中的险象是由于( )引起的。
(2分)A.电路未达到最简B.逻辑门类型不同C.电路中的时延D.电路有多个输出标准答案:C11. 当T触发器的次态等于现态时,T触发器的输⼊端T=()。
(2分)A.0B.1C.QD.标准答案:A12. 与⾮门基本RS触发器的约束⽅程是( ) (2分)A.B.R+S=1C.D.R?S=0标准答案:B13. JK触发器的J=1,K=0,当触发信号到达后,输出Q的状态为( ) (2分)A.不变B.0C.1D.与前⼀状态Q反相标准答案:C14. 完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E、则最简状态表中只含多少个状态? ( )(2分)A.1B.2C.3D.4标准答案:B15. 某4位加法计数器,输出端,⽬前为1101,经过5个脉冲输⼊后,计数器的输出端应为( )(2分)A.1101B.0010C.0000D.1111标准答案:B16. 4路数据选择器应有( )个选择控制端(2分)A.8B.4C.2D.1标准答案:C17. 如果要设计⼀个偶校验产⽣器,则使⽤下列哪种组件电路最简单?(2分)A.7486B.7432C.7400D.74138标准答案:D18. 共阴极的七段显⽰器,若要显⽰数字“5”,则a、b、c、d、e、f、g中哪些为“1”? ( ) (2分)A.a、c、d、f、gB.b、c、e、f、gC.a、dD.b、e标准答案:A19. 555IC本⾝电路⼤致可分成五部份,即电阻分压器、电压⽐较器、基本R-S触发器、输出驱动器及下列哪⼀部份? ( ) (2分)A.触发电容B.充电⼆极管C.逆向⼆极管D.放电三极管标准答案:D20. ⼀般各种PLD组件的输出部分为:( ) (2分)A.与门阵列B.或门阵列C.⾮门阵列D.与⾮门阵列标准答案:B21. 逻辑函数可以表⽰成( ) (2分)A.B.C.D.标准答案:A,C,D22. 与晶体三极管相⽐,MOS管具有的特点是( ) (2分)A.受温度影响⼤B.功耗低C.便于集成D.带负载能⼒强标准答案:B,C23. 下列有关组合电路中险象的叙述正确的有哪些? (2分)A.是⼀种暂时的错误B.可以⽤增加冗余项的⽅法消除险象C.是⼀种预期的错误D.是⼀种临界竞争现象标准答案:A,B,D24. 下列触发器中,( )可作为同步时序逻辑电路的存储元件。
第1页,共8页第2页,共8页院系: 专业班级: 学号: 姓名: 座位号:20 -20 学年第 学期期末考试试卷《数字逻辑电路》(A )卷一、选择题(每小题2分,共20分)1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8C 、(70)10D 、(1110010)22、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个C 、4个D 、8个3、逻辑电路中的晶体管一般工作在【B 】A 、放大区B 、饱和区或截至区C 、截至区D 、饱和区4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2nD 、2n -16、555定时器的结构如图1.1所示,如果芯片的5脚悬空;RD =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】U CC U CO U 6(TH)(TR)U oR D U 2放电端图1.1(题1.6图)A 、U O 输出低电平,放电开关V 1导通;B 、U O 输出高电平,放电开关V 1截止;C 、U O 输出低电平,放电开关V 1截止;D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】A 、同步置数法组成的9进制计数器;B 、异步置数法组成的8进制计数器;C 、同步置数法组成的10进制计数器;D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变,D S 、D R 端输入的信号应取 【A 】 A 、1==D D S RB 、10==D D S R 、C 、01==D DS R 、 D 、0==D D S R9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】A 、对称多谐振荡器B 、555定时器组成的对称多谐振荡器第3页,共8页第4页,共8页装订线内不许答题 C 、石英晶体振荡器 D 、单稳态触发器 10、下列关于TTL 与非门闲置输入端的处理不正确的是 【D 】 A 、直接接电源电压VccB 、与有用输入端并联使用C 、外界干扰小时,可以剪断或悬空D 、直接接地1、二进制数-110011的补码是 1001101 。
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。
A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。
数字电路与逻辑设计(A 卷)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。
)二进制数。
)二进制数。
A .6B 6 B..7C 7 C..8D 8 D..92.余3码10001000对应的2421码为(码为( ))。
A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是(的真值是( ))。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或.标准或--与式是由(与式是由( )构成的逻辑表达式。
)构成的逻辑表达式。
)构成的逻辑表达式。
A .与项相或.与项相或 B. B. B. 最小项相或最小项相或最小项相或 C. C. C. 最大项相与最大项相与最大项相与 D. D. D.或项相与或项相与或项相与 5.5.根据反演规则,根据反演规则,()()E DE C C A F ++×+=的反函数为(的反函数为( ))。
A. E )]E D (C C [A F ×++= B. E )E D (C C A F ×++= C. E )E D C C A (F ×++= D. E )(D A F ×++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
)实现三种基本运算。
)实现三种基本运算。
A. A. 与门与门与门B. B. B. 或门或门或门C. C. 非门非门非门D. D. D. 与非门与非门与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是(所示电路中的虚线框内应是( ))。
图1A. A. 或非门或非门或非门B. B. B. 与非门与非门与非门C. C. C. 异或门异或门异或门D. D. D. 同或门同或门同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
命题人:王玉青审核人:试卷分类(A卷或B 卷)五邑大学试卷学期:2013至2014学年度第 1 学期课程:数字电路与逻辑设计课程代号:0700280使用班级:信息工程学院2011级姓名:学号:一、填空题(15分,每空1分)1.时序逻辑电路按照其触发器是否由统一的时钟控制分为时序逻辑电路和时序逻辑电路。
2.当数据选择器的数据输入端的个数为8时,其地址代码应有位。
3.两个1位二进制数字A和B相比较,可以用作为A>B的输出信号Y(A>B)。
4.寻址容量为256k × 4的RAM需要根地址线。
5. 欲设计一个47进制的计数器至少需要片74LS160。
6. JK触发器的特性方程为。
7. 当TTL与非门的输入端悬空时相当于输入接入电平。
8. 模数转换器(ADC)两个最重要的指标是转换精度和。
9. A/D转换通常经过、、、四个步骤。
10. TTL门电路中,输出端能并联使用的有和。
二、选择题(11分,每空1分)1.下列各式中哪个是三变量A、B、C的最小项?。
A. B AB. C B A ++C. C B AD. C B + 2. 下列公式中哪个是错误的? 。
A. A A =+0B. A A A =+C. B A B A +=+D. ))((C A B A BC A ++=+3. 采用集电极开路的OC 门主要解决了 。
A. TTL 门不能相“与”的问题B. TTL 门的输出端不能“线与”的问题C. TTL 门的输出端不能相“或”的问题 4. 触发器有两个稳态,,存储4位二进制信息需要 个触发器。
A. 2 B. 4 C. 8D. 16 5. 欲使D 触发器按n n Q Q =+1工作,应使输入端D = 。
A. 0 B. 1 C. Q D. n Q6. 要构成容量为4k ×8的RAM ,需要 片容量为256×4的RAM 。
A. 2 B. 4 C. 8 D. 327. 3线-8线译码器处于译码状态时,当输入A 2A 1A 0=010时,输出07...Y Y = 。
8. 多谐振荡器可产生 。
A. 正弦波B. 矩形脉冲C. 三角波D. 锯齿波 9. 555定时器构成施密特触发器时,其回差电压为 。
A. V CC B. V CC /2 C. V CC /3 D. 2V CC /3 10. D/A 转换器能够将 转变成 。
A. 正弦信号B. 数字信号C. 模拟信号D. 方波信号三、判断题(8分,每题1分)( )1. 编码器是时序逻辑电路。
( )2. 施密特触发器可用于将三角波变换成正弦波。
( )3. 单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
( )4. 四变量的最小项共有8种组合。
( )5. 具有推拉输出的TTL 门的输出端不可以并列使用。
( )6. CMOS 门的输入端不可以悬空。
( )7. 将TTL 与非门作非门使用,则多余输入端应接低电平。
( )8. T 触发器,在T=1时,加上时钟脉冲,则触发器翻转。
四、(共9分)用卡诺图法化简逻辑函数∑∑+=)8,4,2,1,0()10,7,6,5,3(d m F 五、(共17分) 已知同步时序电路如图1所示。
试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路的功能。
图1六、(共15分) 试利用74LS161和反馈预置数法设计一可控进制计数器:当控制变量X 为1时为12进制计数器,X =0时为10进制计数器,并画出电路图。
74LS161功能表七、(共6分)得分得分得分 得分 CLRCLKA QB QC Q DQ ABC DRCOLOAD 161HC 74ETEP 74LS161若将1024×1位的RAM芯片组成2048×2位的RAM电路,(1)应需几片1024×1位的芯片?(2)还需要哪种集成芯片?(3)试画出扩展电路,1024×1位的ROM芯片的逻辑符号如下图所示。
(8分)八、(共6分)图2(a)所示为由555定时器构成的声控报警电路。
声音经接收放大后的信号如图2(b)所示,v I的峰值4V。
(1)分别说出555定时器1和555定时器2所构成单元电路的名称;(2)请计算报警的时间;九、(共13分)某汽车驾驶员培训班进行结业考试。
有3名评判员,其中A为主评判员,B、C为副评判员。
评判时按少数服从多数原则,但若主评判认为合格,也可通过。
试设计一个逻辑电路实现上述功能。
要求:1.列出输出和输入的真值表;2. 写出逻辑函数表达式;3. 试用4选1数据选择器74HC153实现评判的规定逻辑功能。
任课老师: 试卷分类(A 卷或B 卷) A五邑大学 试卷参考答案及评分标准学期: 2013 至 2014 学年度 第 1 学期 课程: 数字电路与逻辑设计 课程代号: 0700280 使用班级: 信息工程学院2011级一、填空题(15分,每空1分)5. 时序逻辑电路按照其触发器是否由统一的时钟控制分为 异步 时序逻辑电路和 同步 时序逻辑电路。
6. 当数据选择器的数据输入端的个数为8时,其地址代码应有 3 位。
7. 两个1位二进制数字A 和B 相比较,可以用 B A 作为A>B 的输出信号Y (A >B )。
8. 寻址容量为256k × 4的RAM 需要 18 根地址线。
5. 欲设计一个47进制的计数器至少需要 2 片74LS160。
6. JK 触发器的特性方程为n n n Q K Q J Q +=+1。
7. 当TTL 与非门的输入端悬空时相当于输入接入 高 电平。
8. 模数转换器(ADC )两个最重要的指标是转换精度和 速度 。
9. A/D 转换通常经过 采样 、 保持 、 量化 、 编码 四个步骤。
10. TTL 门电路中,输出端能并联使用的有 OC 门 和 三态门 。
二、选择题(11分,每空3. 下列各式中哪个是三变量A 、B 、C 的最小项? C 。
A. B AB. C B A ++C. C B AD. C B + 4. 下列公式中哪个是错误的? C 。
A. A A =+0B. A A A =+C. B A B A +=+D. ))((C A B A BC A ++=+ 4. 采用集电极开路的OC 门主要解决了 B 。
A. TTL 门不能相“与”的问题B. TTL 门的输出端不能“线与”的问题C. TTL 门的输出端不能相“或”的问题5. 触发器有两个稳态,,存储4位二进制信息需要 B 个触发器。
A. 2 B. 4 C. 8 D. 16 5. 欲使D 触发器按n n Q Q =+1工作,应使输入端D = D 。
A. 0 B. 1 C. Q D. n Q6. 要构成容量为4k ×8的RAM ,需要 D 片容量为256×4的RAM 。
A. 2 B. 4 C. 8 D. 327. 3线-8线译码器处于译码状态时,当输入A 2A 1A 0=010时,输出07...Y Y = B 。
8. 多谐振荡器可产生 B 。
A. 正弦波B. 矩形脉冲C. 三角波D. 锯齿波 9. 555定时器构成施密特触发器时,其回差电压为 C 。
A. V CC B. V CC /2 C. V CC /3 D. 2V CC /3 10. D/A 转换器能够将 B 转变成 C 。
A. 正弦信号B. 数字信号C. 模拟信号D. 方波信号三、判断题(8分,每题1分) ( × )1. 编码器是时序逻辑电路。
( × )2. 施密特触发器可用于将三角波变换成正弦波。
( × )3. 单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
( × )4. 四变量的最小项共有8种组合。
( √ )5. 具有推拉输出的TTL 门的输出端不可以并列使用。
( √ )6. CMOS 门的输入端不可以悬空。
( × )7. 将TTL 与非门作非门使用,则多余输入端应接低电平。
( √ )8. T 触发器,在T=1时,加上时钟脉冲,则触发器翻转。
四、(共9分)用卡诺图法化简逻辑函数∑∑+=)8,4,2,1,0()10,7,6,5,3(d m F解:D B A F += (填1共5分,圈1共2分,结果2分)五、(共17分)已知同步时序电路如图1所示。
试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路的功能。
图1解:电路的驱动方程、状态方程和输出方程分别为:(7分,其中驱动方程3分,状态方程3分,输出方程1分)根据状态方程和输出方程,可做出的状态转换图如图解1所示(6分:每个次态输出0.5分,共4分;输出Y 共2分),(设电路的初态为000)。
解1 状态转换图综上分析可知:电路对时钟信号进行计数。
每经过7个时钟脉冲,电路输出一个脉冲。
所以是7进制计数器,Y 输出是进位脉冲。
(4分)六、(共15分)试利用74LS161和反馈预置数法设计一可控进制计数器:当控制变量X 为1时为12进制计数器,X =0时为10进制计数器,并画出电路图。
解:假设预置数信号DCBA =0000(此处可任意设置,故答案不唯一,2分)则对应X =0和X =1的状态转换表如下:(6分) 置位信号为:(2分) 实现的电路图如下:(5分)七、(共6分)若将1024×1位的RAM 芯片组成2048×2位的RAM 电路,(1)应需几片1024×1位的芯片?(2)还需要哪种集成芯片?(3)试画出扩展电路,1024×1位的ROM 芯片的逻辑符号如下图所示。
(8分)答案:(1)需要4片;(2)还需要非门;(3)如下图八、(共6分)图2(a )所示为由555定时器构成的声控报警电路。
声音经接收放大后的信号如图2(b )所示,v I 的峰值4V 。
(1)分别说出555定时器1和555定时器2所构成单元电路的名称; (2)请计算报警的时间; 解:(1)555定时器1构成施密特触发器(2分),555定时器2构成单稳态触发器;(2分)(2)计算报警的时间:ms61.51001.0105101.11.163=⨯⨯⨯⨯=≈-RC t W (2分)九、(共13分)某汽车驾驶员培训班进行结业考试。
得分得分得分2671548326715483Iv Ov 5V+0.01μF0.01μF0.01μF555(1)555(2)2()a 图Iv 00.5V4V2()b 图有3名评判员,其中A为主评判员,B、C为副评判员。
评判时按少数服从多数原则,但若主评判认为合格,也可通过。
试设计一个逻辑电路实现上述功能。
要求列出输出和输入的真值表;写出逻辑表达式;试用4选1数据选择器74HC153实现评判的规定逻辑功能。