计算机组成原理模拟试题(1)
- 格式:pdf
- 大小:141.74 KB
- 文档页数:8
计算机专业基础综合计算机组成原理(中央处理器)模拟试卷1(总分:46.00,做题时间:90分钟)一、单项选择题(总题数:10,分数:20.00)1.中央处理器是指( )。
A.运算器B.控制器C.运算器、控制器、cache √D.运算器、控制器、主存2.操作控制器的功能是( )。
A.产生时序信号B.从主存取出一条指令C.完成指令操作码译码D.从主存取出指令,完成指令操作码译码,产生有关的操作控制信号。
√3.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用( )来规定。
A.主存中读取一个指令字的最短时间√B.主存中读取一个数据字的最长时间C.主存中写入一个数据字的平均时间D.主存中读取一个数据字的平均时间4.异步控制常用于( )作为其主要控制方式。
A.在单总线结构计算机中访问主存与外围设备时√B.微型机的CPU控制器中C.硬联线控制的CPU中D.微程序控制器中5.为了确定下一条微指令的地址,通常采用断定方式,其基本思想是( )。
A.用程序计数器PC来产生后继续微指令地址B.用微程序计数器μPC来产生后继微指令地址C.通过微指令控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址√D.通过指令中指定一个专门字段来控制产生后继微指令地址6.流水CPU是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个m段流水CPU( )。
A.具备同等水平的吞吐能力√B.不具备同等水平的吞吐能力C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力7.描述流水CPU基本概念中正确的句子是( )。
A.流水CPU是以空间并行性为原理构造的处理器B.流水CPU一定是RISC机器C.流水CPU一定是多媒体CPUD.流水CPU是一种非常经济而实用的时间并行技术√8.下列部件中不属于执行部件的是( )。
A.控制器√B.存储器C.运算器D.外围设备9.就微命令的编码方式而言,若微操作命令的个数已确定,则( )。
计算机组成原理模拟练习题与答案一、单选题(共90题,每题1分,共90分)1、CPU取出一条指令并执行该指令的时间被称为()oA、指令周期B、时钟周期C、CPU周期D、机器周期正确答案:A2、若浮点数尾数用原码表示,则下列数中为规格化尾数形式的是()A、1.1100000BB、0.0101000BC、0.0111000BD、1OOOIOOOB正确答案:A3、以下给出的4种指令类型中,执行时间最长的指令类型是()oA、SS型B、RS型C、RI型D、RR型正确答案:A4、()寻址便于处理数组问题。
A、变址寻址B、立即寻址C、相对寻址D、间接寻址正确答案:A5、对于二进制数,若小数点左移1位,则数值(),若小数点右移1位,则数值()oA、缩小一半,缩小一半B、缩小一半,扩大一倍C、扩大一倍,扩大一倍D、扩大一倍,缩小一半正确答案:B6、寄存器中的值有时是地址,有时是数据,它们在形式上没有差别,只有通过()才能识别它是数据还是地址。
A、判别程序B、指令操作码或寻址方式位C、寄存器编号D、时序信号正确答案:B7、描述多媒体CPU基本概念中正确表述的句子是()oA、多媒体CPU是带有MMX技术的处理器B、多媒体CPU是非流水线结构C、MMX指令集是一种单指令流单数据流的串行处理指令D、多媒体CPU一定是C1SC机器正确答案:A8、下列寄存器中,汇编语言程序员可见的是()oA、程序计数器(PC)B、存储器地址寄存器(MAR)C、存储器数据寄存器(MDR)D、指令寄存器(IR)正确答案:A9、主存储器一般()oA、需同时采用两种校验B、采用奇偶校验C、采用循环码校验D、采用海明码校验正确答案:B10、微程序存放在()oA、CM中B、主存中C、堆栈中D、磁盘中正确答案:A11、静态RAM利用()oA、触发器存储信息B、电容存储信息C、门电路存储信息D、读电流存储信息正确答案:A12、一个16KX32位的存储器,其地址线和数据线的总和是()oA、48B、40C、46D、36正确答案:C13、变址寻址和基址寻址的有效地址形成方式类似,但是()oA、变址寄存器的内容在程序执行过程中是不可变的B、在程序执行过程中,变址寄存器和基址寄存器和内容都可变的C、在程序执行过程中,基址寄存器的内容不可变,变址寄存器中的内容可变D、变址寄存器的内容在程序执行过程中是可变的正确答案:C14、设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是()。
计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001D. 110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。
A. 补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是____。
A. 提高了主存储器的存取速度B. 扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是____。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。
A. 堆栈B. 立即C. 隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是______ 。
A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。
A. 指令长度固定,指令种类少B. 寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指______。
A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为____。
计算机组成原理模考试题(含参考答案)一、单选题(共100题,每题1分,共100分)1、CRT显示器上构成图像的最小单元称为()。
A、像素B、元素C、亮点D、单位正确答案:A2、补码加法运算是指( )A、操作数用补码表示,将被加数变补,然后相加B、操作数用补码表示,将加数变补,然后相加C、操作数用补码表示,符号位单独处理D、操作数用补码表示,连同符号位一起相加正确答案:D3、下列数中,最大的数是()A、45DB、101001BC、52QD、2BH正确答案:A4、关于通用寄存器,下列说法正确的是()。
A、可存放指令的寄存器B、可存放程序状态字的寄存器C、可存放运算结果的寄存器D、本身具有计数逻辑与移位逻辑的寄存器正确答案:C5、加法器采用先行进位的目的是()。
A、优化加法器的结构B、增强加法器结构C、加速传递进位信号D、节省器材正确答案:C6、某计算机按字节编址,指令字长固定且只有两种指令格式,其中三地址指令29条,二地址指令107条,每个地址字段为6位,则指令字长至少应该是()。
A、24位B、32位C、26位D、28位正确答案:A7、在以下I/O控制方式中,主要由硬件而不是软件实现数据传送的方式是()。
A、DMA方式B、无条件程序控制方式C、程序中断方式D、程序查询方式正确答案:A8、计算机中表示地址时,采用( ) 。
A、补码B、原码C、无符号数D、反码正确答案:C9、在调频制记录方式中,记录1时,写电流()。
A、只在位单元中间位置变化一次B、只在本位起始处正向变化一次C、只在本位起始处变化一次D、在本位起始处和位单元中间位置各变化一次正确答案:D10、在微程序控制器中,一条机器指令的功能通常由()。
A、一段微程序实现B、一条微指令实现C、一个指令码实现D、一个条件码实现正确答案:A11、CPU中能进行算术和逻辑运算的最基本运算部件是()。
A、ALUB、移位器C、多路选择器D、加法器正确答案:A12、PC寄存器的内容()。
计算机组成原理试题一、填空题(每空1分,共15分)1、第一代电子数字计算机所用的基本器件是。
2、固件是一种特性的硬件。
3、设x=-(13/16),[X]补= 。
4、在浮点补码加减法运算中,当运算结果的尾数出现___________和____________时,需进行向左规格化操作。
5、磁盘存储器中,可寻址的最小单位是______________。
6、按其读写性,我们可将半导体存储器分为两种。
7、操作表达式为(Ad1)OP(Ad2)→Ad1的指令,称为_________地址指令。
8、指令译码的主要功能是对_______________进行译码。
9、PSW用于存放程序运行时的工作方式、____________和___________。
10、在用分段直接编码法组合成的微指令中,应将具有___________性的微命令分在不同字段内。
11、键盘是一种________设备。
12、采用中断屏蔽码技术,可以改变各设备的_______________。
13、中断过程实质上是一种程序的____________过程。
14、设X=—51/64,当字长为7位(含一位符号位)时,[X]原=___________,[X]补=________。
15、运算器的基本组成中,核心部件是_____________。
16、在在计算机中,各部件间往来的信息分为三种类型,除数据信息外,它们是______和______ 信息。
17、在浮点补码加减运算中,当运算结果的尾数出现______和______ 形式时,需要进行向右规格化操作。
18、一般来说,机器指令包括两个部分内容,它们是________和__________。
19、总线的通讯方式有______________和__________两种。
20、按信息传送的格式,接口可分为______________接口和_________ 接口两大类。
21、Cache存贮器中采用的主要替换算法有__________________和______________ 。
《计算机组成原理》模拟试题《计算机组成原理》模拟试题⼀、填空选择题(每空1分,共30分)1.______表⽰法主要⽤于表⽰浮点数中的阶码。
A. 原码B. 补码C. 反码D. 移码2.下列有关运算器的描述中,______是正确的。
A.只做算术运算,不做逻辑运算B. 只做加法C.能暂时存放运算结果D. 既做算术运算,⼜做逻辑运算3. CPU主要包括______。
A.控制器B.控制器、运算器、cacheC.运算器和主存D.控制器、ALU和主存4、针对8位⼆进制数,下列说法中正确的是。
A、-127的补码为10000000B、-127的反码等于0的移码C、+1的移码等于-127的反码D、0的补码等于-1的反码我的答案:B5、已知定点整数x的原码为,且,则必有。
A、B、C、,且不全为0D、,且不全为0我的答案:A得分: 14.3分6、已知定点⼩数x的反码为,且,则必有。
A、B、D、我的答案:D得分: 14.3分7、若某数x的真值为-0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法为码。
A、原B、补C、反D、移我的答案:B得分: 14.3分8、某机字长为32位,采⽤定点⼩数表⽰,符号位为1位,尾数为31位,则可表⽰的最⼤正⼩数为①,最⼩负⼩数为②。
A、B、C、D、我的答案:CD10、变址寻址⽅式中,操作数的有效地址是______。
A、基址寄存器内容加上形式地址(位移量)B、程序计数器内容加上形式地址C、变址寄存器内容加上形式地址D、以上都不对正确答案:C 我的答案:C11、计算机的存储器采⽤分级存储体系的主要⽬的是A、便于读写数据B、减⼩机箱的体积C、便于系统升级D、解决存储容量、价格和存取速度之间的⽭盾正确答案:D 我的答案:D得分: 16.7分12、某SRAM芯⽚,其存储容量为64K×16位,该芯⽚的地址线和数据线数⽬为A、64,16C、64,8D、16,16正确答案:D 我的答案:D得分: 16.7分13、下述有关存储器的描述中,正确的是()。
计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的。
A.原码和反码不能表示-1,补码可以表示-1;B.三种机器数均可表示-1;C.三种机器数均可表示-1,且三种机器数的表示范围相同;D.三种机器数均不可表示-1。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指______。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指______。
A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。
课程名称计算机组成原理考试 A 卷适用专业班级计算机xxxxxxxxxx 考试形式闭卷一、选择题(每小题2分,共18分)1、为提高CPU的速度,可采用的技术有()(本题为多选题)A 流水线B 在CPU中设置许多寄存器C CacheD 虚拟存储器2、主存贮器和CPU之间增加cache的目的是______。
A 解决CPU和主存之间的速度匹配问题B 扩大主存贮器容量C 扩大CPU中通用寄存器的数量D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量3、在机器数______中,零的表示是唯一的。
A 原码B 补码C 移码D 反码4、半导体静态存储器SRAM的存储原理是______。
A. 依靠双稳态电路B. 依靠定时刷新C. 依靠读后再生D. 信息不再变化5、同步控制是______。
A.只适用于CPU控制的方式 B.只适用于外围设备控制的方式C.由统一时序信号控制的方式 D.所有指令控制时间都相同的方式6、四片74181ALU和一片74182CLA器件相配合,具有如下进位传送功能______。
A. 行波进位B.组内先行进位,组间先行进位C. 组内先行进位,组间行波进位D.组内行波进位,组间先行进位7、假设下列字符码中有奇偶位校验,但没有数据错误,采用偶校验的字符码是______。
A. 11001011B. 11010110C. 11000001D. 110010018、操作控制器的功能是_____。
A. 产生时序信号B. 从主存中取出一条指令C. 完成指令操作码译码D. 从主存中取出一条指令,完成指令操作码译码,产生有关的操作控制信号9、某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,由最大正小数为_________。
A.+(1-2-32)B.+(1-2-31)C.2-32D.2-31二、填空题(每空1分,共28分)1、总线是多个系统部件之间进行数据传送的公共通路,一般可由A._______________、B._______________、C._________________组成。
计算机组成原理试题及答案(一)一﹑单选题(每小题2分,共20分)从每小题的四个备选答案中选出一个正确答案,填在题干的括号内。
1 当采用双符号位时,发生负溢出的特征是双符号位为(③)。
① 00 ② 11 ③ 10 ④ 012 动态存储器的最大刷新周期为(①)。
① 2ms ② 4ms ③ 6ms ④ 10ms3 在补码除法中,(④)。
①余数为正商0 ②余数为正商1③余数与除数同号商0 ④余数与除数同号商14 磁盘存储器采用(①)。
①直接存取方式②顺序存取方式③先进后出存取方式④随机存取方式5 在微程序控制方式中,一条机器指令通常对应(④)。
①一个微命令②一个微操作③一条微指令④一段微程序6动态存储器依靠(④)。
①门电路存储信息②触发器存储信息③多路开关存储信息④电容电荷存储信息7 同步控制方式(③)。
①只适用于CPU内部控制②只适用于对外围设备控制③要求由统一时序信号控制④要求所有指令执行时间相同8 中断向量表用来存放(②)。
①向量地址②中断服务程序入口地址③返回地址④断点地址9 总线主设备是指(①)。
①掌握总线权的设备② CPU③发送信息的设备④接收信息的设备10当CRT显示器工作在字符方式下时,显示缓存中存放(③)。
①字符所在单元的地址码②图形的显示位置坐标③字符的编码④图形的点代码二﹑简答题(每小题5分,共30分)1 什么是中断方式?CPU暂时中止执行现行程序,转去执行中断服务程序,以处理随机事件。
处理完毕后自动恢复原程序的执行。
2 什么是异步控制方式?它主要用在什么场合?各项操作按需分配时间,不受统一时序控制,采用异步应答方式。
用于异步总线。
3 DMA方式分为哪三个阶段?初始化、传送、结束处理。
4 并行接口和串行接口有什么区别?串行接口与设备之间串行传送数据。
5 微程序控制器是如何产生微命令的?将微指令译码后产生微命令。
6动态存储器为什么要定时刷新?动态存储器依靠电容电荷存储信息,时间一长,电荷可能泄放,需定时刷新。
计算机组成原理试题及答案一、填空(12分)1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。
2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供,指令提供;而在变址寻址中,变址寄存器提供,指令提供.3.影响流水线性能的因素主要反映在和两个方面。
4.设机器数字长为16位(含1位符号位)。
若1次移位需10ns,一次加法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。
5.CPU从主存取出一条指令并执行该指令的时间叫,它通常包含若干个,而后者又包含若干个.组成多级时序系统。
二、名词解释(8分)1.微程序控制2.存储器带宽3.RISC4.中断隐指令及功能三、简答(18分)1。
完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。
2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位.(1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。
(2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。
3。
某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。
4.统具备120种操作。
操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。
(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围;(3)一次间址的寻址范围; (4)相对寻址的寻址范围。
四、(6分)设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则计算 [25169⨯] + [24)1611(-⨯]五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。
(8分)六、(10分)设CPU 共有16根地址线,8根数据线,并用MREQ 作访存控制信号,用W R /作读写控制信号,现有下列存储芯片: RAM :1K ×8位、2K ×4位、4K ×8位ROM :2K ×8位、4K ×8位以及74138译码器和各种门电路(自定),画出CPU 与存储器连接图。