数电期末试卷及答案
- 格式:doc
- 大小:195.51 KB
- 文档页数:4
数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。
从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。
1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。
B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的。
D.卡诺图中1的个数和0的个数相同。
3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。
设触发器的初态为0。
图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。
试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。
数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
.《数字电子技术》考试一试卷(第一套)课程号2904025035考试时间100分钟合用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)()H=()D=()8421BCD。
2、(2分)逻辑函数L=+A+B+C+D=(1)。
3、(2分)由传输门组成的电路以以下图所示,当A=0时,输出L=B。
4、(2分)三态门可能输出的三种状态是低电平、高电平易高阻态_。
5、(3分)A/D变换器一般要经过_采样__、保持、量化和__编码__这4个步骤,A/D变换器的变换速度主要取决于变换种类。
对双积分型A/D变换器、并行比较型A/D变换器和逐次比较型A/D变换器的相对速度进行比较,变换速度最快的是_并行比较型A/D变换器__。
.西南石油大学试卷第2页共11页6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且 待编码信号输入端I 0 2 6 7,输入使能端 EI=1 ,其他输入端为 , =I =I =I =10 其输出Y 21Y 0为 111。
Y7、(3分)集成数据选择器74HC151组成的电路以以下图所示,则其输出Y=ABCABCABC 。
(注:不需化简)Y0 ABE YS2S174HC151CS0D0D1 D2D3D4 D5D6D70 18、(3分)某PLA 电路以以下图所示,其输出逻辑函数表达式 X=ABC A BC A BC 。
ABC×× ×× ×× × ×××× ×××××××X Y9、(2分)某单极性输出的 8位D/A 变换器正常工作,当输入数字量为 (10101010)B 时,其输出电压为,当输入数字量为(10101100) 时,其输出电压为V 。
数字电路期末试题及答案1. 选择题(每题2分,共30题,总分60分)(1) 以下哪种逻辑门的输出为低电平时,输入端需全为高电平?A. 与门B. 或门C. 非门D. 异或门答案:C(2) 下列选项中,哪个是数码管的常见类型?A. BCD码B. 七段码C. 格雷码D. 码编码答案:B(3) 在数字电路中,把输入引脚作为输出引脚使用的器件是?A. 复用器B. 反相器C. 编码器D. 解码器答案:D(4) 单位延时器可用于延时输入信号,它的作用是?A. 放大延时信号B. 过滤延时信号C. 产生延时信号D. 编码延时信号答案:C(5) 下面哪个是D触发器的输出特性?A. 同步输出B. 反转输出C. 清零输出D. 使能输出答案:B(6) 在四位二进制加法器电路中,超过位数范围的进位称为?A. 高位进位B. 低位进位C. 溢出进位D. 数据进位答案:C...2. 填空题(每空2分,共10空,总分20分)(1) 由三个反相器构成的分频电路称为_______。
答案:三分频(2) 一个四位二进制数可以表示_______个不同的状态。
答案:16...3. 简答题(每题10分,共6题,总分60分)(1) 请简要说明译码器(Decoder)的工作原理及其应用场景。
答案:译码器是一种组合逻辑电路,用于将输入的编码信号转换为输出的解码信号。
它根据特定的逻辑关系来解码输入信号,并且只有一个输出端口被激活,其他输出均为低电平。
常见的应用场景包括数码管显示、地址解码、信号传递等。
(2) 请简要说明触发器(Flip-flop)的工作原理以及它与时序电路的关系。
答案:触发器是一种存储器件,用于在时序电路中存储和传输信息。
它有两个稳定的输出状态,分别称为"Set"和"Reset"。
触发器能够根据控制信号的变化来决定是否改变输出状态,从而实现信息的存储和传输。
触发器在时序电路中起着重要的作用,用于实现存储、计数和时序控制等功能。
数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。
2. 解释什么是触发器,并说明其在数字电路中的作用。
答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。
在数字电路中,触发器用于存储数据,实现计数、定时等功能。
3. 什么是组合逻辑电路?请举例说明。
答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。
A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。
A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。
A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。
A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。
A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。
A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。
答案:22. 一个4位二进制计数器的计数范围是从0到_____。
答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。
答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。
答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。
答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。
一.填空题(1分/空,共24分)1)十进制数(99.375)10=(1100011.011)2=(63.6)16。
2)数字电路按照其结构和工作原理分为两大类:组合逻辑电路和时序逻辑电路。
3)以下类型门电路多余的输入端应如何处理:TTL 与非门:接高电平或者悬空或者并联,CMOS 与非门:接高电平或者并联。
4)逻辑函数Y=AB+BC+CA 的与非-与非式为((AB)’(BC)’(CA)’)’。
5)三态输出门在普通门电路输出状态的基础上增加的状态为__高阻态___。
6)TTL 反相器的阈值电压为V TH =1.4V 。
若CMOS 反向器的V DD =10V 则其阈值电压为V TH =5V。
7)RS 触发器的特性方程为:Q*=S+R’Q ,(约束条件:SR=0),T 触发器的特性方程为:Q*=T’Q+TQ’。
8)16选1数据选择器的地址端有4位,n 个触发器构成计数器的最大计数长度为2n 。
9)如图(1-1)所示触发器电路中,当A=1时,输出状态为____Q=1___,如图(1-2)所示计数器电路为___6___进制计数器。
10)触发器三种触发方式分别为:电平触发,脉冲触发(主从触发),边沿触发,其中边沿触发的触发器抗干扰能力最强。
11)在多谐振荡器,单稳态触发器,施密特触发器中,施密特触发器中常用于波形的变换和整形,单稳态触发器常用于定时及延时,多谐振荡器常用于产生脉冲波形。
图(1-3)中555定时器接成的是施密特触发器。
√二.将下列逻辑函数化简为最简与-或形式(方法不限)(每小题5分,共15分,按步骤酌情给分)1)CDACD ABC AC Y +++=''2)求Y=BC AC C A B A +++))'')('((的反函数并化简=AC’+C(AB+AD’+D)Y’=[(A’B+AC’)’+(A’+C’)](B’+C’)=AC’+C(A+D)=[(A+B’)(A’+C)+A’+C’](B’+C’)=AC’+AC+CD =(AC+A’B’+B’C+A’+C’)(B’+C’)=A+CD=B’+C’3)356710(,,,)(,,,,)Y A B C D m m m m m =∑,给定约束条件:012480m m m m m ++++=。
数字电路的期末试题一、客观题:请选择正确答案,将其代号填入()内;(本大题共10 小题,每空 2 分,共20 分)⒈ 当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是:A.与非门及或非门;B .与门及或门;C.或门及异或门; D .与门及或非门.( B )⒉ 在如下所列 4 种门电路中,与图示非门相等效的电路是:( B )⒊ 已知,则函数 F 和H 的关系,应是:( B )A.恒等; B .反演; C .对偶;D .不确定.⒋ 若两个逻辑函数恒等,则它们必然具有唯一的:(A)A.真值表; B .逻辑表达式; C .电路图; D .逻辑图形符号.⒌ 一逻辑函数的最小项之和的标准形式,它的特点是:(C)A.项数最少; B .每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍ 双向数据总线可以采用( B )构成。
A.译码器; B .三态门; C .与非门; D .多路选择器.⒎ 在下列逻辑部件中,不属于组合逻辑部件的是( D )。
A.译码器; B .编码器; C .全加器; D .寄存器.⒏ 八路数据选择器,其地址输入端(选择控制端)有( C )个。
A.8 个 B .2 个 C .3 个 D .4 个⒐ 为将D触发器转换为T 触发器,如图所示电路的虚线框内应是( D )。
A.或非门 B .与非门 C .异或门 D .同或门⒑ 为产生周期性矩形波,应当选用( C )。
A.施密特触发器 B .单稳态触发器C.多谐振荡器 D .译码器、化简下列逻辑函数(每小题 5 分,共10 分)⒈ 用公式法化简逻辑函数:⒉ 用卡诺图法化简逻辑函数:Y(A,B,C,D)= ∑ m(2 ,3,7,8,11,14)给定约束条件为m0+m5+m10+m15 =0三、非客观题(本题两小题,共20 分)⒈ 如图所示为三输入变量的或门和与门的逻辑图。
根据两种不同(见图b),画出Y1、Y 2 的输入波形的波形。
《数字电路》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二三 四(1) 四(2) 四(3) 四(4) 总 分得 分1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147 ),作为8421BCD 码时,它相当于十进制数( 93 )。
2.三态门电路的输出有高电平、低电平和(高电阻 )3种状态。
3.TTL 与非门多余的输入端应接( 高电平或悬空 )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为(0.35 )V , CMOS 电路的电源电压为( 3-18 ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有( 16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100 )位。
11. 下图所示电路中, Y 1=( );Y 2 =( ;Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。
A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。
A .15 B .8 C .7 D .1 7. 随机存取存储器具有( A )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为(D )的计数器。
A.N B.2N C.N 2D.2N9.某计数器的状态转换图如下, 其计数的容量为( B )A . 八 B. 五 C. 四 D. 三ABY 1 Y 2 Y 3000 001 01001110010111011110.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( C )。
A B Q n+1 说明 0 0 Q n 保持 0 1 0 置0 1 0 1 置1 11Q n翻转A . Q n+1 =A B. nn1n Q A Q A Q +=+ C. nn 1n QB Q A Q+=+ D. Q n+1 = B11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为(A )。
A . 8.125V B.4V C. 6.25V D.9.375V12.函数F=AB+BC ,使F=1的输入ABC 组合为( D )A .ABC=000B .ABC=010C .ABC=101D .ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( C )。
A .C Y = B. ABC Y = C .C AB Y +=D .C C B Y +=A B C Y A B C Y 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 0111111114.四个触发器组成的环行计数器最多有( D )个有效状态。
A.4 B. 6 C. 8 D. 16(B)三、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。
) 1、逻辑变量的取值,1比0大。
( × )2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( √ )。
3.八路数据分配器的地址输入(选择控制)端有8个。
( × ) 4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( × )5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是短暂的过渡状态,不能稳定而是立刻变为0状态。
( √ ) 6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
(√ )7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。
( √ )8.时序电路不含有记忆功能的器件。
( × )9.计数器除了能对输入脉冲进行计数,还能作为分频器用。
( √)10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( √ )四、综合题(共30分)1.对下列Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。
(8分)Z=C B A C B A B A ••+••+BC=0(1)真值表 (2分) (2)卡诺图化简(2分)(3) 表达式(2分) 逻辑图(2分)2.试用3线—8线译码器74LS138和门电路实现下列函数。
(8分)Z(A、B、C)=AB+A C3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。
(8分)74LS161逻辑功能表4.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1、Q2 的波形。
设各触发器的初始状态均为“0”(6分)。
CR LDCT P CT T CP Q3Q2Q1Q00 1 1 1 1 ×111×××1×××1×××0 0 0 0D3D2 D1D0Q3Q2Q1Q0Q3Q2Q1Q0加法计数ST AY7Y5Y6Y4Y3Y2Y1Y0ST CST BA0A1A274LS138CPAQ1Q2 CR LD CT P CT T D3D2D1D0Q3Q2Q1Q0CO 74LS161 CP CP&“1”“1”“1”DC B AD C A B ++《数字电子技术》A 卷标准答案一、填空题(每空1分,共20分)1. 147 , 932. 高阻 3. 高电平或悬空 4. 高 5. F =6. 77. 5 , 3.6 ,0.35 , 3—18 8. 10111111 9. 11 ,1610. 100 11. Y 1=A B ; Y 2=A B + A B ;Y 3=A B 13. 5 14.低四、综合题(共30分,每题10分)1.解:(1)真值表 (2分) (2)卡诺图化简(2分)( 3 ) 表达式(2分, ( 4 ) 逻辑图(2分)Z=C B A B A ++=A ⊕B+C BC=02. 解:Z (A 、B 、C )=AB +A C =AB (C +C )+A C (B+B )=ABC +AB C +A BC +A B C = m 1+ m 3+ m 6+ m 7=7 6 3 1 m m m m ••• (4分)3.解:1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。
(2分)2.该电路构成同步十进制加法计数器。
(2分) 3.状态图(4分)4.Q 1、Q 2的波形各3分。
CP“1” “1” “1”ZCB A “1Z。